SU1042172A1 - Устройство дл обнаружени нарушений в чередовании импульсов - Google Patents

Устройство дл обнаружени нарушений в чередовании импульсов Download PDF

Info

Publication number
SU1042172A1
SU1042172A1 SU823429985A SU3429985A SU1042172A1 SU 1042172 A1 SU1042172 A1 SU 1042172A1 SU 823429985 A SU823429985 A SU 823429985A SU 3429985 A SU3429985 A SU 3429985A SU 1042172 A1 SU1042172 A1 SU 1042172A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
pulse
bus
Prior art date
Application number
SU823429985A
Other languages
English (en)
Inventor
Григорий Кузьмич Болотин
Original Assignee
Предприятие П/Я А-3327
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3327 filed Critical Предприятие П/Я А-3327
Priority to SU823429985A priority Critical patent/SU1042172A1/ru
Application granted granted Critical
Publication of SU1042172A1 publication Critical patent/SU1042172A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

УСТРОЙСТВО ДЛЯ ОБНАРУЖЕНИЯ НАРУШЕНИЙ В ЧЕРЕДОВАНИИ ИМПУЛЬСОВ, содержащее входное устройство, вхоД которого соединен с входной шиной, первый выход - с первым входом iiep .вого триггера и первым входом пе| вого элемента И,-выход которого соединен с первым входом элемента ИЛИ, выход которого соединен с первой шаходной шиной, второй вход - с выходом второго элемента И, первый вход которого соединен с выходом первого триггера, второй вход - с вторым выходом входного устройства, третий выход которого подключен к ; второй выходной, шине, о т л и ч а ю щ е е с   тем, что, с целью по- вышени  точности обнаружени  при. одновременном расширении функциональных возможностей, в него введены второй триггер и элемент запрета, первый вход которого соединен с выходом элемента ИЛИ, второй вход которого соединен с вторым входом первого триггера, первый вход - с первым входом второго триггера, выход которого соединен с вторым входом первого элемента И, второй вход - с вторым выходом входного .устройства, третий вь4ход которого (П соединен с вторым входом элемента запрета, выход которого подключен к третьей выходной шине.

Description

to
ю
Изобретение относитс  к импульсной и измерительной технике и может быть использовано дл  контрол  чередовани  импульсов.
Известно устройство,, обеспечивающее обнаружение импуль-сов в ncJcледовательности , содержащее входное устройство (преобразователь пол рности импульсов и .элемент ИЛИ) вход которого  вл етс  входом измерител  нарушений чередовани  импульсов , а первый выход соединен с первым входом триггера и с первым входом первого элемента И, выход которого соединен с первым входом элемента ИЛИ, выход которого  вл етс  первым выходом измерител  нарушений чередовани  импульсов, а второй вход соединен с выходом второго элемента И, первый вход которого соединен с вторым входом триггера и вторым выходом входного устройства, третий выход которого  вл етс  вторым выходом измерител  нарушени  чередовани  импульсов и соединен с третьим входом триггер.а, первый выход которого соединен с вторым входом второго элемента И, а второй выход - с вторым входом первого элемента И 1.
Недостатками этого устройства  вл ютс  низка  точность обнаружени  нарушений чередовани  импульсов, обусловленна  тем, что каждый раз при сбое в чередовании первые парные ошибки введени  или пропуска импульсов не фиксируютс , а также узкие функциональные возможности , не позвол ющие фиксировать чередующиес  импульсы.
Цель изобретени  - повышение точности обнаружени  при одновременном расширении функциональных возможностей устройства.
Поставленна  цель достигаетс  тем, что в устройство дл  обнаружени  нарушений в чередовании импульсов , содержащее входное устройство, вход которого соединен с входной шиной, первый выход - с первым входом первого триггера и первым входом первого элемента И, выход которого соединен с первым входом элемента ИЛИ, выход которого соединен с первой выходной шиной, второй вход - с выходом второго элемента И, первый вход которого соединен с выходом первого триггера, . второй вход - с вторым выходом axofl него устройства, третий выход которого подключен к второй выходной шине, введены второй триггер и элеч мент запрета, первый вход которогосоединен с выходом элемента ИЛИ, второй вход которого соединен с вторъал входом первого триггера, первый вход - с первым входом второго триггера, выход которого соединен с вторьм входом первого элемента
и, второй вход - с вторым выходом входного устройства, третий выход кторого соединен с вторым входом элемента запрета, выход кбторого подключен к третьей выходной шине.
На фиг. 1 приведена электричес ка  структурна  схема устройства; на фиг. 2 - временные диаграммы,. по сн ющие его работу.
Устройство содержит, первый и второй -триггеры 1 и 2, первый и второй элементы И 3 и 4, элемент ИЛ 5, элемент 6 запрета, входное устройство 7.
Триггеры 1 и 2Я&-типа. Первый и второй входы триггера 1  вл ютс  соответственно установочным и сбросовым входами. Первый и второй входы триггера 2  вл ютс  соответстBeHjio сбросовым и установочными входами. Первый вход элемента 6 запрета  вл етс  запрещающим.
Устройство работает следующим образом.
Контролируемые сигналы, поступающие на вход устройства, преобра зуютс  во входном устройстве 7 таким образом, что на его первом и, втором выходах (фиг. 2а и фиг. 25) формируютс  последовательности неперекрывающихс  во врекГени контролируемых импульсов, а на третьем выходе входного устройства 7 (фиг.2В ) формируетс  суммарна  последовательность контролируемых последовательностей импульсов. Объединенна  последовательность контролируемых на чередование, импульсов с третьего выхода входного устройства 7 поступает на второй вход элемента 6 запрета и на второй выход устройств
Пусть в некоторый момент времени триггер 2 находитс  в единичном состо нии , а триггер 1 - в нулевом, и первым сформируетс  импульс на первом из выходов входного устройства 7 {фиг. 2аК Этот импульс устанавливает по первому входу триггер 1 в единичное состо ние и проходит на выход элемента И 3 {фиг.2г. Выходной сигнал элемента И 3 переводит триггер 2 по первому входу в нулевое состо ние, вследствие чего элемент И 3 закрываетс  по второму входу, и через элемент ИЛИ 5 поступает на первый выход устройства и первый вход элемента 6 запрета (фиг. 2е). Поступление импульса на первый вход элемента б запрета запрещает прохождение на его выход и на третий выход измерител  (фиг. 2 ж.) импульса; поступающего на второй вход элемента 6 эаЬрета и второй выход устройства (фиг. 2В ) с третьего выхода входного устройства 7.
Следующим формируетс  импульс на втором выходе (фиг. 26) входного устройства 7. Этот импульс ус танавливает по второму входу в единичное состо ние триггер 2, т.е. открывает по второму входу элемент И 3, и проходит через открытый по первому входу элемент И 4 (фиг.25) сбрасыва  по второму входу в нулевое состо ние триггер 1, т.е. закрывает элемент И 4 по первому входу , и формируетс  на вьлходе элемент ИЛИ 5 (фиг. 26). Импульс запрещает прохождение на ВЕЛХОД элемента 6 запрета ( фиг. 2 ж) импульса с третьего выхода входного устройства 7 (фиг.2в).X
Таким образом, триггеры 1 и 2 возвращаютс  в начальное состо ние. Формирование следующего сигнала , на первом выходе входного, устройства 7 приводит к прохождению его на выход элемента 5 и установке триггеров 1 и 2 соответственно в еди-ничное и нулевое состо ние.
Таким образом, в случае чередовани  импульсов на первом и втором выходах входного устройства 7 все эти импульсы проход т, на первый выход устройства.
В случае же нарушени  чередовани  импульсов на цервом и втором выходах входного устройства 7 пе«г реключение триггеров 1 и 2 не происходит .
Процесс фиксации сбоев чередовани  осуществл етс  следующим образом .
Пусть последним из чередующихс  импульсов был импульс на первом выходе входного устройства 7, т.е. .триггера 1 и 2 установлены соответственно в единичное и нулевое состо ние, вследствие чего элемен ты И 3 и 4 на1ход тс  соответственно в закрытом и открытом состо нии.
Вследствие этого следующий импуль , сформировавшийс  на первом,. выходе входного устройства 7 и нарушаювдий чередование, подтверждает единичное состо ние триггера 1, однако не проходит на выход закрытого по второму входу элемента И 3 (фиг. 2 г). Вследствие чего импульс на первом выхЬде устройства (фиг.2в) не формируетс , а его отсутствие разрешает прохождение с третьего выхода входного устройства 7 (фиг..26) импульса на выход элемента 6 запрета (фиг. 2 ж). Если следующий им0 пульс сформируетс  на втором выходе входного устройства 7, т.е. имеет место чередование импульсов; то он пройдет через открытый элемент И 4 и элемент ИЛИ 5 на первый выход уст5 ройства. Если же следующий импульс сформирован не на вторим, а на первом выходе входного устройства 7, т.е. имеет место продолжение нарушени  чередовани  импульсов,
0 то он не проходит через закрытый элемен-т И 3, вследствие чего на третьем выходе устройства формируетс  импульс, Аналогичным образом происходит формирование импульсов сбо 
5 на третьем выходе устройства при формирован-ии нескольких импульсов, следующих друг за другом на втором выходе входного устройства 7.
Таким образом, каждый импульс, нарушающий чередование, формируетс 
0 на третьем выходе устройства.
Предложенное устройство фиксирует каждый из нарушающих пор док чере- . . довани  импульс, точность его работы не зависит от длины серий нару5 шающих чередование импульсов.
Расширение функциональных возможностей заключаетс  в формирова- . НИИ на первом выходе устройства суммарной последовательности чередующихс  импульсов. Кроме того, имеетс  возможность съема с выходов элементов И раздельных последовательностей чередующихс  импульсов.

Claims (1)

  1. УСТРОЙСТВО ДЛЯ ОБНАРУЖЕНИЯ НАРУШЕНИЙ В ЧЕРЕДОВАНИИ ИМПУЛЬСОВ, содержащее входное устройство, вход которого соединен с входной шиной, первый выход - с первым входом первого триггера и первым входом первого элемента И, выход которого соединен с первым входом элемента ИЛИ, выход которого соединен с первой выходной шиной, второй вход - с выходом второго элемента И, первый вход которого соединен с выходом первого триггера, второй вход - с вторым выходом входного устройства, третий выход которого подключен к второй выходной, шине , о т л и ч а ю щ е е с я тем, что, σ целью по+ вышения точности обнаружения при. одновременном расширении функциональных возможностей, в него введены второй триггер и элемент запрета, первый вход которого соединен с выходом элемента ИЛИ, второй вход которого соединен с вторым входом первого триггера, первый вход - с первым входом второго триггера, выход которого соединен с вторым входом первого элемента И, второй вход - с вторым выходом входного .устройства, третий выход которого соединен с вторым входом элемента запрета, выход которого подключен к третьей выходной шине.
    >
SU823429985A 1982-04-22 1982-04-22 Устройство дл обнаружени нарушений в чередовании импульсов SU1042172A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823429985A SU1042172A1 (ru) 1982-04-22 1982-04-22 Устройство дл обнаружени нарушений в чередовании импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823429985A SU1042172A1 (ru) 1982-04-22 1982-04-22 Устройство дл обнаружени нарушений в чередовании импульсов

Publications (1)

Publication Number Publication Date
SU1042172A1 true SU1042172A1 (ru) 1983-09-15

Family

ID=21009024

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823429985A SU1042172A1 (ru) 1982-04-22 1982-04-22 Устройство дл обнаружени нарушений в чередовании импульсов

Country Status (1)

Country Link
SU (1) SU1042172A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Цифровые системы передачи. Перевод с польскогр А.А. Визел , М., Св зь, 1979, с. 171, рис.9.11. *

Similar Documents

Publication Publication Date Title
SU1042172A1 (ru) Устройство дл обнаружени нарушений в чередовании импульсов
SU920625A2 (ru) Измеритель длительности пачки импульсов
SU1324096A1 (ru) Преобразователь серии импульсов в пр моугольный импульс
SU729733A1 (ru) Устройство дл защиты преобразовател от пропусков импульсов в цеп х формировани управл ющих сигналов
SU1676076A1 (ru) Устройство дл контрол серий импульсов
SU883859A1 (ru) Многодиапазонный цифровой измеритель временных интервалов
SU845138A1 (ru) Измеритель временного интервала
SU1381419A1 (ru) Цифровой измеритель длительности временных интервалов
SU1166053A1 (ru) Устройство дл измерени длительности одиночного импульса
SU1195308A1 (ru) Логический пробник
SU966660A1 (ru) Устройство дл измерени длительности коротких импульсов
SU1215043A1 (ru) Измеритель частотно-временных параметров электрических сигналов
SU1622857A1 (ru) Устройство дл контрол электронных схем
SU1379774A1 (ru) Устройство дл автоматического выбора интервала времени
SU1280693A1 (ru) Устройство дл формировани серий импульсов
SU1383217A2 (ru) Устройство дл измерени отношени частот двух сигналов
SU1354141A1 (ru) Устройство дл контрол многофазных цепей
SU819968A1 (ru) Делитель частоты следовани импульсовС дРОбНыМ КОэффициЕНТОМ дЕлЕНи
SU1283677A1 (ru) Устройство дл определени рассто ни до места повреждени линии интерфейса ввода-вывода
SU949820A1 (ru) Устройство дл контрол пересчетных схем
SU711487A1 (ru) Устройство дл допускового контрол частоты
SU915163A1 (ru) Способ защиты преобразователя 1 /
SU1444714A1 (ru) Многоканальное устройство дл контрол параметров
SU1758848A1 (ru) Стохастический преобразователь случайных импульсов
SU1338033A2 (ru) Устройство дл контрол последовательности импульсов