SU949820A1 - Устройство дл контрол пересчетных схем - Google Patents
Устройство дл контрол пересчетных схем Download PDFInfo
- Publication number
- SU949820A1 SU949820A1 SU802922728A SU2922728A SU949820A1 SU 949820 A1 SU949820 A1 SU 949820A1 SU 802922728 A SU802922728 A SU 802922728A SU 2922728 A SU2922728 A SU 2922728A SU 949820 A1 SU949820 A1 SU 949820A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- counter
- generator
- sawtooth
- Prior art date
Links
Landscapes
- Measurement Of Current Or Voltage (AREA)
Description
(54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ПЕРЕСЧЕТНЫХ СХЕМ
1
Изобретение относитс к автоматике и вычислительной технике и может использоватьс дл контрол пересчетных схем, вход щих в состав распределителей, временных устройств, цифровых фильтров.
Известно устройство дл обнаружени неисправности электронного счетчика, содержащее пороговое устройство с несколькими входами, соединенными- с соответствующими ступен ми счетчика, причем с особым входом компаратора соединено первое контрольное устройство, через которое на этот вход подаетс сигнал, синхронный с сигналом какой-либо ступени счетчика 1.
Недостаток известного устройства состоит в его сложности.
Наиболее близким к предлагаемому вл етс устройство дл контрол пересчетных схем, содержащее элемент ИЛИ, соединенный входами соответственно с тактовым входом устройства и выходом элемента И, а выходом - с входом пересчетной схемы, входы элемента И подключены соответственно к выходам компаратора и генератора импульсов , входы цифроаналогового преобразовател подключены к выходам счетчика, а выход - к входу компаратора, второй
вход которого через ключ поочередно подключаетс к выходам элементов пам ти, запоминающих текущий и предыдущий уровни пилообразного ступенчатого напр жени . При нормальной работе пересчетной схемы
5 в каждом такте сравниваемые напр жени различаютс по амплитуде только на заданную величину, и выходной сигнал компаратора отсутствует. При сбое схемы разность напр жений превыщает заданную величиJQ ну и на выходе компаратора по вл етс сигнал, который может быть использован дл восстановлени состо ни пересчетной схемы или дл сброса счетчика 2.
Недостатком устройства вл етс низка точность контрол , заключающа с в том,
15 что устройство не чувствует сбоев, выражающихс в потере импульсов счета, котора не ведет к изменению напр жени между ступен ми.
Цель изобретени - повыщение точнос20 ти контрол .
Claims (2)
- Поставленна цель достигаетс тем, что в устройство, содержащее счетчик, соединенный счетным входом с входом тактовых импульсов устройства, первый компаратор и элемент ИЛИ, причем группа выходов счетчика подключена к группе входов цифроаналогрвого преобразовател , введены второй компаратор и генератор пилообразного напр жени , причем первые входы первого и второго компараторов соединены с выходом цифроаналогового преобразовател , вторые входы - с выходом генератора пилообразного напр жени а выходы - соответственно с первым и вторым входами элемента ИЛИ, выход которого подключен к входу генератора пилообразного напр жеНИН и установочному входу счетчика. На фиг. 1 представлена блок-схема устройства дл контрол пересчетных схем; на фиг. 2 - временные диаграммы, по сн ющие его работу. Устройство содержит счетчик 1, шину 2 тактового входа, цифроаналоговый преобразователь 3, установочный вход 4 счетчика , генератор 5 пилообразного напр жени компараторы 6 и 7, элемент ИЛИ 8 и входную шину 9 сброса. Устройство работает следующим образом . По сигналу, поступающему на входную шину, 9, счетчик 1 устанавливаетс в исходное состо ние и начинаетс счет импульсов, поступающих по шине 2. Одновременно начинаетс формирование пилообразного напр жени , вл ющегос опорным на выходе генератора 5. Угол наклона пилообразного напр жени с выхода генератора 5 равен углу наклона пилообразного напр жени на выходе цифроаналогового преобразовател 3. Компараторы 6 и 7 настроены таким образом , что в одном из них сравнение пилообразного ступенчатого напр жени с опорным происходит сверху, в другом - снизу (фиг. 2 а, б). При любом сбое счетчика на выходе компараторов 6 или 7 ф ормируетс сигнал неисправности, который через элемент ИЛИ 8 поступает на установочный вход счетчика 1 и на вход генератора 5, устанавлива их в исходное состо ние. Далее цикл повтор етс . При необходимости выходные сигналы компараторов могут быть использованы дл управлени схемой восстановлени состо ни пересчетной схемы (как в прототипе), однако, в общих случа х можно ограничитьс использованием сигнала неисправности дл установлени схемы в исходное состо ние . Таким образом, предлагаемое устройство обладает высокой оперативностью обнаружени сбоев любого вида что повышает точность контрол и делает целесообразным его использование в распределител х или временных устройствах, выполненных на основе пересчетных схем, когда выдача ложной информации недопустима. Формула изобретени Устройство дл контрол пересчетных схем, содержащее счетчик, соединенный счетным входом с входом тактовых импульсов устройства, первый компаратор и элемент ИЛИ, причем группа выходов счетчика подключена к группе входов цифроаналогового преобразовател , отличающеес тем, что, с целью повышени точности контрол , в него введены второй компар.атор и генератор пилообразного напр жени , причем первые входы первого и второго компараторов соединены с выходом цифроаналогового преобразовател , вторые входы - с выходом генератора пилообразного напр жени , а выходы - соответственно с первым и вторым входами элемента ИЛИ, выход которого подключен к входу генератора пилообразного напр жени и установочному входу счетчика, Источники информации, прин тые во внимание при экспертизе 1.Патент ФРГ № 1215206, кл. F 06 F 11/00 опублик. 1965.
- 2.Авторское свидетельство СССР № 400893, кл. G 06 F 11/00, 1971 (прототип).г. /ч
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802922728A SU949820A1 (ru) | 1980-05-08 | 1980-05-08 | Устройство дл контрол пересчетных схем |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802922728A SU949820A1 (ru) | 1980-05-08 | 1980-05-08 | Устройство дл контрол пересчетных схем |
Publications (1)
Publication Number | Publication Date |
---|---|
SU949820A1 true SU949820A1 (ru) | 1982-08-07 |
Family
ID=20895003
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU802922728A SU949820A1 (ru) | 1980-05-08 | 1980-05-08 | Устройство дл контрол пересчетных схем |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU949820A1 (ru) |
-
1980
- 1980-05-08 SU SU802922728A patent/SU949820A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU949820A1 (ru) | Устройство дл контрол пересчетных схем | |
US4319226A (en) | Signal converter utilizing two clock signals | |
SU966660A1 (ru) | Устройство дл измерени длительности коротких импульсов | |
SU531230A1 (ru) | Устройство синхронизации генераторов | |
SU930635A1 (ru) | Селектор импульсов по длительности | |
SU1290526A1 (ru) | Интегрирующий двухтактный аналого-цифровой преобразователь | |
SU951694A1 (ru) | Устройства дл измерени аналоговых величин с автоматическим масштабированием | |
SU489087A1 (ru) | Многоканальное автоматическое калибровочное устройство | |
SU1267618A1 (ru) | Адаптивный многоканальный след щий преобразователь аналог-код | |
SU1297226A1 (ru) | Преобразователь переменного напр жени в код | |
SU1372517A1 (ru) | Устройство дл измерени скорости изменени ЭДС статического преобразовател | |
SU841102A1 (ru) | Устройство контрол амплитудногодиАпАзОНА СигНАлА | |
SU666640A1 (ru) | Аналого-цифровой преобразователь | |
SU575771A2 (ru) | Преобразователь напр жени в код | |
SU388288A1 (ru) | Всесоюзная | |
SU1275765A1 (ru) | Устройство дл определени погрешности фазовращателей | |
SU733102A1 (ru) | Цифровой вольтметр | |
SU400893A1 (ru) | Способ контроля пересчетных схем | |
SU1042172A1 (ru) | Устройство дл обнаружени нарушений в чередовании импульсов | |
SU1481887A1 (ru) | Аналого-цифровой преобразователь | |
SU892412A1 (ru) | Цифровой измеритель длительности пачки импульсов | |
SU1476496A1 (ru) | Устройство дл возведени в степень нечеткого числа | |
SU661394A1 (ru) | Устройство дл измерени сдвига фаз двух сигналов | |
SU1478338A1 (ru) | Устройство дл контрол преобразователей | |
SU688987A1 (ru) | Преобразователь скорости изменени аналогового сигнала во временной интервал |