SU1037239A2 - Data display device - Google Patents

Data display device Download PDF

Info

Publication number
SU1037239A2
SU1037239A2 SU823446860A SU3446860A SU1037239A2 SU 1037239 A2 SU1037239 A2 SU 1037239A2 SU 823446860 A SU823446860 A SU 823446860A SU 3446860 A SU3446860 A SU 3446860A SU 1037239 A2 SU1037239 A2 SU 1037239A2
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
error
pulses
counter
Prior art date
Application number
SU823446860A
Other languages
Russian (ru)
Inventor
Владимир Яковлевич Голубчик
Original Assignee
Ордена Ленина Институт Кибернетики Ан Усср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ордена Ленина Институт Кибернетики Ан Усср filed Critical Ордена Ленина Институт Кибернетики Ан Усср
Priority to SU823446860A priority Critical patent/SU1037239A2/en
Application granted granted Critical
Publication of SU1037239A2 publication Critical patent/SU1037239A2/en

Links

Landscapes

  • Synchronizing For Television (AREA)

Abstract

БЛОК СИНХРОНИЗАЦИИ ДЛЯ УСТРОЙСТВ ОТОБРАЖЕНИЯ ИНФОРМАЦИИ по авт.св. 811246, отличаю--щ и и с   тем, что, с целью повьаше-г ни  точности, блока путем и-сключени  динамических скачков фазы последовательности строчных импульсов в момент фазировани , он содержит счетчик ошибки и последовательно соединеншле делитель двойной строчной частоты. триггер знака сшгабки, регистр ошибки и цифроанапоговый преобразователь кода с нибки, выход которого соединен с вторым входом управл емого генератора импульсов, выход соединен .с первым входом делител  двойной строчной частоты, выход которого соединен с первым входом счетчика ошибки, второй вход которого соединен с выходом управл емого -генератора импульсов, третий .-и четвертый входаа соединены с выходом формировател  кадровых импульсов, вторым входом .регистра ошибки, вторым входом делител  двойной строчной частоты и вторым и третьим входами триггера знака ошибки, выход которо- и го соединен с вторым входом формиро (Л вател  строчных импульсов, выход счетчика ошибки соединен с третьим входом регистра ошибки.SYNCHRONIZATION UNIT FOR DEVICES FOR DISPLAYING INFORMATION on author.St. 811246, distinguished by the fact that, in order to improve accuracy, block by switching off the dynamic phase jumps of the sequence of horizontal pulses at the time of phasing, it contains an error counter and a double horizontal frequency divider connected in series. flip-flop trigger, error register and digital-anap nibki code converter, the output of which is connected to the second input of the controlled pulse generator, the output is connected to the first input of the double horizontal frequency divider, the output of which is connected to the first input of the error counter, the second input of which is connected to the output controlled pulse generator, the third. and fourth input are connected to the output of the personnel pulse generator, the second input of the error register, the second input of the double horizontal frequency divider and the second third input latch error sign output kotoro- th and connected to a second input formed (A ers lowercase pulses error counter output is connected to the third input of the error register.

Description

0000

со со Изобретение относитс  к автомати . ке, вычислительной технике и техник телевизионного приема и может быть использовано при построении блоков синхронизации дл  устройств отображ ни  информации, выводимой из электронных вычислительных машин и телевизионных датчикоВо. По основному авт.св. № 811246 известен блок синхронизации дл  .устройств отображени  информации,- с держащий нуль-орган, подключенный к шине питани , формирователь кадр.о вых импульсов и формирователь строч ных импульсов, подключенных к первому выходу блока, управл емый гене ратор импульсов, соединенный с формирователем строчных импульсов и фо мирователем кадровых импульсов,кото рый подключен ко входу блока, нульоргану и второму выходу блока {l. К недостатку известного блока от носитс  динамический скачок фазы последовательности строчных синхрои пульсов в момент фазировани  управл емого генератора импульсов, св занный с тем, -что отношение периода фазирующих импульсов к произведению числа строчных синхроимпульсов в периоде фазирующих «-мпульсов на период строчных синхроимпульсов не    л етс  целым числом. Динамический ска чок фазы дл  телевизионного блока синхронизации может достигать значени  ±32 МКС (половина периода строчных синхроимпульсов) при измерении периода фаз.ирующих импуль- сов из-за нестабильности периода сетевого напр жени  питани  или нестабильности периода кадровых син хроимпульсов телевизионного датчика Динамические скачки фазы вызывают з.атухание колебани  в системе автоматической подстройки частоты и фаз видеоблока и искажают изображение на экране электроннолучевой трубки видеоблока. Целью изобретени   вл етс  повышение точности путем исключени  динамических скачков фазы последовательности строчных импульсов в момент фазировани . Поставленна  цель достигаетс  тем, что в блок синхронизации дл  . устройств отображени  информации, введены счетчик ошибки и последова . тельно соединенные делитель двойной строчной частоты, триггер знака ошибки, регистр ошибки и цифроаналоговый преобразЪватель кода ошибки выход которого соединен с вторым входом управл емого генератора им пульсов, выход которого соединен с первым входом делител  двойной строч ной частоты, выход которого соединен с первым входом счетчика ошибки второй вход которого соединен с выходом управл емого генератора импульсов , третий и четвертый входы соединены с выходом формировател  кадровых импульсов, вторым входом регистра ошибки, вторым входом делител  двойной строчной частоты и вторым и третьим входами триггера знака ошибки, выход которого соединен с вторым входом формировател  строчных импульсов, выход счетчика ошибки соединен с т Зетьим входом регистра ошибки. На фиг. 1 изображена блок-схема блока синхронизации дл  -устройств отображени  информации; на фиг.2 временна  диаграмма функционировани  блока. Блок синхронизации содержит нульорган 1, формирователь 2 кадровых импульсов, управл емый генератор 3 импульсов, формирователь 4 строчных импульсов, делитель 5 двойной строчнойчастоты , триггер б знака ошибки, счетчик 7 ошибки, регистр 8 ошибки, цифроаналоговый преобразователь 9 кода ошибки, вход 10 питани , вход 11 блока, первый и второй выходы блока 12 и 13, вход 14 формировател  2 кадровых импульсов, входы 15 и 16 генератора 3, вход 17 формировател  4 строчных импульсов, выход 18 генератора 3, выход 19 делител  5, входы 20 установки в нулевое состо ние делител  5, триггера 6 и счетчика 7, входы 21 блокировки изменени  -состо ни  триггера 6 и счетчика 7 На врем  переписи кода с триггера 6 и счетчика 7 в регистр 8, выход 22.импульса переписи кодов с триггера б и счетчика7 в регистр 8. - Источники воспроизводимой информации на экране электроннолучевой трубки устройства отображени  информации (блок пам ти изображений, генераторы изображений, продетектированный видеосигнал) на фиг. 1 не показаны. Если предлагаемый блок синхронизируетс  напр жением питани  по входу 10, то сигнал на входе 11 отсутствует , и наоборот - при синхронизации по входу 11 отсутствует сигнал на входе 10. На вход 11 могут поступать -кадровые синхроимпульсы от внешнего источника кадровых синхроимпульсов, например , продетектированный и выделенный амплитудным и временным селекторами телевизионного приемника кадровый сигнал телевизионного вещани . Нуль-орган 1 преобразует, входное напр жение питани  на входе 10 в пр моугсшьные импульсы на своем выходе (временна  диаграмма на входе 14 фиг;2, а также временные диаграммы на других характе)ных шинах фиг. 2), Формирователь 2 вьлрабатывает кадовые и гас щие синхроимпульсы, поступающие на второй выход 13, а также импульсы, фазирующие генератор 3, и пульсы переписи кода со счетчика 7 ошибки в регистр 8 ошибки, импульсы установки в нулевое состо ние делител  5 двойной строчной частоты,. триггера б знака ошибки и счетчика 7, импульсы блокировки изменени  состо ни  триггера б и счетчика 7 на врем  переписи кода с триггера б и счетчийа 7 в регистр 8. Формирователь 2 может представл ть собой группу ждущих мультивибр торов, каждый из которых формирует указанные вьипе импульры необходимой длительности, и запускаемых одновре менно передним фронтом импульса с выхода нуль-органа 1 или со входа 11. Задержка одних операций относи-. тельно других (например, сначала необходимо заблокировать изменение состо ни  счетчика 7, затем осущест вить перепись кода счетчика 7 в регистр 8, и после этого установить счетчик 7 в нулевое состо ние) может осуществл тьс  цепочкой после .довательно включенных ждущих 1ульти вибраторов, образующих распределитель импульсов (задний фронт предыдущего в цепочке мультивибраторов мультивибратора  вл етс  запускающим фронтом дл  последующего в цепочке Jyльтивибpaтopoв мультивибратора , причем 3 апуск пер вого в цепочке мультивибраторов мультивибратора также осуществл етс  передним фронтом импульса с выхода нульоргана 1 .или со входа 11). Таким образом, вс  совокупность импульсов вырабатываемых формирователем 2, жестко прив зана к переднему фронту импульсов с выхода нуль-органа 1 или со входа 11. Управл емый генератор 3 импульсо на частоте значительно превышающей частоту стрЪчной развертки (наприме на частоте, равной 2 МГц в 128 раза превышающей частоту строчной развер ки, равную 15625 Гц дл  телевизионного стандарта) генерирует импульсЧУю серию, причем фаза одного из им пульсов в период времени между двум кадровыми фазируюпц1ми импульсами дл  каждого такого периода жестко задаетс  фазирующим импульсом. Генератор 3, таким образом, функ ционирует в режиме умножени  частот импульсов. I . . Кроме того, частота импульсов ге нератора 3 может плавно измен тьс  управл ющим напр жением с выхода цифрааналогового преобразовател  кода ошибки 9, дл  чего в состав генератора 3 включаетс  варикап или реактивна  лампа (транзистор). ДелиГель 5 двойной строчной частоты делит частоту импульсов генератора 3 до эначегти , равного двойной строчной частоте (например, Rm, телевизионного стандарта эта частота равна 31250 Гц). Делитель 5 может быть выполнен, например, на основе серийно выпускаелмх промышленностью делителей частоты типа К-155ИЕ8.Один корпус указанной микросхемл может поделить частоту МГц до значени  двойной строчной частоты. Триггер 6 знака ошибки, который одновременно выполн ет также функцию делител  на два, делит двойную строчную частоту с выхода делител , 5 до значени , равного строчной частоте (например, дл  телевизионного стандарта эта частота равна 15626-Гц). Формирователь 4 строчных импуль-. сов (например, типа ждущего мультивибратора ) из входной импульсной серии с вьахода триггера б, стробируемой импу/тьсами с выхода генератора 3, вырабатывает строчные к гас 1ф1е синхроимпульсы, поступающие на первый выход 12- блока. По кадровым и строчным синхроимпульсам осуществл етс  развертка . по кадрам и строкам воспроизводимого на экране электроннолучевой трубки устройства дл  отображени  информации изображени . Таким образом, в предполагаемом . блоке реализуетс  принцип еинхрони- зации от низкой частоты к высокой (снизу-вверх) в отличие от традиционного -. от высокой частоты к низкой (сверху-вниз). Динамический скачок фазы строчных синхроимпульсов равен . ±. т - t к где Т - период кадровых синхроимпульсов; .. с t - период строчных синхроимпульсов; К - ближайшее целое число строчных синхроимпульсов в одном периоде кадровых синхроимпульсов , т.е. ближайшее целое значение cooтнcиIeни T|t Передний фронт кадрового синхроимпульса может формироватьс  в любой момент времени между двум  фронтами двух соседних строчных синхроимпуль сов (в частном случае совпасть с одним из двух соседних строчных импульсов). значение Т - t-K 0,5, то значение vf считаем положительным (период импульсов управл емого генератора 3 необходимо увеличить частоту уменьшить), если значение ,5tит-tк et, значение ЬЧ считаем отрицательным (период импульсов генератора 3 необходимо уменьшить - частоту увеличить ). Изменение частоты управл емого генератора 3 пд знаку и по величине должно быть таким, чтобы значение Av - 0. : На счетный вход счетчика 7 ошибки поступают импульсы с,выхода упра л емого генератора 3, на первый вход установки в нуль счетчика .7 посту- пают импульсы с выхода делитё.п  5 двойной строчной Частоты. Поэтому максимальное значение кода, накопленного насчетчике 7 ошИбки, не может превышать, значени  кода, соответствующего половине периода строчных синхроимпульсов. . Поскольку счетчик 7 ошибки сбрасы ваетс  в нуль по второму устан.овоч ному входу по переднему фронту кадрового синхроимпульса с выхода формировател  2 кадровых импульсов одно временно с установкой в нуль делител  5 двойной строчной частоты и триг гера 6 знака ошибки, то когда триггер б знака ошибки, находдатс  в нулевом состо нии (знак ошибки положительный ), счетчик 7 ошибки отсчиты вает код, соответствующий первой половине периода строчных синхроимпульсов , когда триггер 6 находитс  в единичном состо нии (знак ошибки отрицательный), счетчик 7 отсчитывает код , соответствующий второй поло вине периода строчных синхроимпульсо Интервал времени-от переднего фронта строчного синхроимпульса до значени  0,5 t относитс  к первой половине периода, строчных синхроимпульсов , от .-значени . 0,5 tдо знaчeни  t - к.., второй половине пери ода строчных синхроимпульсов. - . В момент формировани  формирователем 2 кадровых импульсов переднего фронта кадрового синхроимпульса блокируетс  сигналом запрета с выхода формировател  2 поступление на вход счетчика 7 ошибки счетных импульсов с выхода управл емого -генератора 3 и кмпульсов установки в .нуль с выхода делител  5 двойной строчной частоты чем фиксируетс  код ошибки, накоп ленный на счетчике 7, к моменту формировани  переднего фронта кадрового сингсроимпульса. Аналогично фиксируетс  сигналом запрета-состо ни  триггера б знака) ошибки. .Затем коды с выхода счетчи.ка О11габки 7 и теиггера 6 .зндка,ошибки сигналом переписи с выхода формировател  2 переписываютс  в {зегистр 8 ошибки. Далее, делитель 5, триггер б и счетчи 7 сигнсШом с выхода формировател  2 устанавливаютс  в. нулевое состо ние В момент формировани  фррмирова- телем 2 переднего фронта кадрового синхроимпульса формирователем 2 вырабатываетс  также импульс фазировани  управл емого генетатора 3 Задний ipoHTf импульса фазировани  совпадет с задним фронтом импульса Ь становки в нулевое состо ние делите   5, триггера 6 и счетчика 7. ТЗписанна  процедура определени  кода ошибки циклически повтор етс  с частотой, .равной частоте кадровых синхронизирующих импульсов. Цифроаналоговый преобразователь 9 кода ошибки формирует напр жение, величина и знак которого пропорциональны коду ошибки. Это напр жение поступает на управл ющий элемент управл емого генератора 3, измен   его частоту в таком направлении, чтог бы динамический скачок фазы - О, т.е. чтобы отношение Т |-fc было максимально близко к целоь 1У числу. Абсолютное значение ошибки приближени  динамического скачка фазы к нулю равно ошибке в младшем разр де кода, накопленного на счетчике 7 ошибки, т.е. в среднем + половине периода Т импульсов с выхода управл емого генератора 3. Относительное значение указанной ошибки 6 -f-- 100%. Таким Образом, увеличива  частоту импульсов управл емого генератора 3, абсолютную и относительную ошибку динамического скачка фазыможно- вести к сколько угодно малой, наперед заданной величине. Цифроаналогова  астатическа  отрицательна  обратна  св зи, реализованна  в блоке синхронизации дл  устройств отображени  информации, исключает самовозбухщение блока и позвол ет после включени  напр жени  питани  .быстр.о свести начальный динамический скачок фазы к указанному выше значению. Использование новых элементов делител  двойной строчной частоты, триггера знака ошибки, регистра ошибки и цифроаналогового преобразовател  выгодно отличает .предлагаемый 6Л.ОК синхронизации дл  устройств отображени  информации от указанной базовой модели, так как повышаетс  качество синхронизации блока синхронизации дл  устройств отображени  информации за счет ис .ключени  динамических скачков фазы последовательности строчных импульсов , в момент фазировани . Отсутствие в предложенном блоке аналогового фильтра нижних частот, настроенного на определенное значение частоты строчных синхроимпульсов, позвол ет использовать предложенный блок дл  любых других отличных от телевизионного стандарта значений частоты строчных синхроимпульсов,что также определ ет значительно более широкие полосы захвата и удержани , чем в известных, использующих аналоговые фильтры нижних частот.The invention relates to automation. ke, computer technology and television reception techniques and can be used in building synchronization blocks for display devices or information output from electronic computers and television sensors. According to the main auth. No. 811246 is known a synchronization unit for information display devices, with a holding null organ connected to the power bus, a frame pulse generator, and a line pulse generator connected to the first output of the block, controlled by a pulse generator connected to the driver line pulses and a frame maker of frame pulses, which is connected to the input of the block, the null body and the second output of the block {l. To the disadvantage of a known block, a dynamic phase jump of a sequence of horizontal sync pulses at the time of phasing of a controlled pulse generator is associated with the fact that the ratio of the period of phase pulses to the product of the number of horizontal sync pulses in the period of phase sync pulses by the period of horizontal sync pulses integer The dynamic phase jump for a synchronization television block may reach ± 32 ISS (half the period of horizontal sync pulses) when measuring the period of phase pulses due to the instability of the mains supply voltage period or the instability of the frame sync pulse of the television sensor Dynamic phase jumps cause Z. Oscillation oscillations in the system of automatic adjustment of the frequency and phases of the video block and distort the image on the screen of the cathode beam of the video block. The aim of the invention is to improve the accuracy by eliminating the dynamic phase jumps of a sequence of horizontal pulses at the time of phasing. The goal is achieved by the fact that the synchronization unit is long. display devices, entered error counter and sequence. The double horizontal frequency divider, the error sign trigger, the error register and the digital-to-analog converter of the error code, the output of which is connected to the second input of the controlled pulse generator, the output of which is connected to the first input of the double horizontal frequency divider, the output of which is connected to the first input of the error counter the second input of which is connected to the output of the controlled pulse generator, the third and fourth inputs are connected to the output of the personnel pulse generator, the second input of the error register, the second an input divider double the line frequency and the second and third inputs of error sign trigger whose output is connected to a second input of the lowercase pulses output error counter coupled to the t input Zetim error register. FIG. 1 shows a block diagram of a synchronization unit for information display devices; Fig. 2 is a block timing diagram. The synchronization block contains null-organ 1, shaper 2 frame pulses, controlled pulse generator 3, shaper 4 horizontal pulses, divider 5 double horizontal frequency, error sign trigger b, error counter 7, error register 8, digital-to-analog converter 9 error code, power input 10, block input 11, first and second blocks 12 and 13, input 14 of the imaging unit 2 personnel pulses, inputs 15 and 16 of the generator 3, input 17 of the imaging device 4 horizontal pulses, output 18 of the generator 3, output 19 of the divider 5, inputs 20 of the installation to zero state divide divides l 5, trigger 6 and counter 7, inputs 21 for blocking change — state of trigger 6 and counter 7 At the time of the census of code from trigger 6 and counter 7 to register 8, the output 22. pulse of census of codes from trigger b and counter 7 to register 8. - Sources of reproduced information on the screen of the electron-beam tube of the information display device (image storage unit, image generators, detected video signal) in FIG. 1 not shown. If the proposed unit is synchronized by the voltage supply at input 10, then the signal at input 11 is absent, and vice versa - when synchronizing at input 11 there is no signal at input 10. Input 11 can receive frame sync pulses from an external source of frame sync pulses, for example, detected and the frame signal of the television broadcasting, selected by the amplitude and time selectors of the television receiver. The zero-organ 1 converts the input supply voltage at input 10 into continuous pulses at its output (time diagram at input 14 of figs; 2, as well as time diagrams on other characteristic buses of FIG. 2) Shaper 2 performs cad and dying sync pulses arriving at the second output 13, as well as pulses phasing generator 3, and code reading pulses from error counter 7 into error register 8, setting the splitter to zero state of the double horizontal frequency , trigger b of the error sign and counter 7, blocking pulses of changing the state of trigger b and counter 7 at the time of the census of the code from trigger b and counting 7 into the register 8. Shaper 2 may be a group of waiting multivibrators, each of which generates the specified pulses the required duration, and triggered by the leading edge of the pulse from the output of the zero-organ 1 or from the input 11. Delay of some operations is relative. others (for example, you must first block the change in the state of counter 7, then carry out the rewrite of the code of counter 7 into register 8, and then set the counter 7 to the zero state) can be carried out by a chain after the positively connected waiting vibrators forming the distributor pulses (the leading edge of the previous one in the multivibrator chain of the multivibrator is the triggering front for the multivibrator that follows in the Jylivibrator chain, with 3 start-ups of the first multivibrator in the chain The vibrator is also carried out by the leading edge of the pulse from the output of the null organ 1 or from the input 11). Thus, the entire set of pulses produced by shaper 2 is rigidly tied to the leading edge of the pulses from the output of the null organ 1 or from the input 11. The controlled generator 3 pulses at a frequency significantly higher than the frequency of the horizontal sweep (for example, at a frequency of 2 MHz in 128 times the horizontal frequency equal to 15625 Hz for the television standard) generates a pulse series, with the phase of one of the pulses in the period between two personnel phase pulses for each such period a phasing pulse. The generator 3, thus, functions in the multiplication mode of the pulse frequencies. I. . In addition, the frequency of the pulses of the generator 3 can be smoothly controlled by the control voltage from the output of the digital-to-analog converter of the error code 9, for which the generator 3 includes a varicap or a jet lamp (transistor). A DeliGel 5 double line frequency divides the frequency of the generator 3 pulses to an equivalent level equal to double line frequency (for example, Rm, the television standard, this frequency is 31,250 Hz). Divider 5 can be made, for example, on the basis of commercially available frequency dividers of the type K-155IE8. One body of said microcircuit can divide the frequency MHz to the value of the double horizontal frequency. Trigger 6 error signs, which also simultaneously performs the function of a divider by two, divides the double horizontal frequency from the divider output, 5 to a value equal to the horizontal frequency (for example, for a television standard, this frequency is equal to 15626 Hz). Shaper 4 lower case impulses. The combination (for example, of the type of standby multivibrator) from the input pulse series from the trigger trigger B, gated to pulses from the output of the generator 3, generates sync pulses received on the first output of the 12-block. The frame and line sync pulses are scanned. frames and rows of a device's tube being reproduced on the screen for displaying image information. So in the intended. The unit implements the principle of uni- versation from low frequency to high (from bottom to top) in contrast to the traditional one. from high frequency to low (top-down). The dynamic phase jump of the horizontal sync pulses is. ±. t - t to where T is the period of personnel sync pulses; .. c t is the period of lowercase sync pulses; K is the nearest integer number of horizontal sync pulses in one period of sync sync pulses, i.e. closest integer value of T | t The leading edge of a frame sync pulse can be formed at any time between two fronts of two adjacent horizontal sync pulses (in a particular case, coincide with one of two adjacent horizontal pulses). the value of T is t-K 0.5, then the value of vf is considered positive (the period of the pulses of the controlled generator 3 must be increased), if the value of 5t-tk et, the value of LH is considered negative (the period of the pulses of the generator 3 is reduced, the frequency is increased). The change in the frequency of the controlled oscillator 3 rd sign and in magnitude must be such that the value Av is 0.: The counting input of the error counter 7 receives impulses from the output of the controlled oscillator 3, to the first input of the counter to the zero .7 post The impulses from the output of the split are falling. 5 double horizontal frequency. Therefore, the maximum value of the code accumulated by the meter 7 of the error cannot exceed the value of the code corresponding to half the period of the horizontal sync pulses. . Since the error counter 7 is reset to zero on the second set input on the leading edge of the frame sync pulse from the output of the imaging unit 2 frame pulses simultaneously with setting the divider 5 to the zero of the horizontal line frequency and the trigger 6 for the error sign, then when the trigger is the error sign is in the zero state (the sign of the error is positive), the counter 7 of the error counts the code corresponding to the first half of the period of the horizontal sync pulses, when the trigger 6 is in the unit state (the sign of the error is negative), the count IR 7 counts the code corresponding to the second half of the horizontal sync pulse period. The time interval — from the leading edge of the horizontal sync pulse to a value of 0.5 t — refers to the first half of the period, horizontal sync pulses, from the i-value. 0.5 t to a value of t - to .., the second half of the period of the horizontal sync pulses. -. At the moment when the shaper of 2 personnel pulses of the leading edge of the frame sync pulse is blocked by the prohibition signal from the output of the shaper 2, the input to the input of the counter 7 of the error of the counting pulses from the output of the controlled generator 3 and the pulses of the setting into the zero from the output of the divider 5 of the double horizontal frequency , accumulated on the counter 7, by the time of formation of the leading edge of the staffing impulse. Similarly, it is fixed by the prohibit-state signal of the trigger b sign () of the error. Then, the codes from the output of the counter of the 11-cubic 7 and the teigger 6. Of the clock, the errors by the census signal from the output of the former 2 are rewritten into {zagistr 8 errors. Next, divider 5, trigger b, and counters 7 signals from the output of driver 2 are set to. zero state At the time of the formation of the front edge of the cadre sync pulse by the shaper 2 by the shaper 2, the phasing pulse of the controlled genetic generator 3 is also produced. determining the error code is cyclically repeated at a frequency equal to the frequency of the frame sync pulses. The digital-to-analog converter 9 error code generates a voltage, the magnitude and sign of which is proportional to the error code. This voltage goes to the control element of the controlled oscillator 3, changing its frequency in such a direction so that the dynamic phase jump is O, i.e. so that the ratio T | -fc is as close as possible to the whole 1st number. The absolute value of the error of approaching the dynamic phase jump to zero is equal to the error in the lower order code accumulated on the error counter 7, i.e. on average + half the period T of pulses from the output of the controlled oscillator 3. The relative value of the indicated error is 6 -f-- 100%. Thus, by increasing the frequency of the pulses of the controlled oscillator 3, the absolute and relative error of the dynamic phase jump can lead to any small amount, in advance of a given value. The digital-analog astatic negative feedback, implemented in the synchronization block for information display devices, eliminates the block self-swelling and, after switching on the supply voltage, allows the initial dynamic phase jump to be reduced to the above value. The use of a double line frequency divider, an error sign trigger, an error register, and a digital-analog converter makes an advantageous 6L.OK synchronization for information display devices from the indicated base model, since the synchronization quality of the synchronization unit for information display devices is improved by eliminating dynamic phase jumps of a sequence of horizontal pulses at the time of phasing. The absence in the proposed block of an analog low-pass filter tuned to a specific value of the horizontal sync pulse frequency allows the proposed block to be used for any other horizontal sync pulse frequency values other than the television standard, which also defines much wider capture and hold bands than the well-known using analog low pass filters.

Claims (1)

. БЛОК СИНХРОНИЗАЦИИ ДЛЯ УСТРОЙСТВ ОТОБРАЖЕНИЯ ИНФОРМАЦИИ по авт.св. » 811246, о тл и ч аю-·· щ и й с я тем, что, с целью повыше-ι ния точности, блока путем исключения динамических скачков фазы последовательности строчных импульсов в момент фазирования, он содержит счетчик ошибки и последовательно соединенные делитель двойной строчной частоты, триггер знака ошибки, регистр ошибки и цифроаналоговый преобразователь кода ошибки, выход которого соединен с вторым входом управляемого генератора импульсов, выход которого соединен с первым входом делителя двойной строчной частоты, выход которого соединен с первым входом счетчика ошибки, второй вход которого соединен с выходом управляемого генератора импульсов, третий--и четвертый входа соединены с выходом формирователя кадровых импульсов, вторым входом регистра ошибки, вторым входом делителя двойной строчной частоты и вторым и третьим входами триггера знака ошибки, выход которо- fg го ооединен с вторым входом формирователя строчных импульсов, выход счетчика ошибки соединен с третьим входом регистра ошибки.. SYNCHRONIZATION BLOCK FOR INFORMATION DISPLAY DEVICES by ed. »811246, due to the fact that, in order to increase the accuracy of the block by eliminating dynamic phase jumps of the sequence of horizontal pulses at the time of phasing, it contains an error counter and a double divider connected in series line frequency, error sign trigger, error register and digital-to-analog converter of the error code, the output of which is connected to the second input of the controlled pulse generator, the output of which is connected to the first input of the double line frequency divider, the output of which is connected to the first input an error counter house, the second input of which is connected to the output of the controlled pulse generator, the third and fourth inputs are connected to the output of the frame pulse shaper, the second input of the error register, the second input of the double line frequency divider and the second and third inputs of the error sign trigger, the output of which is fg th is connected to the second input of the horizontal pulse generator, the output of the error counter is connected to the third input of the error register.
SU823446860A 1982-05-28 1982-05-28 Data display device SU1037239A2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823446860A SU1037239A2 (en) 1982-05-28 1982-05-28 Data display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823446860A SU1037239A2 (en) 1982-05-28 1982-05-28 Data display device

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU811246 Addition

Publications (1)

Publication Number Publication Date
SU1037239A2 true SU1037239A2 (en) 1983-08-23

Family

ID=21014677

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823446860A SU1037239A2 (en) 1982-05-28 1982-05-28 Data display device

Country Status (1)

Country Link
SU (1) SU1037239A2 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР. № 811246, кл. G 06 F 3/153, 197S (прототип).. . . *

Similar Documents

Publication Publication Date Title
KR950005054B1 (en) Apparatus for detecting odd/even field of tv signal
JPS54151321A (en) Write-in inhibit control circuit in frame synchronizer
CS9100799A2 (en) Circuit for timing signals generation for image-synchronized pattern processing
JPS581785B2 (en) cathode ray tube display device
SU1037239A2 (en) Data display device
KR890012482A (en) Synchronous separation circuit
SU1437858A1 (en) Computing device
GB1247717A (en) Electronic phasing system
SU1415467A1 (en) Television standard converter
KR930003094A (en) Jitter Detection Circuit
SU1288937A1 (en) Device for displaying objects
SU1684711A1 (en) Digital converter of signals of frequency pickups
SU1380757A1 (en) Apparatus for conducting videogames
SU1464160A1 (en) Device for monitoring and restoring clocking pulses
SU523536A1 (en) Marker playback device
SU1672586A1 (en) Synchronous generator
SU1172074A1 (en) Synchronizing signal generator
SU1515396A1 (en) Device for shaping video signal of inclined lines
RU2001365C1 (en) Timber pile drying chamber
SU1363274A1 (en) Apparatus for determining the square of contour images
SU1185650A1 (en) Synchronizing generator
SU1088152A1 (en) Television synchronizer
SU917172A1 (en) Digital meter of time intervals
SU1424136A1 (en) Synchrogenerator
SU1495995A1 (en) Period-to-code converter