SU1016850A1 - Преобразователь телевизионного стандарта - Google Patents

Преобразователь телевизионного стандарта Download PDF

Info

Publication number
SU1016850A1
SU1016850A1 SU813281977A SU3281977A SU1016850A1 SU 1016850 A1 SU1016850 A1 SU 1016850A1 SU 813281977 A SU813281977 A SU 813281977A SU 3281977 A SU3281977 A SU 3281977A SU 1016850 A1 SU1016850 A1 SU 1016850A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
group
control unit
trigger
Prior art date
Application number
SU813281977A
Other languages
English (en)
Inventor
Сергей Георгиевич Гуринович
Original Assignee
Предприятие П/Я А-1772
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1772 filed Critical Предприятие П/Я А-1772
Priority to SU813281977A priority Critical patent/SU1016850A1/ru
Application granted granted Critical
Publication of SU1016850A1 publication Critical patent/SU1016850A1/ru

Links

Landscapes

  • Television Signal Processing For Recording (AREA)

Abstract

1. ПРЕОБРАЗОВАТЕЛЬ ТЕЛЕВИЗИОННОГО СТАНДАРТА, додержавши первый счетчик, синхровход которого соединен с синхровходом второго счетчика , к выходу которого подключен первый групповой вход колмутатора, трет й счетчик, первый групповой выход которого соединен с вторым группо1вым входом коммутатора, групповой выход которого через блок пам ти подключен к групповому . входу циф о« аналогового преобразовател , аналогоцифровой преобразователь, а также блок управлени , групповой выход которого соединен с вторым групповым входом блока пам ти, третий групповой вход которого подключен к второму групповому выходу третьего счетчика и к групповому входу блока управлени , отличаю тем, что, с целью повышени  точности преобразовани  при произвольно мен ющихс  частотах входной и выходной разверток, в него введены два триггера, регистр сдвига, элемент И и регистр, при .этом групповой выход аналого-цифрового преобразовател  через последовательно соединенные ре- гистр сдвига и регистр подключен к четвертому групповому входу блока пам ти, выход .первого счетчика соеди- нен с первым входом первого триггера и с сЬответств1ую1цим входом регистра , выход первого триггера через элемент И соединен с первым входом второго триггера, выход которого подключен к управл ющему входу блока управлени , к управл ющему входу коммутатора и к управл ющему входу второго счетчика, причем первый выход блока управлени  соединен с вторым входом второго триггера, второй выход блока управлени  соединен с вторам .входом элемента И и соответствующим : V входом блока пам ти, третий выход блока управлени  соединен с вторым входом первого триггера, а тakтoвaй вход первого счетчика соединен с тактовым входом регистра сдвига.. 2. Устройство по п. 1, о т л и -. чающеес  тем, что блок, уп равлени  содержит два блока совпадени , три ждущих муль.тивибратора, элемент ИЛИ и D-триггер причем | выход первого блока совпадени  сое (Л динен с первым входом элемента ИЛИ, выход которого через последоват.ельно соединенные первый и второй ждущие мультивибраторы подключен к перврму входу -триггера, второй вход i которого соединен с входом третьего ждущего мультивибратора, выход которого подключен к второму входу эJieмeн.та ИЛИ,а выход первого ждущего муль- тивибратора соединен с третьим вхоCD Эб дом D -триггера, при этом групповые входы первого и второго блоков сов-падени   вл ютс  групповым входом :л блока управлени , вход третьего жду щего мультивибратора  вл етс  ynjiaBо л юидам входом блока управлени , вы:ход первого блока совпадени -  вл етс  первым вь1ходом блока управле- ни , выход второго блока сю падени   вл етс  вторым выходом блока управлени , выход третьего ждущего мультиI вибратора  вл етс  третьим выходом блока управлени , а выходы первого ждущего мультивибратора и -триггера  вл ютс  групповым выходом блока .управлени .

Description

Изобретение относитс  к промыш-: ленности средств св зи и может быть использовано при построении устройс сопр жени  скорости развертки малокадровых телевизионных систем с тел визионными системами, скорость развертки которых близка или равна вещательному стандарту, а также при построении устройств вывода информации из ЭВМ дл  получени  на экране вещательного видеоконтрольного устройства изображени  объекта, исследу емого при помощи радиолокатора или , гидроакустических устройств. Известен преобразователь телевизи онного стандарта, содержащий первый счетчик, синхровход которого соедине с синхровходом второго счетчика, к «ыходу которого подключен первый гру повой вход коммутатора, третий счетчик , первый групповой выход которого соединен с вторым групповым входом коммутатора, групповой выход которого через блок пам ти подключен к групповому входу цифро-аналогового преобразовател , аналого-цифровой преобразователь, а также блок управлени , групповой выход которого соединен с вторым групповым входом блока пам ти, третий групповой вход . которого подключен к второму групповому выходу третьего счетчика и к групповому входу блока управлени  fl Недостатком известного преобразовател  телевизионного стандарта  вл етс  низка  точность преобразовани  видеосигнала при произвольно мен ющихс  частотах разложени  входной и выходной развертки. Этот недостаток обусловлен тем, что непосредственное соединение выхода умно- жител  частоты с счетным входом первого счетчика не может обеспечить переключение первого и второго счетчика , осуществл ющих адресацию запо .минающего устройства, при записи син сронно с периодом фо;рмировани  им- пульсов управлени  блока пам ти, так как импульсы управлени  блока пам ти формируютс  по кодовым комбинаци м сигнала третьего счетчика, моменты переключени  которого определ ютс  частотой задающего генератора. В результате этого нарушаютс  требуемые временные соотношени  сигналов на входах запоминающего блока пам ти, что приводит к записи в блок пам ти ложной информации, в результате чего по вл ютс  ошибки в процессе преобра зовани . Цель изобретени  - повышение точ ности преобразовани  при произвольно мен ющихс  частотах входной и выход ной разверток. Указанна  цель достигаетс  тем, что в известный преобразов&тель телевизионного стандарта, содержащий первый счетчик, синхровход которого соединен с синхровходом второго сче чика, к выходу которого подключен первый групповой вход коммутатора,, третий счетчик, первый групповой выход которого соединен с вторым групповым входом коммутатора, групповой выход которого через блок пам ти подключен к групповому входу цифроаналогового преобразовател , аналого-цифровой преобразователь, а также блок управлени , групповой выход которого соединен с вторым групповым входом блока пам ти, третий групповой вход которого подключен к второму групповому выходу третьего счетчика и к групповому входу блока управлени , введены два триггера, регистр сдвига, элемент И и регистр, при этом группочой выход аналого-цифровйго преобразовател  через последовательно соединенные регистр сдвига и регистр подключен к четвертому групповому входу блока пам ти, выход первого счетчика соединен с первым входом первого триггера и с соответствующим входом регистра, выход первого триггера через элемент И соединен с пепвым входом второго триггера, выход которого подключен к управл ющему входу блока управлени , к управл ющему входу коммутатора и к управл ющему входу второго счетчика, причем первый выход блока управлени  соединен с вторым входом второго триггера, второй выход блока управлени  соединен с вторым- входом элемента И и с соответствующим входом блока пам ти, третий выход бло- , ка управлени  соединен с вторым входом первого триггера, а тактовый вход первого счетчика соединен с тактовым входом регистра сдвига. Блок управлени  содержит два блока совпадени , три ждущих мультивибратора , элемент ИЛИ и -триггер, причем выход первого бло:са совпадени  соединен с первым входом элемента ИЛИ, выход которого через последо вательно соединенные первый и второй, Лйущие мультивибраторы подключен к первому входу Д-триггера, второй вход которого соединен с входом третьего ждущего мультивибратора, выход которого подключен к второму входу элемента ИЛИ, а выход первого ждущего мультивибратора соединён с третьим входом } триггера, ири этрМ групповые входы первого и второго блоков совпадени   вл ютс  групповым входом блока управлени , вход третьего ждущего мультивибратора  вл етс  управл ющим входом блока управлени , .выход первого блока совпадени   вл етс  первым выходом блока управлени , выход второго блока совпадени   вл етс  вторим выходом блока управлени , выход третьего ждущего мультивибратора и триггера  вл  ютс  групповым выходом блока управлени .
Регистр сдвига предназначен дл  непрерывной записи входного видеосигнала . Регистр предназначен дл  хранени  значений входного видеосигнала с момента полного заполнени  регистра сдвига до ближайшего цикла записи. Выход первого счетчика соединен с тактовым входом регистра и первого триггера, 4fTO обеспечивает одновременно перезапись сигнала с регистра сдвига в регистр и срабатывание первого триггера. Первый триггер предназначен дл  формировани  сигнала заполнени  регистра , ;м. сдвига..
Блок управлени  предназначен дл  фop 0Ipoвaни  сигналов управлени , необходимы}; дл  работы блока; пам ти в режш4е записи и в режиме считывани  а также дл  формировани  сигналов г определ ющих начало циклов считывани  и начало возможных циклов записи. Элемент И, включенный между выходом первого триггера и входом установки второго триггерау предназначен дл  переключени  второго триггера в состо ние, соответствующее режиму записи, в момент времени , определ емые блоком управлени  Второй триггер Предназначен дл  переключени  преобразовател  телевизионного стандарта режим считывани  ив режим записи. Выход второго триггера соединен с вторым входом , устройства управлени , с входом управлени  коммутатор а и с счетным входом и торого счетчика, что обеспечив ет переключение второго счетчика Синхронно с работой коммутатора и синхронно с переходом преобразовател  телевизионного, стандарта с режима записи в режим считывани . Таким образем, обеспечиваетс  формирова1Ние сигналов На входг х управ/лени  и на адресных входах блока па м тй синхронно с частотой элементов разложени  выходной развертки; как в режиме считывани , так ив режиме записи, что с беспечивает четкое р зграничение времени записи н считывани . . . - . - :
. того, при переходе преобразовател  телевизионного стандарта с режима считывани  в режим записи обеспечиваетс  начало ф ормировани сигналов на входах управлени  и адресных входах, блокапам ти сразу после установки кода сигнала на информационном входе блока пам ти, что исключает возможность изменени  сигнала на каком-либо входе блока пам ти , в процессе записи. Этим исключа ютс  ошибки преобразовани  видеосигнала , а следовательно, повышаетс  точность преобразовани  видеосигнала при произвольном изменении и соотношении частот входной и выходной разверток. Произвольное изменение частот входной и выходной разверток
означает изменение частот элементов, разложени  входной и выходной разверток по любому независимому закону в пределах соответствующих рабочих диапазонов , при этом верхн   и нижн   граница рабочего диапазона частот выходной развертки определ етс  блочком пам ти, а верхн   и нижн   гpaни цы рабочего диапазона частот входной развертки равны соотв.етственно
мгновенной частоте выходной развертки и частоте, близкой Нулю. Произвольное соотношение частот входной и выходной развертки означает возможность выборка любого значени  час7ОТ разложени  входной и выходной развертки в пределах соответствующих рабочих диапазонов и независимо друг от друга.. . .
На фиг. 1 изображена структурна  электрическа  схема преобразовател  телевизионного стандарта; на фиг.2 структурна  электрическа  схема блока управлени ; на фиг. 3 и 4 - эпюры напр жений, объ сн ющие работу преобразовател  телевизионного стандё рта в разных масштабах Времени.
Преобразователь телевизионного стандарта содержит первый счетчик 1, второй счетчик 2, регистр 3 сдвига, первый триггер 4, регистр 5, элемент
И 6, второй триггер 7, aнaлpгo- цифровой преобразователь 8, блок 9 riа- м ти, цифро-аналоговый преобразЬва-. тель 10, коммутатор 11, третий счетчик 12 и блок 13 управлени .
Блок управлени  содержит первый ждущий мультивибратор 14, второй ждущий мультивибратор 15,X)-триггер 16, элемент ИЛИ 17, первый блок 18 совпадени , второй блок 19 совпадени  и третий ждущий мультивибратор 20.
Регистр 3 сдвига выполнен шестнадцатиразр дным , первый триггер 4 выполнен в виде /3-триггера, регистр 5(,выполнен шестнадцатиразр дным,
второй триггер 7 выполнен в виЛе р-триггера, блок 9 Пам ти выполнен на основе полупроводникового оп еративного зацоминающего устройства c произвольной Выборкой адреса..
- Преобразователь телевизионного стандарта работает следукщим образом .,
Синхроимпульсы строк,.опережающие начало активной части каждой ртроки
на вр«м , равное шестнадцати периодам элементов выходной развертки, поступают от сйнхрогенератора выхрдт. ной развертки на вход установки третьего счетчика 12 (фиг.. 1К Строчными синхроимпульсами первые дев ть
разр дов третьего счетчика 12 устанавливаютс  в ноль. Синхроимпульсами кадров, поступающими от сйнхрогенератора выходной развертки, дев ть остальных разр дов третьего счетчи ка 12 в начале активной части каждо г го кадра устанавливаютс  в состо ни значение кода которого равно нули. Третьим счетчиком 12 подсчитываютс  импульсы элементов выходной разверт ки. По кодовым комбинаци м сигнала, поступающего на первый вход блока 13 управлени  с выходов четырех мла ших разр дов третьего счетчика 12, на втором и третьем выходе блока 13 управлени  формируютс  две последовательности импульсов с периодом : следовани , равным шестнадцати периодам элементов выходной развертки и сдвинутых по фазе относительно др друга (фиг. ЗЭ,е, фиг. 4Э,е). Синхронно и синфазно с импульсам формируемыми на втором выходе блока 13 управлени  (фиг. Зе, фиг. 4 е), на первом выходе блока 13 управлени формируютс  импульсы тактировани  блока 9 пам ти (фиг. 3л, фиг. 4л). С момента начала формировани  импул са тактировани  блока 9 пам ти (фиг. 3л) передний фронт которого совпадает с передним фронтом импуль са, формируемого на втором выходе блока 13 управлени  (фиг. 3е), накк наётс  цикл считывани . Импульсы, поступающие на вход сброса второго триггера 7 с второго выхода блока 13 управлени , перед началом цикла считывани , сбрасывают второй триггер 7 в ноль. Это состо ние второго триггера 7 соответствует режим считывани . Выходной сигнал второго триггера 7 (фиг. Зи, фиг. 4и), поступающий на управл ющий вход коммут тора 11, .обеспечивает подключение выходов четьфнадцати старших разр д лов третьего счетчика 12 через коммутатор 11 к первому адресному вход блока 9 пам ти. Передний фронт импульса; формируемого на третьем выходе .блока 13 управлени  (фиг. 3d, фиг. 4д) совпадает по времени с концом периода каждого шестнадцатого элемента и началом периода каждого первого, элемента выходной развертки . Выходной сигнал четырех мла ших разр дов третьего счетчика 12, поступающий на второй адресный .вход блока 9 пам ти, обеспечивает пос.ледовательное периодическое подключение выходов выходных регистров блока 9 пам ти через выходной комму татор к выходу. Таким образом, на выходе блока 9 пам ти обеспечиваетс  непрерывна  последовате.льность цифрового сигна .ла элементов разложени  выходной развертки, частота следовани  которых в шестнадцать раз выше частоты циклов считывани  в блоке 9 пам ти. Считанный цифровой видеосигнал, кодированный восьмиразр дный параллельным кодом, поступает с выхода блока 9 пам ти на вход ци.фро-аналогового преобразовател  10 и преобразуетс  в аналоговую форму. Синхроимпульсами строк, поступающими от синхрогенератора входной разверт ки, первый счетчик 1 и п ть младших разр дов второго счетчика 2 устанавливаютс  д ноль к началу активной части строки входной развертки. Синхроимпульсы кадров, поступакзщие от синхрогенератора входной развертки, остальные дев ть разр дов второго счетчика 2 устанавливают в ноль к началу активной части входной развертки . Импульсы элементов входной развертки поступают от синхрогенератора входной развертки на счетный вход первого счетчика 1 и на такто- вый вход регистра 3 сдвига только во врем  активной части строки и кадра входнрЙ развертки. Аналоговый видеосигнал, поступающий на вход аналого-ци.фрового преобразовател  8, преобразуетс  в цифровую форму. При этом цифровой видеосигнал кодируетс  восьмиразр дным двоичным параллельным кодом, значени  которого измен ютс  синхронно с последовательностью импульсов элементов входной развертки. Передт ним фронтом импульсов элементов входной развертки производитс  запись в регистр 3 сдвига цифрового видеосигнала, поступающего на его информационный вход, а также сдвиг записанного ранее сигнала в регистр 3 сдвига на один разр д. Задним фронтом импульсов элементов входной развертки производитс  переключение первого счетгчика 1. Через каждые . . шестнадцать элементов первый счетчик 1 полностью заполн етс  (фиг. Зек, 5, в, г, фиг. 4о|,Б,в,т.) и далее цикл . периодически повтор етс . После записи в регистр 3 сдвига шестнсщцатого элемента сигналом старшего разр да первого счетчика 1, который поступает на тактовый вход первого триггера 4 и регистра 5, в момент пере ючени  первого счетчика 1 из состо ни  полного заполнени  в нулевое, в регистр 5 производитс  запись сигнала , поступающего на его.вход с выхода регистра 3 сдвига. Вэтот же момент времени производитс  переключение первого триггер1а 4. На вЪлходе первого триггера 4 по :вл етс  логическа  единица (фит. Зж, фиг.. 4ж). В таком состо нии первый триггер 4 находитс  до момента по влени  импульса на третьем выходе блока 13 управлени . Логическа  единица с выхода первого триггера 4 подаетс  на вход элемента И б. В момент по влени  , импульса на втором входе элемента И 6, поступающего с третьего выхода блока 13 управлени , на выходе элемента И б формируетс  импульс (фиг. Зэ, фиг. 4э), который поступает на вход установки второго триггера 7 и устанавливает на выходе второго триггера 7 логическую единицу (фиг. Зи, фиг, 4и), в момент по влеВИЯ логической единицы на втором входе блока 13 управлени , на чет вэртом выходе блока 13 управлени  по  вл етс  импульс сброса первого триггера 4 (фиг. Зк, фиг. 4 к). Этим импульсом, поступающим с четвертого выхода блока 13 управлени  на вход сброса первого триггера 4, этот триг гер устанавливаетЪ  в исходное состо  ние (фиг. Зж, фиг, 4ж). Логическа  единица, поступающа  с выхода второго триггера 7 на управл ющий вход коммутатора 11, обеспечивает подклю чение выходов разр дов второго счетчика 2 через коммутатор 11 к первому адресному входу блока 9 пам ти. В момент по влени  логической единицы , на выходе второго триггера 7 начинаетс  цикл записи. I В начале цикла записи по заднему фррнту импульса, поступающего с третьего выхода блока 13 управлени , н второй вход управлени  блока 9 пам  ти, в входной регистр блока 9 пам ти записываетс  сигнал, поступающрш с выхода регистра 5. Кроме того, с начала цикла записи формируютс  на первом выходе блока 13 управлени  импульсы тактировани  блока 9 пам ти Ч фиг.3л, фиг. 4л) и импульс записи (фи.г.3м,, фиг. ). Во врем  формировани  импульса записи производитс  запись сигнала, поступающего на информационный вход блока 9 пам -ти по адресу, определ емому вторьш счетчиком 2. Цикл записи заканчиваетс  в момент формировани  импульса на втором выходе блока 13 управлени  который поступает на вход сброса триггера 7 и опрокидывает его в исхо ное состо ние (фиг. Зи,-фиг. 4 и). В этот момент времени начинаетс  цикл считывани . В этот же момент времени сигнал, поступающий с выхода триг- л гера 7 на счетный вход второго счетт чика. 2, переключает второй счетчик (фиг. 4н). Таким образом, производитс  преобразование скорости развертки за счет последовательной медленной записи в блок 9 пам ти каждого кадрй изображени  и быстрого многократного считывани  изображени  записанного кадра с скоростью, близкой к вещательному стандарту. Блок 13 управлени  (фиг.2) работает следующим образом. В режиме считывани ., когда на вто рой вход блока поступает логический ноль с выхода второго триггера 7, третий ждущий мультивибратор 20 нахо дитс  в невозбужденном состо нии, й-триггер 16 может устанавливатьс  по сигналу на его тактовом входе только в ноль. Сигнал, поступающий на первый вход блока 13 управлени  с выходов четырех младших разр дов третьего счетчика 12, поступает на . вход каждого блока 18-и 19 совпадени . По кодовой комбинации этого сигнала , соответствующего 1улю, на выходе блока 19 совпадени  формируютс  импульсы, поступающие на третий выход .блока 13 управлени  (фиг., ФИГ.4Э). По кодовой комбинации этого же сигнала, соответствующего восьми на выходе блока 18 совпадени  фО1 4Ируютс  импульсы (фиг. Зё, фиг. 4е), поступающие на второй выход блока 13 управлени . Кроме того, импульсы с выхода блока 18 совпадени  череэ элемент ИЛИ 17 поступают на в.ход первого ждущего мультивибратора 14, Первый ждущий мультивибратор 14 эапускаетс  по переднему фронту импульса и на его выходе формируютс  импульсы тактировани  блока 9 пам ти, которые поступают на вход второго ждущего мультивибратора 15, на вход сброса В-триггера 16 и на первый выход блока 13 управлени . Запускаетс  второй ждущий мультивибра;тор 15. Импульс, формируемый . на его выходе, поступает на тактовый вход D-триггера 16. В режиме считывани  D -триггер 16 не. опрокидЁ ваетс . В моментвремени, когда сигнал, поступающий с выхода второго триггера 7 на вхоД третьего ждущего мультив .ибратора 20 и на информационный. вход D-триггера 16, йзме.н ет свое состо ние с логического нул  в состо- . логической единицц, первый ждущий мультивибратор 20 запускаетс  На его выходе формируетс  импульс, который поступает на четвертый выход блока 13 управлени  и через элемент ИЛИ 17 на вход первого ждущего мультивибратора 14. Э.ТИМ импульсом запускаетс  по переднему фронту первый ждущий мультивибратор 14. На его;выходе формируетс  импульс тактировани  блока 9 пам ти. Аналогично, как во врем  считывани ., по заднему фронту этого импульса запускаетс  второй ждуидай мультивибратор 15, с выхода которого импульс поступает на тактовый вход D-триггера 16, который по заднему фронту этого импульса рпрокидываётс . На выходе р-триггера 16 формируетс  импульс записи, поступающий на первый выход блока 13 управлени . Во.врем  последующего цикла считывани  О-триггер 16 сбрасываетс  в исходное состо ние кы пульсом, поступающим на- вход сброса D-триггера 16 с выхода ждущего мультивибратора 14 .в момент запуска Пйсг леднего. Формирование импульса записи завершаетс .; Использование предлагаемого, преобразовател  телевизионного стандарта позвол ет получить на экране нещательного видеоконтрольного блока изображение объекта, исследуемого при помощи малокадровой телевизионной передающей камеры. При этом достигаетс  полное соответствие формы преобразованного видеосигнала входному видеосигналу.
В отличие от существующих преобразователей частота разложени  малокадровой передающей камеры может про извольно измен тьс  от частот, близких к нулю, до частоты, равной частоте разложени  выходной развертки. ,-При этом частота разложени  преобразован ного стандарта может оставатьс  неизменной, значение которой удовлетвор ет техническим.услови м . вещательного телевидени . Следова- тельно, использование предлагаемого преобразовател  телевизионного.станг дарта совместно с вещательным видеоконтрольным позволит заменить приспособленные к определенной скорости развертки малокадровые виде оконтрольные блоки, использующие телевизионные трубки с накоплением на обычные стандартные. Это позволит уменьшить врем  обнаружени  жущихс  объектов и значительно сократить врем  дл  определени  координат обнаруженного объекта. ;
§i Ct HxpouM§;§ П(//}ьсы §5 ИМП( сь/ э/ie ментоб Фиъ. Выход Синхроимпу ьсь ..нхрогенерехтара 8ь(хоаио1( развертки
фиг. 2 цементов ёыходноиI 16 элементов pc(3Sepmifu 1 гтл п ё Г1 л ГТПГГГ н
г д е ж
н
tfUff/l
ci umbteaHu
фиъ. 3
иикл
записи
фиг.

Claims (2)

1. ПРЕОБРАЗОВАТЕЛЬ ТЕЛЕВИЗИОННОГО СТАНДАРТА, содержащий первый счетчик, синхровход которого соединен с синхровходом второго счетчика, к выходу которого подключен первый групповой вход коммутатора, третий счетчик, первый групповой выход которого соединен с вторым групповым входом коммутатора, групповой выход которого через блок памяти подключен к групповому.входу цифро-аналогового преобразователя, аналогоцифровой преобразователь, а также блок управления, групповой выход которого соединен с вторым групповым входом блока памяти, третий групповой вход которого подключен к второму групповому выходу третьего счетчика и к групповому входу блока уп-* равления, о т л и ч а ю щ и“й с я тем, что, с целью повышения точности преобразования при произвольно меняющихся частотах входной и выходной разверток, в него введены два триггера, регистр сдвига, элемент И и регистр, при этом групповой выход аналого-цифрового преобразователя через последовательно соединенные регистр сдвига и регистр подключен к четвертому групповому входу блока памяти, · выход .первого счетчика соединен с первым входом первого триггера и с соответствующим входом регистра, выход первого триггера через элемент И соединен с первым входом второго триггера, выход которого подключен к управляющему входу блока управ ления, к управляющему входу коммутатора и к управляющему входу второго счетчика, причем первый выход блока управления соединен с вторым входом второго триггера, второй выход блока управления соединен с вторым входом элемента И и соответствующим ; входом блока памяти, третий выход, блока управления соединен с вторым входом первого триггера, а тактовый вход первого счетчика соединен с тактовым входом регистра сдвига..
2. Устройство поп. 1, от л и чающееся тем, что блок управления содержит два блока совпадения, три ждущих мультивибратора, элемент ИЛИ и D-триггер., причем S выход первого блока совпадения сое- . динен с первым входом элемента ИЛИ, I/А выход которого через последователь- |У *. но соединенные первый и второй ждущие мультивибраторы подключен к первому входу ^-триггера, второй вход которого соединен с входом третьего ждущего мультивибратора, выход которого подключен к второму входу элемента ИЛИ, а выход первого ждущего муль- тивибратора соединен с третьим входом D -триггера, при этом групповые входы первого и второго блоков совпадения являются групповым входом блока управления, вход третьего ждущего мультивибратора является управляющим входом блока управления, вы- .
:ход первого блока совпадения является первым выходом блока управления, выход второго блока совпадения является вторым выходом блока управления, выход третьего ждущего мультивибратора является третьим выходом блока управления, а выходы первого ждущего мультивибратора и £-триггё- . ра являются групповым выходом блока управления.
„„1016850
SU813281977A 1981-04-24 1981-04-24 Преобразователь телевизионного стандарта SU1016850A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813281977A SU1016850A1 (ru) 1981-04-24 1981-04-24 Преобразователь телевизионного стандарта

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813281977A SU1016850A1 (ru) 1981-04-24 1981-04-24 Преобразователь телевизионного стандарта

Publications (1)

Publication Number Publication Date
SU1016850A1 true SU1016850A1 (ru) 1983-05-07

Family

ID=20955656

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813281977A SU1016850A1 (ru) 1981-04-24 1981-04-24 Преобразователь телевизионного стандарта

Country Status (1)

Country Link
SU (1) SU1016850A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Патент US № 4.057.836, кл. 358-140, 1977 (прототип). ( 54 ) *

Similar Documents

Publication Publication Date Title
JPS58205860A (ja) ロジツク・アナライザ
SU1016850A1 (ru) Преобразователь телевизионного стандарта
US5111191A (en) Method and apparatus for waveform digitization
SU1506591A1 (ru) Преобразователь телевизионных стандартов
SU1690217A1 (ru) Телевизионное след щее устройство
SU1034705A1 (ru) Устройство дл анализа биологических сигналов
SU1418927A1 (ru) Преобразователь телевизионного стандарта
SU1410717A1 (ru) Устройство дл отображени информации на экране телевизионного приемника
SU415830A1 (ru)
SU1070537A1 (ru) Устройство дл ввода информации
SU1425770A2 (ru) Устройство дл отображени информации на экране телевизионного приемника
SU1269180A1 (ru) Устройство дл отображени информации на экране электронно-лучевой трубки
SU1494778A1 (ru) Устройство дл отображени информации на экране телевизионного приемника
SU1280621A1 (ru) Генератор случайного процесса
SU1361615A1 (ru) Устройство дл отображени графической информации на экране телевизионного индикатора
SU405173A1 (ru) Е405173М.Кл. Н 03k 13/02УДК 681.325.3(088.8)
SU1725241A1 (ru) Устройство дл управлени считыванием графической информации
SU1096648A1 (ru) Устройство дл анализа логических состо ний
SU1624434A1 (ru) Устройство дл отображени информации на экане электронно-лучевой трубки
SU743227A1 (ru) Устройство кодировани и декодировани видеоинформации
SU739593A1 (ru) Устройство дл отображени графической информации
SU1720164A1 (ru) Устройство дл последовательного обмена данными с квитированием
SU1226619A1 (ru) Формирователь последовательности импульсов
SU640341A1 (ru) Устройство дл отображени информации
SU1278929A1 (ru) Устройство дл отображени графической информации