SU1014153A1 - Multi-channel pulse counter - Google Patents
Multi-channel pulse counter Download PDFInfo
- Publication number
- SU1014153A1 SU1014153A1 SU813387293A SU3387293A SU1014153A1 SU 1014153 A1 SU1014153 A1 SU 1014153A1 SU 813387293 A SU813387293 A SU 813387293A SU 3387293 A SU3387293 A SU 3387293A SU 1014153 A1 SU1014153 A1 SU 1014153A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- channel
- input
- output
- register
- analyzer
- Prior art date
Links
Landscapes
- Recording Measured Values (AREA)
Abstract
МНОрКАНАЛЬНЫЙ СЧЕТЧИК ИМПУЛЬСОВ ,содержащий коммутатор каналов вход которого вл етс тактовым входом многоканального счетчика, сумматор и регистр суммы, а каждый из каналов содержит вентиль записи, информационный регистр, анализатор канала и RS-триггер, выход информационного регистра канала соединен через анализатор канала с входом сумматора , выход которого соединен с входом регистра суммы, выход которого соединен с первыми входамиj вентилей записи, второй вход каждого из которых соединен с соответствующим выходом коммутатора каналов и первым управл ющим входом соответствующего анализатора канала, вход информационного регистра соединен с выходом вентил записи того ие канала, третий вход которого соединен с выходом RS-триггера этого канала, о ТоП и чающийс тем, что, с целью повышени достоверности функционировани в каждый канал введен формирователь , вход и выход которого соединен соответственно с выходом вентил записи и входом сброса RS-триггера этого канала, установочный вход и выход RS-триггера которого соединены соответственно с информационным входом данного канала и вторым управл ющим входом анализатора этого канала .,MULTI-CHANNEL PULSE COUNTER, containing a channel switch whose input is a multi-channel counter clock input, an adder and a sum register, and each channel contains a recording gate, an information register, a channel analyzer and an RS-trigger, the output of the channel information register is connected through the channel analyzer to the adder input whose output is connected to the input of the sum register, the output of which is connected to the first inputsj of the recording gates, the second input of each of which is connected to the corresponding output of the switch channels and the first control input of the corresponding channel analyzer, the input of the information register is connected to the output of the recording valve of that channel, the third input of which is connected to the RS-flip-flop output of this channel, in order to increase the reliability of operation of each channel A shaper is input, the input and output of which is connected respectively to the output of the recording valve and the reset input of the RS flip-flop of this channel, the setup input and output of the RS flip-flop of which are connected respectively to the information input House of the channel and a second control input of this channel analyzer.,
Description
слcl
со Изобретение относитс к устройст ,вам дл обработки дискретной информа ции и может использоватьс в устройствах автоматики, во вторичной аппаратуре системы аналитического контрол , вычислительной, измерительной и других област х техники, св занных со сбором и преобразовани ми диск ретной информации. Известен многоканальный счетчик: импульсов, содержащий N ин |юрмационных регистров, регистр суммы с сум:матором на входе, коммутатор каналов анализаторы каналов и вентили записи l. Недостатком этого многоканального счетчика импульсов вл етс относитель о низка достоверность функционировани . Известен также многоканальный сче чик, содержащий коммутатор каналов, вход которого вл етс тактовым входом многоканального сметчика, сумматор и регистр суммы, а каждый из каналов соде|зжит вентиль записи, информационный регистр, анализатор канала и RS-триггер, выход информацион ного регистра канала соединен через анализатор канала с входом сумматора выход которого соединен с входом регистра суммы, выход которого соедине с первыми входами вентилей записи, второй вход. каждого из которых соеди нен с соответствующим выходом коммут тора каналов и первым управл ющим вхо дом соответствующего анализатора канала , вход информационного регистра соединен с выходом вентил записи то го же канала, третий вход которого соединен с выходом RS-триггера этого канала f2. Недостатком известного многоканал ного счетчика импульсов вл етс относительно низка достоверность функционировани . , Цель изобретени - повышение достоверности функционировани многоканального счетчика импульсов. Поставленна цель достигаетс тем что в многоканальном счетчике, содержащем коммутатор каналов, вход ко торого вл етс тактовым входом много канального счетчика, сумматор и регистр суммы, а каждый из каналов содержит вентиль записи, инс ормационный регистр, анализатор канала и RS-триггер, выход информационного ре гистра канала соединен через анализа тор канала с входом сумматора, выход которого соединен с входом регистра суммы, выход которого соединен с первыми входами вентилей записи, второй вход каждого из которых соединен с соответствующим выходом коммутатора каналов и первым управл ющим входом соответствующего анализатора канала, вход информационного регистра соединен с выходом Вентил записи того же канала,третий вход которого соединен с вь1ходом RS-триггера этого канала, в каждый канал введен формирователь, вход и выход которого соединены соответственно с выходом вентил записи и входом сброса RS-триггера этого канала , установочный вход и выход RS-триггера которого соединены соответственно с информационным входом данного канала и вторым управл ющим входом анализатора этого канала. На чертех е показана структурна схема многоканального счетчика импульсов . Многоканальный счетчик содержащий коммутатор 1 каналов 2, вход которого вл етс тактовым входом 3 многоканального счетчика, сумматор k и регистр 5 суммы, а каждый из каналов содержит вентиль 6 записи, информационный регистр 7 анализатор 8 канала , RS-триггер 9 и формирователь 10, выход информационного регистра 7 канала соединен через анализатор 8 канала с входом сумматора k, выход которого соединен с входом регистра 5 суммы, выход которого соединен с первыми входами вентилей записи, второй вход каждого из которых соединен с соответствующим выходом коммутатора 1 каналов и первым управл ющим входом соответствующего анализатора 8 каналов, вход информационного регистра 7 соединен с выходом вентил 6 записи того же канала, третий вход которого соединен с выходом вентил 6 записи того же канала, третий вход которого соединен с выходом RS-триггера 9 этого канала, выход и вход формировател 10 каждого канала которого соединены соответственно с выходом вентил 6 записи и входом сброса RS-триггера 9 этого канала, установочный вход и выход RS-триггера 9 которого соединены соответственно с информационным входом 11 данного канала и вторым управл ющим входом анализатора 8 этого канала. Многоканальный.счетчик работает следующим образом.The invention relates to a device for processing discrete information and can be used in automation devices, in secondary equipment of an analytical control system, in computing, measuring, and other areas of technology associated with the acquisition and transformation of disk information. A multichannel counter is known: pulses containing N in | yurmaty registers, sum register with sum: input mater, channel switch channel analyzers and recording gates l. The disadvantage of this multi-channel pulse counter is relatively low reliability of operation. A multi-channel counter is also known, which contains a channel switch, whose input is a clock input of a multi-channel estimator, an adder and a sum register, and each channel contains a recording gate, an information register, a channel analyzer and an RS trigger, the output of the channel information register is connected through the channel analyzer with an adder input, the output of which is connected to the input of the sum register, the output of which is connected to the first inputs of the recording gates, the second input. each of which is connected to the corresponding output of the channel switch and the first control input of the corresponding channel analyzer, the input of the information register is connected to the output of the recording channel of the same channel, the third input of which is connected to the output of the RS flip-flop of this channel f2. A disadvantage of the known multi-channel pulse counter is the relatively low reliability of operation. The purpose of the invention is to increase the reliability of the operation of a multi-channel pulse counter. This goal is achieved by the fact that in a multi-channel counter containing a channel switch, the input of which is a clock input of a multi-channel counter, an adder and a sum register, and each channel contains a recording gate, an information register, a channel analyzer and an RS trigger, information output the channel register is connected via an analyzer of the channel torus to the input of the adder, the output of which is connected to the input of the sum register, the output of which is connected to the first inputs of the recording gates, the second input of each of which is connected according to the output of the channel switch and the first control input of the corresponding channel analyzer, the information register input is connected to the write output of the same channel, the third input of which is connected to the RS-flip-flop of this channel, each channel has a driver, the input and output of which are connected respectively to the output of the recording valve and the reset input of the RS flip-flop of this channel, the setup input and output of the RS flip-flop of which are connected respectively to the information input of this channel and the second control input of a this channel's locator. In the drawing, e is shown a block diagram of a multi-channel pulse counter. A multi-channel counter containing switch 1 of channel 2, whose input is a clock input 3 of a multi-channel counter, adder k and a sum register 5, and each channel contains a recording gate 6, information register 7 channel analyzer 8, RS flip-flop 9 and driver 10, output the information register 7 of the channel is connected through the analyzer 8 of the channel to the input of the adder k, the output of which is connected to the input of the register 5 of the sum, the output of which is connected to the first inputs of the recording gates, the second input of each of which is connected to the corresponding output the house of the channel switch 1 and the first control input of the corresponding analyzer 8 channels, the input of the information register 7 is connected to the output of the recording channel 6 of the same channel, the third input of which is connected to the output of the recording valve 6 of the same channel, the third input of which is connected to the output of the RS flip-flop 9 of this channel, the output and input of the imager 10 of each channel of which are connected respectively to the output of the recording valve 6 and the reset input of the RS flip-flop 9 of this channel, the setup input and output of the RS flip-flop 9 of which are connected respectively to info the input input 11 of this channel and the second control input of the analyzer 8 of this channel. Multichannel. Counter works as follows.
По приходу информационного импульса по рдному или нескольким каналам одновременно RS-триггеры 9 соответствующих каналов устанавливаютс в состо ние,при котором на анализатор 8 этих каналов поступает разрешение передачи информации из регистра 7 в регистр 5 с прибавлением единицы, а на вентили 6 записи - разрешение перезаписи информации из регистра 5 в регистр 7 опрашиваемого канала, Следовательно , при поступлении сигнала опроса N-ro канала, в который приходил информационный импульс, информаци из регистра 7 с прибавлением единицы передаетс через анализатор 8 канала и сумматор k а регистр 5 суммы и после последовательно переписывеетс в регистр 7. По окончании перезаписи информации из регистра 5 в регистр 7 формирователем 10 формируетс импульс, который переводит RS-триггер 9 данного канала в исходное состо ние. Канал готов к приему следующего .информационного импульса.Upon the arrival of an information pulse on one or several channels, the RS-flip-flops of 9 corresponding channels are set to a state in which the analyzer 8 of these channels receives the transmission of information from register 7 to register 5 with the addition of one, and the recording gates 6 allow overwriting information from register 5 to register 7 of the polled channel; Consequently, when a polling signal arrives at an N-ro channel into which an information pulse has arrived, information from register 7 with the addition of one is transmitted Through the channel analyzer 8 and the adder k a register 5 of the sum and then sequentially rewritten into register 7. After the rewriting of information from register 5 to register 7 by shaper 10, a pulse is generated that converts the RS flip-flop 9 of this channel to its original state. The channel is ready to receive the next .information pulse.
В случае отсутстви информационного сигнала по N-му каналу после первого опроса этого канала при следующем опросе его коммутатором 1 никаких изменений информации в регистре 7 данного канала и в регистре 5 суммы не про-. изойдет , так как RS-триггер 9 этого канала находитс в состо нии запрета.If there is no information signal on the Nth channel after the first interrogation of this channel, the next interrogation by the switch 1 does not make any changes in the register 7 of this channel and register 5 of the amount. will go out since the RS flip-flop 9 of this channel is in the banned state.
Коммутатор 1 каналов производит допрос всех каналов последовательно, а RS-триггеры 9 запоминают входную информацию между двум опросами канала .Channel switch 1 interrogates all channels sequentially, and RS-flip-flops 9 memorize the input information between two channel polls.
Таким образом, вне зависимости от: пор дка поступлени , информационные импульсы запишутс в регистр суммы и потери информации не произойдет.Thus, regardless of: the order of arrival, information pulses will be recorded in the register of the sum and the loss of information will not occur.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813387293A SU1014153A1 (en) | 1981-11-13 | 1981-11-13 | Multi-channel pulse counter |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813387293A SU1014153A1 (en) | 1981-11-13 | 1981-11-13 | Multi-channel pulse counter |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1014153A1 true SU1014153A1 (en) | 1983-04-23 |
Family
ID=20994255
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU813387293A SU1014153A1 (en) | 1981-11-13 | 1981-11-13 | Multi-channel pulse counter |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1014153A1 (en) |
-
1981
- 1981-11-13 SU SU813387293A patent/SU1014153A1/en active
Non-Patent Citations (1)
Title |
---|
1о Авторское свидетельство СССР If 422105, кло Н 03 К 23/00, 197. 2. Авторское свидетельство СССР № 59«586, кл. Н 03 К 23/00, 1978 (прототип), * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1014153A1 (en) | Multi-channel pulse counter | |
SU612236A1 (en) | Information input arrangement | |
SU894878A1 (en) | Multichannel pulse counter | |
SU1372628A1 (en) | Apparatus for receiving bipulse signal | |
GB1054056A (en) | ||
SU675439A1 (en) | Device for evaluating telemetry signal quality | |
SU477414A1 (en) | Device for recording and transmitting information | |
SU1559402A1 (en) | Multichannel switchboard | |
SU382023A1 (en) | DEVICE FOR MEASURING DISTORTIONS OF PULSES | |
SU1264353A1 (en) | Device for checking discrete channels | |
SU1169154A1 (en) | Device for generating pulse train | |
SU726537A1 (en) | Digital analyzer | |
SU573888A1 (en) | Device for on-lwe monitoring of communication channels | |
SU658753A1 (en) | Arrangement for quality control of discrete communication channels | |
SU748271A1 (en) | Digital frequency meter | |
SU640284A1 (en) | Command information receiving device | |
SU646366A1 (en) | Telemetric information transmitter | |
SU1441402A1 (en) | Apparatus for majority selection of signals | |
GB1014713A (en) | Pulse decoder | |
SU822339A1 (en) | Pulse duration discriminator | |
SU1166093A1 (en) | Information input device | |
SU1277359A1 (en) | Programmable pulse generator | |
SU1695302A1 (en) | Device for distribution of requests among processors | |
SU1684786A1 (en) | Discrete sensors input reserved device | |
SU911718A2 (en) | Pulse duration discriminator |