SE522910C2 - Integrerad krets för reducering av strömdensitet i en transistor innefattande sammanflätade kollektor-, emitter- och styrfingrar - Google Patents
Integrerad krets för reducering av strömdensitet i en transistor innefattande sammanflätade kollektor-, emitter- och styrfingrarInfo
- Publication number
- SE522910C2 SE522910C2 SE0201707A SE0201707A SE522910C2 SE 522910 C2 SE522910 C2 SE 522910C2 SE 0201707 A SE0201707 A SE 0201707A SE 0201707 A SE0201707 A SE 0201707A SE 522910 C2 SE522910 C2 SE 522910C2
- Authority
- SE
- Sweden
- Prior art keywords
- integrated circuit
- transistor
- collector
- emitter
- current
- Prior art date
Links
- 229910052751 metal Inorganic materials 0.000 claims abstract description 6
- 239000002184 metal Substances 0.000 claims abstract description 6
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 claims description 5
- 229910052802 copper Inorganic materials 0.000 claims description 5
- 239000010949 copper Substances 0.000 claims description 5
- 238000000926 separation method Methods 0.000 claims description 4
- 229910052782 aluminium Inorganic materials 0.000 claims description 3
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 claims description 3
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 claims description 3
- 229910052737 gold Inorganic materials 0.000 claims description 3
- 239000010931 gold Substances 0.000 claims description 3
- 238000005516 engineering process Methods 0.000 claims description 2
- 238000000151 deposition Methods 0.000 description 3
- 239000010410 layer Substances 0.000 description 3
- 239000000463 material Substances 0.000 description 3
- 238000005275 alloying Methods 0.000 description 2
- 230000008021 deposition Effects 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 1
- 239000012790 adhesive layer Substances 0.000 description 1
- 230000004888 barrier function Effects 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 238000009713 electroplating Methods 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 238000004544 sputter deposition Methods 0.000 description 1
- 239000010936 titanium Substances 0.000 description 1
- 229910052719 titanium Inorganic materials 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/423—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
- H01L29/42304—Base electrodes for bipolar transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/482—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body
- H01L23/4824—Pads with extended contours, e.g. grid structure, branch structure, finger structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/417—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
- H01L29/41708—Emitter or collector electrodes for bipolar transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/301—Electrical effects
- H01L2924/3011—Impedance
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Ceramic Engineering (AREA)
- Junction Field-Effect Transistors (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Bipolar Transistors (AREA)
- Bipolar Integrated Circuits (AREA)
Description
522 910 ---- ~ tor- och emitterfingrarna smalare. Samtidigt ökar mättnads- strömmen i mer nedskalade teknologier upp till ett område av 1 mA/pm bredd hos styret. För en transistor med en bredd hos styret av 10 pm kommer denna ökning att resultera i en maximal kollektor- metallfingrarna anslutna till emitter- och kollektorområdena och emitterström av 20 mA. I tidigare teknik löper längs hela bredden av transistorn, dvs längden av varje kollektor- eller emitterområde. Således samlar varje finger in sin ström längs hela bredden av transistorn. Som en konsekvens därav når strömmen i kollektor- och emitterfingrarna maximum på ställen där fingret lämnar transistorn och ansluter till en buss. På grund av de små dimensionerna hos fingrarna, i storleksordningen av 1 pm, överskrider strömdensiteten med lätthet det maximala värdet som tillåts av reglerna för tillförlitlig konstruktion även om flera sammankopplingsskikt stackas ovanpå varandra. Detta sätter stränga gränser för arbetsområdet för transistorn.
Det finns således ett behov av en robust lösning som minskar strömdensiteten i kollektor- och emitterfingrarna och genom att göra detta ökas den maximala utmatningseffekten från transis- torn, dvs arbetsområdet för transistorn ökas.
REDoGöRELsE FÖR UPPFINNINGEN Syftet med föreliggande uppfinning är att åstadkomma en anord- ning för att förbättra strömhanteringsegenskaperna hos kollek- tor- och emitterfingrarna i en effekttransistor.
Syftet med uppfinningen uppnås genom att två strömfördelande element anordnas i det övre metallskiktet hos en effekttransis- tor eller annan flerfingeranordning, där varje sådant ström- fördelande element täcker approximativt halva transistor- bredden. Det första strömfördelande elementet ansluts till alla kollektorfingrarna längs approximativt halva längden, dvs transistorbredden, av varje kollektorfinger. Det andra ström- fördelande elementet ansluts på liknande sätt till alla emitterfingrarna längs approximativt halva längden av varje emitterfinger, dvs transistorbredd. o n.. ~ . v . ., n . . u a - _ _ . ' * o u - o a . n» 1 Den maximala strömmen som kan samlas in pà detta sätt i kollektor- och emitterfingrarna, innan den fördelas i anordningen enligt uppfinningen, är således endast hälften jämfört med den konventionella utformningen, där strömmen samlas in och flyter längs hela längden av varje finger.
En sådan anordning enligt uppfinningen minskar strömdensiteten i vart och ett av fingrarna, både i kollektorn och emittern, och gör det möjligt att väsentligt öka den maximalt tillåtna strömmen i hela transistorn och genom att göra så också öka den maximala utmatningseffekten.
En annan fördel med föreliggande uppfinning är att den öppnar upp för möjligheten att ytterligare minska detaljstorlekarna sàsom längden av kollektor- och emittersammankopplingsomràdena hos effekttransistorn utan att avvika fràn den s.k. minimi- konstruktionsregeln för strömdensiteten. Sàledes kan mindre och till och med mer effektfulla transistorer tillverkas.
KORT BESKRIVNING AV RITNINGARNA En utföringsform av uppfinningen kommer att beskrivas mer i detalj nedan med hänvisning till de medföljande ritningarna, pà Vilka: Fig. 1 är en schematisk vy ovanifràn av en transistor med strömfördelande element enligt uppfinningen, Fig. 2a är en schematisk tvärsektionsvy längs linjen a-a i fig. 1 och Fig. 2b är en schematisk tvärsektionsvy längs linjen b-b i fig. l.
BESKRIVNING AV UPPFINNINGEN Fig. l är en schematisk vy ovanifràn av en fälteffekttransistor av MOS-typ (MOSFET) med tvà strömfördelande element 1, 2 enligt uppfinningen. o un» o n u . ., 0 - ~ n .- 1 På ett känt i sig innefattar effekt-MOSFET-transistorn ett flertal sammanflätade kollektor-, emitter- och styrområden, ovanpå vilka s.k. kollektor-, emitter- och styrfingrar 10, 11, 12 är belägna. I denna struktur ligger varje kollektorfinger 10 intill två styrfingrar 12 och samlar in strömmen från två emitterfingrar ll.
De två strömfördelande elementen, enligt uppfinningen i formen av två strömfördelande ledande plattor 1, 2, är belägna ovanpå effekt-MOSFET-transistorn. Varje platta 1, 2 är orienterad på ett sådant sätt att den sträcker sig tvärs över varje kollektor-, emitter- och styrfinger 10, 11, 12 såväl som över området mellan varje finger 10, 11, 12.
Företrädesvis är de strömfördelande plattorna 1, 2 i samma plan och är anordnade så att de är separerade med ett förutbestämt avstånd 3, varvid de således aldrig överlappar varandra. Såsom ett resultat sträcker sig plattorna 1, 2 tillsammans med det separationsavständet 3 längs hela transistorbredden 4. Tran- sistorbredden 4 definieras såsom längden av de individuella kollektor- och emitterfingrarna 10, ll.
Separationsavståndet 3 bestäms genom vad som vanligtvis är känt såsom minimikonstruktionsregeln för IC-tillverkningsprocessen.
Således kan avståndet 3 variera från en utföringsform av uppfinningen till en annan. Beroende på kraven för varje särskild utföringsform kan avståndet 3 variera inom intervallet 50 nm till 5 pm.
Företrädesvis överlappar de två strömfördelande plattorna 1, 2 nästan lika stora delar av transistorbredden 4. Företrädesvis är dessa delar nära hälften av transistorbredden 4.
Det skall förstås att de två plattorna 1, 2 kan överlappa också icke-lika delar av transistorbredden 4. Företrädesvis skall de två plattorna 1, 2 var och en överlappa mer än 1/3 av transis- torbredden 4 och mindre än 2/3 av transistorbredden 4. På grund 'non ~ ~ - . n | . . v n a n ' ' Iuu o'.: n av det förutbestämda separationsavståndet 3 kan inte de två plattorna 1, 2 samtidigt överlappa transistorn med nära 2/3 av transistorbredden 4.
Den första plattan 1 är enligt uppfinningen ansluten medelst första vior 5 till alla kollektorfingrarna 10. Dessa första vior 5 är fördelade längs nära halva längden av varje kollek- torfinger 10. Den andra plattan 2 är enligt uppfinningen ansluten medelst andra vior 6 till alla emitterfingrarna 11. På liknande sätt är dessa andra vior 6 fördelade längs nära halva längden av varje emitterfinger 11.
Såsom bättre visas i fig. 2a är den första plattan 1 belägen ovanpå kollektorfingret 10 och är ansluten till det, medan den andra plattan 2 är belägen ovanpå kollektorfingret 10, men icke ansluten till det.
På liknande sätt, såsom bättre visas i fig. 2b, är den andra plattan 2 belägen ovanpå emitterfingret 11 och ansluten till det, medan den första plattan 1 är belägen ovanpå emitterfing- ret 11 men icke ansluten till det.
Det skall förstås att de första och andra viorna 5, 6 kan vara belägna längs mer än halva fingerlängden såväl som längs mindre än halva fingerlängden, beroende på delen av transistorbredden 4 som täcks av var och en av de tidigare nämnda två plattorna 1, 2.
Företrädesvis är de strömfördelande elementen 1, 2 rektangulära plattor. Det skall icke desto mindre förstås att både formen och storleken hos de strömfördelande elementen 1, 2 kan vara olika.
Det kan finnas andra variationer av utformning hos de ström- fördelande elementen 1, 2, där bredden hos det emitter- resp. kollektorströmfördelande elementet 1, 2 kan variera, beroende på den maximala strömdensiteten i kollektor- resp. emitterfing- rarna 10, 11. Utformningen bestäms också av den önskade totala | a ~ » ao 522 910 ana 1 | a u n . , n. utmatningsströmmen från emitter- resp. kollektorfingrarna 10, ll.
Plattorna l, 2 kan vara huvudsakligen av antingen aluminium, koppar eller guld. I fallet med aluminium är materialet van- ligtvis legerat med koppar och/eller titan och/eller annat legeringselement. På liknande sätt för fallet med guld och koppar kan materialet vara legerat med olika legeringselement för att erhålla de önskade egenskaperna.
Tillverkningen av plattorna 1, 2 kan utföras genom elektro- plätering, sputtring, ångdeponering eller varje annan depone- ringsteknik. För att erhålla god vidhäftning till transistorn är plattorna 1, 2 bildade genom att olika material skiktas, särskilt i fallet med kopparplattor. Vanligtvis deponeras ett vidhäftande skikt eller föregår ett barriärskikt deponeringen av plattorna l, 2 ovanpå transistorn.
Också andra konduktiva material kan användas beroende pà de önskade egenskaperna hos anordningen.
Utföringsformen enligt uppfinningen avser reducering av ström- densitet i en effekt-MOSFET-transistor. Det skall förstås att en liknande anordning kan anbringas pà varje annan typ av transistorer, t.ex. bipolära transistorer. Uppfinningen är inte begränsad till användning vid hög frekvens.
Det skall uppenbarligen förstås att föreliggande uppfinning inte begränsas till den föredragna utföringsformen, utan kan modifieras inom skyddsomfànget för de bifogade patentkraven.
Claims (12)
1. Integrerad krets för reducering av strömdensitet i en transistor, innefattande ett flertal sammanflätade kollektor-, emitter- och styrfingrar (10, ll, 12), k ä n n e t e c k n a d a v att ett första strömfördelande element (1) är beläget ovanpà transistorn i ett övre metallskikt hos den integrerade kretsen och är anslutet till nämnda flertal kollektorfingrar (10) medelst första vior och att ett andra strömfördelande element (2), som ligger i plan med nämnda första element (1), är beläget ovanpå transistorn i ett övre metallskikt och är anslutet till nämnda flertal emitterfingrar (11) medelst andra vior.
2. Integrerad krets enligt krav l, k å n n e t e c k n a d a v att det första och det andra strömfördelande elementet (1, 2) är åtskilda medelst ett förutbestämt avstånd (3).
3. Integrerad krets enligt krav 2, k ä n n e t e c k n a d a v att nämnda avstånd (3) ligger i intervallet 50 nm till 5 um.
4. Integrerad krets enligt krav 2 eller 3, k ä n n e t e c k n a d a v att nämnda två strömfördelande element (1, 2) och nämnda separationsavstànd (3) tillsammans sträcker sig längs hela transistorbredden (4).
5. Integrerad krets enligt något av kraven 1-4, k ä n n e t e c k n a d a v att nämnda första strömfördelande element (1) överlappar en första förutbestämd del av transistorbredden (4) och att nämnda andra strömfördelande element (2) överlappar en andra förutbestämd del av transistorbredden (4).
6. Integrerad krets enligt krav 5, k ä n n e t e c k n a d a v att nämnda första del av transistorbredden (4) mäter mellan 1/3 och 2/3 av transistorbredden (4) och att nämnda 522 910 uunonc 0 n en uu -e n 0 a n ce na 0 . nu soon po n andra del av transistorbredden (4) mäter mellan 2/3 och 1/3 av transistorbredden (4).
7. Integrerad krets enligt krav 5, k ä n n e t e c k n a d a v att nämnda första och andra del av transistorbredden (4) är lika stora.
8. Integrerad krets enligt nàgot av kraven 1-7, k ä n n e t e c k n a d a v att nämnda strömfördelande element (1, 2) är tillverkade huvudsakligen i aluminium, koppar eller guld.
9. Integrerad krets enligt något av kraven 1-8, k ä n n e t e c k n a d a v att nämnda strömfördelande element (1, 2) är huvudsakligen rektangulära plattor.
10. Integrerad krets enligt krav 9, k ä n n e t e c k n a d a v att nämnda strömfördelande huvudsakligen rektangulära plattor är anordnade parallellt med varandra.
11. Integrerad krets enligt något av kraven 1-9, k ä n n e t e c k n a d a v .att nämnda integrerade krets är tillverkad med en IC-teknik med detaljstorlekar mindre än 1 pm.
12. Integrerad krets enligt något av kraven 1-10, k ä n n e t e c k n a d a v att nämnda flertal kollektor- och emitterfingrar har en bredd i storleksordningen av 1 pm.
Priority Applications (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SE0201707A SE522910C2 (sv) | 2002-06-03 | 2002-06-03 | Integrerad krets för reducering av strömdensitet i en transistor innefattande sammanflätade kollektor-, emitter- och styrfingrar |
EP03725942A EP1509954A1 (en) | 2002-06-03 | 2003-05-07 | Arrangement for reducing current density in a transistor in an ic |
CN03812742.3A CN1708854A (zh) | 2002-06-03 | 2003-05-07 | 一种用于降低集成电路中晶体管内电流密度的布局 |
PCT/SE2003/000741 WO2003103055A1 (en) | 2002-06-03 | 2003-05-07 | Arrangement for reducing current density in a transistor in an ic |
AU2003228185A AU2003228185A1 (en) | 2002-06-03 | 2003-05-07 | Arrangement for reducing current density in a transistor in an ic |
US11/002,018 US20050077578A1 (en) | 2002-06-03 | 2004-12-02 | Arrangement for reducing current density in transistor in an IC |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SE0201707A SE522910C2 (sv) | 2002-06-03 | 2002-06-03 | Integrerad krets för reducering av strömdensitet i en transistor innefattande sammanflätade kollektor-, emitter- och styrfingrar |
Publications (3)
Publication Number | Publication Date |
---|---|
SE0201707D0 SE0201707D0 (sv) | 2002-06-03 |
SE0201707L SE0201707L (sv) | 2003-12-04 |
SE522910C2 true SE522910C2 (sv) | 2004-03-16 |
Family
ID=20288081
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SE0201707A SE522910C2 (sv) | 2002-06-03 | 2002-06-03 | Integrerad krets för reducering av strömdensitet i en transistor innefattande sammanflätade kollektor-, emitter- och styrfingrar |
Country Status (6)
Country | Link |
---|---|
US (1) | US20050077578A1 (sv) |
EP (1) | EP1509954A1 (sv) |
CN (1) | CN1708854A (sv) |
AU (1) | AU2003228185A1 (sv) |
SE (1) | SE522910C2 (sv) |
WO (1) | WO2003103055A1 (sv) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112951788A (zh) * | 2019-12-10 | 2021-06-11 | 圣邦微电子(北京)股份有限公司 | 功率管 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB2145559A (en) * | 1983-08-26 | 1985-03-27 | Philips Electronic Associated | Interdigitated semiconductor device |
US6150722A (en) * | 1994-11-02 | 2000-11-21 | Texas Instruments Incorporated | Ldmos transistor with thick copper interconnect |
EP0714135B1 (en) * | 1994-11-08 | 1999-01-13 | STMicroelectronics S.r.l. | Integrated device with a structure for protection against high electric fields |
DE69520281T2 (de) * | 1995-12-22 | 2001-08-09 | Consorzio Per La Ricerca Sulla Microelettronica Nel Mezzogiorno, Catania | Hochgeschwindigkeit-MOS-Technologie-Leistungsanordnung in integrierter Struktur mit reduziertem Gatewiderstand |
FR2759493B1 (fr) * | 1997-02-12 | 2001-01-26 | Motorola Semiconducteurs | Dispositif de puissance a semiconducteur |
US6737301B2 (en) * | 2000-07-13 | 2004-05-18 | Isothermal Systems Research, Inc. | Power semiconductor switching devices, power converters, integrated circuit assemblies, integrated circuitry, power current switching methods, methods of forming a power semiconductor switching device, power conversion methods, power semiconductor switching device packaging methods, and methods of forming a power transistor |
US20020106587A1 (en) * | 2000-11-21 | 2002-08-08 | Advanced Micro Devices, Inc. | Two mask via pattern to improve pattern definition |
-
2002
- 2002-06-03 SE SE0201707A patent/SE522910C2/sv not_active IP Right Cessation
-
2003
- 2003-05-07 CN CN03812742.3A patent/CN1708854A/zh active Pending
- 2003-05-07 EP EP03725942A patent/EP1509954A1/en not_active Withdrawn
- 2003-05-07 AU AU2003228185A patent/AU2003228185A1/en not_active Abandoned
- 2003-05-07 WO PCT/SE2003/000741 patent/WO2003103055A1/en not_active Application Discontinuation
-
2004
- 2004-12-02 US US11/002,018 patent/US20050077578A1/en not_active Abandoned
Also Published As
Publication number | Publication date |
---|---|
SE0201707D0 (sv) | 2002-06-03 |
AU2003228185A1 (en) | 2003-12-19 |
EP1509954A1 (en) | 2005-03-02 |
CN1708854A (zh) | 2005-12-14 |
US20050077578A1 (en) | 2005-04-14 |
SE0201707L (sv) | 2003-12-04 |
WO2003103055A1 (en) | 2003-12-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5672894A (en) | Semiconductor device | |
CN1574335B (zh) | 具有金刚石形金属互连配置的半导体功率器件 | |
US11139373B2 (en) | Scalable circuit-under-pad device topologies for lateral GaN power transistors | |
US8502314B2 (en) | Multi-level options for power MOSFETS | |
JP2004297086A (ja) | 高スイッチングスピードのための横方向パワーmosfet | |
JP6348703B2 (ja) | 半導体装置及びその製造方法 | |
US12027449B2 (en) | Device topologies for high current lateral power semiconductor devices | |
EP3625829A1 (en) | Integrated gate resistors for semiconductor power conversion devices | |
US20160086881A1 (en) | Electronic Component | |
US12040257B2 (en) | Device topology for lateral power transistors with low common source inductance | |
EP1251563B1 (en) | FET structures having symmetric and/or distributed feedforward capacitor connections | |
JP4713936B2 (ja) | 半導体装置 | |
JP2010507914A (ja) | 半導体装置及び接続リード線を有する半導体装置の設計方法 | |
SE522910C2 (sv) | Integrerad krets för reducering av strömdensitet i en transistor innefattande sammanflätade kollektor-, emitter- och styrfingrar | |
TW201010056A (en) | Integrated capacitor | |
CN108028646B (zh) | 绝缘栅型半导体装置以及绝缘栅型半导体装置的制造方法 | |
JP4170763B2 (ja) | 電流をスイッチングする回路に対する回路構造 | |
JP2009543325A (ja) | 電力供給ネットワーク | |
JP5522039B2 (ja) | 半導体装置 | |
DE102019128071B3 (de) | Transistorbauelement | |
JP2602360B2 (ja) | 電界効果型半導体装置 | |
JP2011086831A (ja) | 半導体装置 | |
US8878203B2 (en) | Switching circuit | |
US20210367035A1 (en) | SCALABLE CIRCUIT-UNDER-PAD DEVICE TOPOLOGIES FOR LATERAL GaN POWER TRANSISTORS | |
JPH04245682A (ja) | 電界効果トランジスタ |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
NUG | Patent has lapsed |