SE515335C2 - Hastighetskonverteringsanordning som kan fastställa en tranmissionshastighet alltefter önskan - Google Patents

Hastighetskonverteringsanordning som kan fastställa en tranmissionshastighet alltefter önskan

Info

Publication number
SE515335C2
SE515335C2 SE9402993A SE9402993A SE515335C2 SE 515335 C2 SE515335 C2 SE 515335C2 SE 9402993 A SE9402993 A SE 9402993A SE 9402993 A SE9402993 A SE 9402993A SE 515335 C2 SE515335 C2 SE 515335C2
Authority
SE
Sweden
Prior art keywords
signal
data signal
read
generating
clock
Prior art date
Application number
SE9402993A
Other languages
English (en)
Other versions
SE9402993D0 (sv
SE9402993L (sv
Inventor
Katsuhiro Sasaki
Original Assignee
Nec Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Publication of SE9402993L publication Critical patent/SE9402993L/xx
Application filed by Nec Corp filed Critical Nec Corp
Publication of SE9402993D0 publication Critical patent/SE9402993D0/sv
Publication of SE515335C2 publication Critical patent/SE515335C2/sv

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/05Electric or magnetic storage of signals before transmitting or retransmitting for changing the transmission rate
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/07Synchronising arrangements using pulse stuffing for systems with different or fluctuating information rates or bit rates
    • H04J3/073Bit stuffing, e.g. PDH

Description

515 335 2 datasignalen med den interna transmissionshastigheten till utgångsdatasignalenmædhmnanstransmissionshastighet.Mottagnings- hastighetskonverteringsdelen kan drivas för att konvertera den demodulerade signalen med banans transmissionshastighet till den konverterade signalen med den interna transmissionshastigheten.
Det kommer nu att antas att den interna transmissionshastig- heten representeras av fl och att banans transmissionshastighet representeras av f2. Sambandet mellan den interna transmissions- hastigheten och banans transmissionshastighet är givet av f2 = (m/n)fl, där m och n är första resp andra naturliga tal. Det första naturliga talet m är större än det andra naturliga talet n.
Det kommer att antas att utgångsdatasignalen har en utgångs- ram med ramlängden L. I och med att ramlängden L i regel inte får vara kortare än det första naturliga talet m bör det observeras att ramlängden L blir lång för att banans transmissionshastighet skall bli hög. Det bör nämligen observeras att banans transmissionshas- tighet är definierad av ramlängden L. Som följd av detta är det svårt att fastställa.banans transmissionshastighet alltefter önskan oberoende av ramlängden i den konventionella hastighetskonverte- ringsanordningen.
Det utgör således ett ändamål med, denna uppfinning att åstadkomma en hastighetskonverteringsanordning som kan fastställa en transmissionshastighet alltefter önskan.
Andra ändamål med uppfinningen kommer att framträda efter hand som beskrivningen fortskrider.
När uppfinningstanken enligt denna uppfinning har beskrivits är det möjligt att förstå att en hastighetskonverteringsanordning innefattar en transmissionshastighetskonverteringsdel för att konvertera en transmissionsingångsdatasignal till en trans- missionsutgångsdatasignal i enlighet med en transmissionsingångs- klocksignal. Transmissionsingångsdatasignalen har en första transmissionshastighet. Transmissionsutgångssignalen har en andra transmissionshastighet som skiljer sig från den första trans- missionshastigheten.
Enligt denna uppfinning innefattar transmissionshastighets- konverteringsdelen första minnesorgan för att memorera trans- missionsingångsdatasignalen som en första memorerad datasignal i 515 335 3 enlighet med en första skrivklocksignal, första alstringsorgan påverkbara.som1gensvar på transmissionsingångsklocksignalen för att alstra den första skrivklocksignalen, andra alstringsorgan för att alstra en första klockstyrsignal i enlighet med den första skrivklocksignalen och en första läsklocksignal, tredje alstrings- organ som är påverkbara som gensvar på den första klockstyrsignalen för att alstra en första inhiberingssignal och en första rampuls- signal som är representativ för en transmissionsramperiod hos transmissionsutgångsdatasignalen, och fjärde alstringsorgan som kan drivas i enlighet med den första klockstyrsignalen för att alstra en hastighetsstyrsignal med ett förutbestämt mönster på grundval av den första rampulssignalen. Det fjärde alstringsorganet alstrar ytterligare en inhiberingssignal i enlighet med hastighetsstyrsig- nalen.
Transmissionshastighetskonverteringsdelen innefattar vidare första genereringsorgan för att generera den första läsklocksigna- len i enlighet med den första klockstyrsignalen för att läsa den första memorerade datasignalen som en första läsdatasignal ut ur de första minnesorganen. Genereringsorganen stoppar generering av den första läsklocksignalen som gensvar på den första inhiberings- signalen. Vidare stoppar genereringsorganen generering av den första läsklocksignalen som gensvar på den ytterligare inhiberings- signalen. Transmissionshastighetskonverteringsdelen innefattar vidare multiplexeringsorgan som är påverkbara som gensvar på hastighetsstyrsignalen och rampulssignalen för att multiplexera en informationssignal med ett logikmönster till den första läs- datasignalen för att alstra transmissionsutgångsdatasignalen.
Uppfinningen kommer att beskrivas i detalj i det följande under hänvisning till bifogade ritningar, på vilka fig 1 är ett blockschemaöverenikonventionellhastighetskonverteringsanordning, fig 2 är ett blockschema över en hastighetskonverteringsanordning enligt en föredragen utföringsform av denna uppfinning, fig 3 är ett tidsdiagram för att beskriva arbetssättet hos den i fig 2 visade hastighetskonverteringsanordningen, fig 4âü:ett tidsdiagram för att beskriva arbetssättet hos en i fig 2 visad frekvensstyrsig- nalalstringskrets, och fig 5 visar signaldispositionen hos en utgångsdatasignal som matas ut från en i fig 2 åskådliggjord multiplexeringskrets. 515 355 4 Med hänvisning till fig 1 kommer en konventionell hastighets- konverteringsanordning att beskrivas först för att göra det möjligt att förstå denna uppfinning. Den visade hastighetskonverterings- anordningen. är avsedd att användas i ett kommunikationssystem innefattande första och andra kommunikationskretsar som kopplas till varandra genom en kommunikationsbana, exempelvis en radioka- nal. Närmare bestämt har vardera av de första och andra kommunika- tionskretsarna hastighetskonverteringsanordningen som innefattar en transmissionshastighetskonverteringsdel 11 och en mottagnings- hastighetskonverteringsdel 12.
Transmissionshastighetskonverteringsdelen 11 är avsedd att konvertera en transmissionsingångsdatasignal med en första trans- missionshastighet till en transmissionsutgångsdatasignal med en andra transmissionshastighet. Den första transmissionshastigheten kan kallas en intern transmissionshastighet. Den andra trans- missionshastigheten kan kallas transmissionshastigheten för en bana och är representativ för transmissionshastigheten hos kommunika- tionsbanan.
Delen 12 för konvertering av mottagningshastigheten har till uppgift att konvertera en ingångsdatasignal för mottagning med den andra transmissionshastigheten till en utgångsdatasignal för mottagning med den första transmissionshastigheten.
Transmissionshastighetskonverteringsdelen ll har första och andra transmissionsingångsuttag 21 och 22. Det första trans- missionsingångsuttaget 21 är kopplat till en första skrivklock- genereringskrets 23. Det andra transmissionsingångsuttaget 22 är kopplat till ett första minne 24, exempelvis ett minne av typen först in, först ut.
Det första. minnet. 24 matas med en transmissionsingångs- datasignal med en första transmissionshastighet genom det andra transmissionsingångsuttaget 22. Den första skrivklockgenererings- kretsen 23 matas med en transmissionsklocksignal synkront med transmissionsingångsdatasignalen genom det första trans- missionsingångsuttaget 21. Den första skrivklockgenereringskretsen 23 dividerar transmissionsklocksignalen med en förutbestämd divi- sionshastighet för att generera en första skrivklocksignal. Matad med den första skrivklocksignalen memorerar det första minnet 24 transmissionsingångsdatasignalen som en memorerad ingångsdatasig- 515 555 5 nal. Den memorerade ingångsdatasignalen läses som en första läsdatasignal ut ur det första minnet 24 i enlighet med en första läsklocksignal såsom kommer att beskrivas i det följande.
De första skriv- och de första läsklocksignalerna matas till en första faskomparatorkrets 25. Den första faskomparatorkretsen 25 jämför den första skrivklocksignalen med den första läsklock- signalen och alstrar därvid en första fasstyrsignal som är representativ för fasskillnaden mellan den första skrivklock- signalen och den första läsklocksignalen. Den första fasstyr- signalen avges till en första krets 26 med faslåst slinga (PLL).
Den första PLL-kretsen 26 alstrar en första styrklocksignal på grundval av den första fasstyrsignalen. Den första styrklock- signalen har en förutbestämd frekvens. Den första styrklocksignalen sänds till en lässtyrkrets 27 och en första läsklockgenererings- krets 28.
Lässtyrkretsen 27 alstrar en rampulssignal i enlighet med den första styrklocksignalen. Rampulssignalen är representativ för en ramperiod hos en första utgångsdatasignal som kommer att beskrivas senare. Vidare alstrar lässtyrkretsen 27 en första inhiberings- signal vid en förutbestämd period på grundval av den första styrklocksignalen. Den första inhiberingssignalen matas till läsklockgenereringskretsen 28.
Såsom har beskrivits ovan matas den första styrklocksignalen till den första läsklockgenereringskretsen 28. Som gensvar på den första styrklocksignalen genererar läsklockgenereringskretsen 28 den första läsklocksignalen för läsning av den första memorerade ingångsdatasignalen som den första läsdatasignalen ut ur minnet 24.
När den första läsklockgenereringskretsen 28 mottar den första inhiberingssignalen stoppar den första läsklockgenereringskretsen 28 generering av den första läsklocksignalen. Som följd av detta får den första läsdatasignalen en utgångsram innefattande en overheadbitslits eller ett overheadbitläge och har en andra transmissionshastighet som skiljer sig från den första trans- missionshastigheten. I exemplet som håller på att åskådliggöras är den andra 'transmissionshastigheten högre än den första trans- missionshastigheten.
Den första läsdatasignalen sänds som den första utgångs- datasignalen till en modulatorkrets (inte visad) genom ett första 515 335 6 transmissionsutgångsuttag 31. På likartat sätt sänds rampuls- signalen till.modulatorkretsen genonlett andra tranmissionsutgångs- uttag 32. På grundval av rampulssignalen.modulerar modulatorkretsen den första utgångsdatasignalen till en modulerad signal som sänds som en transmissionssignal på kommunikationsbanan.
Det kommer nu att antas att den första kommunikationskretsen sänder transmissionssignalen på kommunikationsbanan. Trans- missionssignalen mottas smm en mottagningssignal vid den andra kommunikationskretsen. Såsom är känt inom tekniken demodulerar den andra kommunikationskretsen mottagningssignalen till en demodulerad signal. Vidare upprättar den andra kommunikationskretsen synkroni- sering med den. modulerade signalen under åstadkommande av en mottagningsklocksignal, en mottagningsrampulssignal och en mottagningsdatasignal med den andra transmissionshastigheten.
Mottagningsklocksignalen, mottagningsrampulssignalen och mottag- ningsdatasignalen matas till mottagningshastighetskonverterings- delen 12 i den andra kommunikationskretsen.
Mottagningshastighetskonverteringsdelen 12 har första t o m tredje mottagningsingångsuttag 41 till 43. Det första mottagnings- ingångsuttaget 41 är kopplat till en andra skrivklockgenererings- krets 44 och en skrivstyrkrets 45. Det andra mottagningsingångsut- taget 42 är kopplat till skrivstyrkretsen 45. Det tredje mottag- ningsingångsuttaget 43 är kopplat till ett andra minne 46, exempelvis ett minne av typen först in, först ut.
Det andra minnet 46 matas med mottagningsdatasignalen genom det tredje mottagningsingångsuttaget 43. Den andra skrivklock- genereringskretsen 44 matas med mottagningsklocksignalen genom det första mottagningsingångsuttaget 41. Den.andra.skrivklockgenerings- kretsen 44 dividerar mottagningsklocksignalen med en förutbestämd divideringshastighet för att generera en andra skrivklocksignal.
Matad med den andra skrivklocksignalen memorerar det andra minnet 46 mottagningsdatasignalen som en andra memorerad datasignal. Den andra memorerade datasignalen läses som en andra utgångsdatsignal ut ur det andra minnet 46 i enlighet med en andra läsklocksignal såsom kommer att beskrivas senare.
Skrivstyrkretsen 45 matas med mottagningsklocksignalen genom det första mottagningsingångsuttaget 41. Vidare matas skrivstyr- kretsen 45 med mottagningsrampulssignalen genom det andra mottag- 515 335 7 ningsingångsuttaget 42. Skrivstyrkretsen 45 alstrar en andra inhiberingssignal vid läget för overheadbitslitsen hos mottagnings- datasignalen i enlighet med mottagningsklocksignalen och mottag- ningsrampulssignalen. Som gensvar på den andra inhiberingssignalen stoppar den andra klockgenereringskretsen 44 generering av den andra skrivklocksignalen. Som följd av detta memoreras overhead- bitslitsen inte i det andra minnet 46.
De andra skriv- och de andra läsklocksignalerna matas till en andra faskomparatorkrets 47. Den andra faskomparatorkretsen 47 jämför den andra skrivklocksignalen med den andra läsklocksignalen under alstring av en andra fasstyrsignal som är representativ för en andra fasskillnad mellan den andra skrivklocksignalen och den andra läsklocksignalen. Den andra fasstyrsignalen avges till en andra krets 48 med faslåst slinga (PLL).
Den andra PLL-kretsen 48 alstrar en andra klockstyrsignal på grundval av den andra fasstyrsignalen såsom är allmänt känt inom tekniken. Mottagningsklockstyrsignalen.har en föreskriven frekvens.
Den andra klockstyrsignalen sänds till en andra läsklockgenere- ringskrets 49.
Som gensvar på den andra klockstyrsignalen genererar den andra läsklockgenereringskretsen 49 den andra läsklocksignalen för att läsa den andra memorerade ingångsdatasignalen som den andra utgångsdatasignalen ut ur det andra minnet 46. Den andra utgångs- datasignalen har den första transmissionshastigheten. Exempelvis sänds den andra utgångsdatasignalen till en behandlingsenhet (inte visad) genom ett mottagningsutgångsuttag 51 för behandling till en behandlad signal.
Det kommer nu att antas att den första transmissionshastig- heten representeras av fl medan den andra transmissionshastigheten representeras av f2. Sambandet mellan den första transmissions- hastigheten och den andra transmissionshastigheten är givet genom: fl = (m/n)fl, där m och n är första resp andra naturliga tal. Det första naturliga talet m är större än det andra naturliga talet n.
Det kommer att antas att den första utgångsdatasignalen har en utgångsram med ramlängden L. I och med att ramlängden L inte får vara kortare än det första naturliga talet m är det nödvändigt att bringa ramlängden L att bli lång i fallet då den andra trans- 515 335 8 missionshastigheten är hög. Banans transmissionshastighet definie- ras nämligen av ramlängden L. Som följd av detta är det svårt att fastställa den andra transmissionshastigheten alltefter önskan oberoende av ramlängden i den konventionella hastighetskonverte- ringsanordningen.
Med hänvisning till fig 2 kommer beskrivningen att fortsätta till en hastighetskonverteringsanordning enligt en föredragen utföringsform av denna uppfinning. Den visade hastighetskonverte- ringsanordningen är placerad i var och en av de första och andra kommunikationskretsarna som är beskrivna i anslutning till fig 1.
Hastighetskonverteringsanordningen innefattar en transmissionshas- tighetskonverteringsdel och:ulmottagningshastighetskonverterings- del vilka i sin utformning skiljer sig från transmissionshastig- hetskonverteringsdelen 11 och mottagningshastighetskonverterings- delen 12 som är visade i fig 1 och som därför är markerade medelst de nya hänvisningsbeteckningarna 61 och 62. De respektive trans- missions- och mottagningshastighetskonverteringsdelarna 61 och 62 innefattar likartade delar som är nwrkerade medelst lika hän- visningsbeteckningar och son: arbetar' med. på likartat sätt be- tecknade signaler.
Transmissionshastighetskonverteringsdelen 61 innefattar vidare en första läsklockgenereringskrets som i. sin utformning skiljer sig från den första läsklockgenereringskretsen 28 som är visad i fig 1 och som därför är betecknad med hänvisningssiffran 63. Dessutom innefattar transmissionshastighetskonverteringsdelen 61 en hastighetsstyrkrets 64 sonx kommer att beskrivas senare.
Transmissionshastighetskonverteringsdelen 61 innefattar en multi- plexeringskrets 65.
Mottagningshastighetskonverteringsdelen 62 innefattar vidare en andra skrivklockgenereringskrets som skiljer till sin utformning från den andra skrivklockgenereringskretsen 44 som är visad i fig 1 och som därför är markerad med hänvisningssiffran 66. Dessutom innefattar mottagningshastighetskonverteringsdelen 62 en be- dömningskrets 67 som kommer att beskrivas senare.
Med hänvisning till fig 3 förutom fig 2 matas den första skrivklockgenereringskretsen 23 med transmissionsklocksignalen som är visad i den första eller övre raden betecknad (a) i fig 3. Såsom har beskrivits i. anslutning till fig 1. är transmissionsklock- 515 335 9 signalen i synkronism med transmissionsingångsdatasignalen. Det första.minnet 24 matas med transmissionsingångsdatasignalen som.har den första transmissionshastigheten genom det andra transmissions- ingångsuttaget 22. Den första transmissionsingångsdatasignalen har första t o m Nzte ingångsdatabitar il till iN såsom är visat i den andra raden som är betecknad (b) i fig 3, där N representerar ett positivt heltal som är större än ett, ehuru de första t o m de tjugonde ingångsdatabitarna il till i20 endast är visade i den andra raden (b) i fig 3.
Såsom har beskrivits i anslutning till fig 1 memorerar det första minnet 24 transmissionsingångsdatasignalen som den första memorerade datasignalen i enlighet med den första skrivklock- signalen som avges av den första skrivklockgenereringskretsen 23.
Den memorerade ingångsdatasignalen läses som den första läs- datasignalen ut ur det första minnet 24 i enlighet med den första läsklocksignalen. Ehuru en beskrivning kommer att ges i det följande har den första läsdatasignalen utgångsdispositionen som är visad i den tredje raden, som har beteckningen (c), i fig 3.
Som gensvar på den första skrivklocksignalen och den första läsklocksignalen matar den första faskomparatorkretsen 25 PLL- kretsen 26 med den första fasstyrsignalen. På grundval av den första fasstyrsignalen matar PLL-kretsen 26 lässtyrkretsen 27, läsklockgenereringskretsen 63 och hastighetsstyrkretsen 64 med den första styrklocksignalen som är visad i den fjärde raden, som är betecknad (d), i fig 3.
Såsom är beskrivet i anslutning till fig 1 alstrar lässtyr- kretsen 27 en rampulssignal och den första inhiberingssignalen som gensvar på klockstyrsignalen. Närmare bestämt räknar lässtyrkretsen 27 klockpulserna hos den första klockstyrsignalen för alstring av ett första räknevärde. När det första räknevärdet når ett förut- bestämt tal, exempelvis tio, alstrar lässtyrkretsen 27 den första inhiberingssignalen som har en hög nivå såsom är visat i den femte raden som är betecknad (e) i fig 3. Vidare har utgångsramperioden satts i lässtyrkretsen 27. Lässtyrkretsen 27 räknar klockstyr- signalens klockpulser under alstring av ett andra räknevärde. När det andra räknevärdet når utgångsramperioden alstrar lässtyrkretsen 27 rampulssignalen såsom är visat i en sjätte rad som är betecknad (f) i fig 3. När lässtyrkretsen 27 alstrar rampulssignalen kommer 515 355 10 den första inhiberingssignalen inte att alstras i lässtyrkretsen 27.
Den första läsklockgenereringskretsen 63 genererar den första läsklocksignalen i enlighet med den första klockstyrsignalen som är visad i den fjärde raden (d) i fig 3. När den första läsklock- genereringskretsen 63 matas med den första inhiberingssignalen, slutar den första läsklockgenereringskretsen 63 generering av den första läsklocksignalen. Såsom följd av detta läses den första memorerade ingångsdatasignalen inte ut ur det första minnet 24.
Såsomnhar beskrivits ovan förs den första inhiberingssignalen från lässtyrkretsen 27 till läsklockgenereringskretsen 63 när det första räknevärdet når tio. Den första läsdatasignalen har således en vakant eller overheadbitslits för varje tio bitar. Närmare bestämt har den första läsdatasignalen en utgångsdisposition som är visad i den tredje raden (c) i fig 3. En första overheadbitslits ol införs efter den tionde ingångsdatabiten il0. En andra overhead- bitslits o2 införs efter den tjugonde ingångsdatabiten i20.
Såsom har beskrivits ovan tillförs den första klockstyr- signalen och rampulssignalen till hastighetsstyrkretsen 64.
Hastighetsstyrkretsen 64 kan. drivas i enlighet. med. den första klockstyrsignalen och alstrar en hastighetsstyrsignal på grundval av rampulssignalen.
Med hänvisning till fig 4 förutom till fig 2 alstrar lässtyrkretsen 27 rampulssignalen med ramperioden som är visad i den första raden eller översta raden betecknad. (a) i fig 4.
Hastighetsstyrsignalen har ett förutbestämt mönster med en hög nivå och en låg nivå. Närmare bestämt har hastighetsstyrsignalen första t o m Mzte signaldelar som upprepas i stigande ordning, varvid M representerar ett positivt tal som är större än ett. I exemplet som håller på att åskådliggöras är det positiva talet M lika med åtta.
Var och en av de första, tredje och femte signaldelarna har den höga nivån över ramperioden såsom är visat i en andra rad betecknad (b) i fig 4. Var och en av de andra, fjärde, sjätte, sjunde och åttonde signaldelarna har den låga nivån över ramperioden såsom är visat i den andra raden (b) i fig 4. Vidare alstrar hastighets- styrkretsen 64 ytterligare en inhiberingssignal med en inhibe- ringspuls vid bakkanten hos var och en av de första, tredje och femte signaldelarna såsom är visat i en tredje rad betecknad (c) 515 335 11 i fig 4. Den extra inhiberingssignalen matas till den första läsklockgenereringskretsen 63. Som gensvar på den ytterligare inhiberingssignalen stoppar den första läsklockgenereringskretsen 63 generering av läsklocksignalen.
Med hänvisning till fig 5 förutom fig 2 skall det antas att den första läsdatasignalen har en utgångsramdisposition som innefattar första t o m K:te delramar, av vilka var och en har tio databitar, och overheadbitslitsen, där K representerar ett positivt heltal som är större än ett. I det visade exemplet är det positiva heltalet K lika med tjugo. Såsom lätt förstås av beskrivningen ovan kan overheadbitslitsen i den tjugonde delramen ha databiten i fig 5.
Multiplexeringskretsen 65 matas med rampulssignalen och hastighetsstyrsignalen. Multipliceringskretsen 65 bedömer huruvida eller inte overheadbitslitsen i den tjugonde delramen har databiten i enlighet med rampulssignalen och hastighetsstyrsignalen. I enlighet med bedömningsresultatet multiplexerar multiplexerings- kretsen 65 en informationssignal till den första läsdatasignalen för alstring av en multiplexerad datasignal som den första utgångssignalen. Närmare bestämt har informationssignalen första t o In tredje informationsbitar. När overheadbitslitsen i den tjugonde delramen har databiten är var och en av de första t o m de tredje informationsbitarna lika med en logisk "O". När overhead- bitslitsen i den tjugonde delramen är en vakant slits är var och en av de första t o m de tredje informationsbitarna lika med en logisk "l". I exemplet som håller på att åskådliggöras i fig 5 införs den första informationsbiten j. overheadbitslitsen j. den andra delramen. Den andra informationsbiten införs i overhead- bitslitsen i den sjätte delramen. Den tredje informationsbiten införs i overheadbitslitsen i den tionde delramen.
Den multiplexerade datasignalen matas till modulatorn som skall moduleras in i transmissionssignalen.
Med hänvisning enbart till fig 2 kommer det att antas att den första kommunikationskretsen sänder transmissionssignalen på kommunikationsbanan såsom är beskrivet i samband med fig 1.
Transmissionssignalen mottas som mottagningssignalen vid den andra kommunikationskretsen. Den andra kommunikationskretsen demodulerar mottagningssignalen till en demodulerad signal. Vidare upprättar 515 335 12 den andra kommunikationskretsen synkronisering med.den.demodulerade signalen för alstring av mottagningssignalen, en mottagnings- ramsignal och en.mottagningsdatasignal med den andra transmissions- hastigheten. Mottagningsklocksignalen, mottagningsramsignalen och mottagningsdatasignalen matas till mottagningskonverteringsdelen 62 i den andra kommunikationskretsen.
I mottagningskonverteringsdelen 62 är det första mottagnings- ingångsuttaget 41 kopplat till skrivstyrkretsen 45, den andra skrivklockgenereringskretsen 66 och bedömningskretsen 67. Det andra mottagningsingångsuttaget 42 är kopplat till skrivstyrkretsen 45 och bedömningskretsen 67. Det tredje mottagningsingångsuttaget 43 är kopplat till det andra minnet 46 och bedömningskretsen 67.
Matad med mottagningsklocksignalen genom det första mottag- ningsingångsuttaget 41 genererar den andra skrivklockgenererings- kretsen 66 den andra skrivklocksignalen såsom har beskrivits i samband med fig 1. I enlighet med den andra skrivklocksignalen memorerar det andra minnet 46 mottagningsdatasignalen såsom den andra memorerade datasignalen.
Såsom har beskrivits i samband med fig 1 alstrar skrivstyr- kretsen 45 den andra inhiberingssignalen vid läget för varje overheadbitslits i mottagningsdatasignalen i enlighet med mottag- ningsklocksignalen och mottagningspulssignalen. Som gensvar på den andra inhiberingssignalen stoppar den andra skrivklockgenererings- kretsen 66 generering av den andra skrivklocksignalen.
Med hänvisning till fig 5 förutom fig 2 har bedömningskretsen 67 ett lägesdata som är indikativt för lägen hos de första t o m de tredje informationsbitarna i mottagningsdatasignalen. Närmare bestämt vet bedömningskretsen 67 att de första, andra och tredje informationsbitarna är införda i overheadbitslitsen i den andra delramen, overheadbitslitsen i den sjätte delramen resp overhead- bitslitsen i den tionde delramen. Därför söker bedömningskretsen 67 lägena för de första t o m tredje informationsbitarna i mottagningsdatasignalen i enlighet med mottagningsklocksignalen och mottagningsramsignalen för att extrahera de första t 0 m tredje informationsbitarna som första t o m tredje extraherade bitar från mottagningsdatasignalen.
Bedömningskretsen 67 bedömer huruvida eller inte var och en av de första t o m tredje extraherade bitarna är den logiska "O". 515 335 13 När minst två av de första t o m tredje extraherade bitarna är den logiska "1" alstrar bedömningskretsen 67 en andra hastighetsstyr- signal vid overheadbitläget för den tjugonde delramen för att tillföra den andra hastighetsstyrsignalen till den andra skriv- klockgenereringskretsen 45. Som gensvar på den andra hastig- hetsstyrsignalen stoppar den andra skrivklockgenereringskretsen 45 generering av den andra skrivklocksignalen.
Såson1 är beskrivet i samband. med fig l läses den andra memorerade mottagningsdatasignalen såsom den andra utgångsdata- signalen ut ur det andra minnet 46 i enlighet med den andra läsklocksignalen som tillförs från den andra läsklockgenererings- kretsen 49. Den andra utgångsdatasignalen kan tillföras till behandlingsenheten genom mottagningsutgångsuttaget 51 så att den behandlas för att bli den behandlade signalen.
Ehuru denna uppfinning hittills har beskrivits i anslutning till en föredragen utföringsform av densamma torde det vara möjligt för fackmannen att tillämpa uppfinningen på nånga olika sätt.
Exempelvis kan informationssignalen ha endast den första in- formationsbiten.

Claims (8)

515 335 14 PATENTKRAV
1. Hastighetskonverteringsanordning innefattande en trans- missionshastighetskonverteringsdel (61) för konvertering av en transmissionsingångsdatasignal till en transmissionsutgångs- datasignal i enlighet med en transmissionsingångsklocksignal, varvid nämnda transmissionsingångsdatasignal har en första transmissionshastighet och nämnda transmissionsutgångssignal har en andra transmissionshastighet som skiljer sig från nämnda första transmissionshastighet, k ä n n e t e c k n a d därav, att nämnda transmissionshastighetskonverteringsdel innefattar första minnes- organ (24) för att memorera nämnda transmissionsingångsdatasignal som en första memorerad datasignal i enlighet med en första skrivklocksignal, första alstringsorgan (23) som är påverkbara som gensvar på nämnda transmissionsingångsklocksignal för alstring av nämnda första skrivklocksignal, andra alstringsorgan (25) för alstring av en första klockstyrsignal i enlighet med nämnda första skrivklocksignal och en första läsklocksignal, tredje alstrings- organ (27) som är påverkbara som gensvar på nämnda klockstyrsignal för alstring av en första inhiberingssignal och en första rampuls- signal som representerar en transmissionsramperiod hos nämnda transmissionsutgångsdatasignal, fjärde alstringsorgan (64) som kan drivas i enlighet med nämnda klockstyrsignal för alstring av en hastighetsstyrsignal med ett förutbestämt mönster på grundval av nämnda första rampulssignal, varvid nämnda fjärde alstringsorgan (64) alstrar ytterligare en inhiberingssignal som gensvar på nämnda hastighetsstyrsignal, första genereringsorgan (63) för generering av nämnda första läsklocksignal i enlighet med nämnda första klockstyrsignal för att läsa den första memorerade datasignalen som en första läsdatasignal ut ur nämnda första minnesorgan, varvid nämnda genereringsorgan (63) stoppar generering av nämnda första läsklocksignal som gensvar på nämnda första inhiberingssignal och nämnda genereringsorgan (63) stoppar generering av nämnda första läsklocksignal sonngensvar på nämnda ytterligare inhiberingssignal, och multiplexeringsorgan (65) som är påverkbara som gensvar på nämnda hastighetsstyrsignal och rampulssignalen för att multiple- xera en informationssignal med ett logikmönster till nämnda första läsdatasignal för alstring av nämnda transmissionsutgångsdatasig- nal. 515 335 15
2. Hastighetskonverteringsanordning enligt krav 1, k ä n n e- t e c k n a d därav, att nämnda andra alstringsorgan (25) inne- fattar en första faskomparatorkrets för att jämföra nämnda första skrivklocksignal med nämnda första läsklocksignal för alstring av en första fasstyrsignal som representerar fasskillnaden mellan nämnda första skrivklocksignal och nämnda första läsklocksignal samt en första krets (26) med faslåst slinga för att alstra nämnda första klockstyrsignal på grundval av nämnda första fasstyrsignal.
3. Hastighetskonverteringsanordning enligt krav 2, k ä n n e - t e c k n a d därav, att nämnda första minne (24) är ett minne av typen först in, först ut.
4. . Hastighetskonverteringsanordning enligt krav l, varvid nämnda första läsdatasignal har en.utgångssignaldisposition som.innefattar ett flertal delramar, av vilka var och en har en overheadbitslits, k ä n n e t e c k n a d därav, att nämnda multiplexeringsorgan (65) inför nämnda information i åtminstone en av nämnda overhead- bitslitsar hos nämnda delramar för alstring av nämnda utgångs- datasignal.
5. Hastighetskonverteringsanordning enligt krav 4, k ä n n e - t e c k n a d därav, att nämnda informationssignal representerar huruvida eller inte en bestämd overheadbitslits har en databit i nämnda ingångsdatasignal.
6. . Hastighetskonverteringsanordning enligt krav 5 , varvid nämnda hastighetskonverteringsanordning innefattar en mottagningshastig- hetskonverteringsdel för mottagning av en mottagningsingångs- datasignal , en mottagningsklocksignal , och en mottagningsramsignal, av vilka var och en erhålls på grundval av nämnda utgångsdatasig- nal, varvid nämnda mottagningsingångsdatasignal har nämnda andra transmissionshastighet,nämndamottagningsrampulssignalrepresente- rar en ramperiod hos nämnda mottagningsingångsdatasignal, och nämnda mottagningshastighetskonverteringsdel har till uppgift att konvertera nämnda mottagningsingångsdatasignal till en mottagnings- utgångsdatasignal med den första transmissionshastigheten i enlighet med nämnda mottagningsklocksignal och nämnda mottagnings- rampulssignal, k ä n n e t e c k n a d därav, att nämnda mottag- ningshastighetskonverteringsdel innefattar andra minnesorgan (46) för att memorera nämnda.mottagningsingångsdatasignal såsom en andra memorerad datasignal i enlighet med en andra skrivklocksignal, 515 555 16 femte alstringsorgan (45) påverkbara som gensvar på nämnda mottagningsklocksignal och nämnda mottagningsrampulssignal för alstring av en andra inhiberingssignal som representerar nämnda overheadbitslits, bedömningsorgan (67) som matas med nämnda mottagningsingångsdatasignal, nämnda mottagningsklocksignal och nämnda mottagningsrampulssignal för att bedöma huruvida eller inte nämnda informationssignal representerar ett förutbestämt tillstånd för alstring av en tredje inhiberingssignal som representerar ett läge hos nämnda bestämda overheadbitslits när nämnda informations- signal representerar nämnda förutbestämda tillstånd, andra alstringsorgan (66) för alstring av en andra skrivklocksignal i enlighet med nämnda.mottagningsklocksignal för memorering av nämnda mottagningsingångsdatasignal såsom nämnda andra memorerade datasignal i nämnda andra minne, varvid nämnda andra genererings- organ (66) stoppar generering av nämnda andra skrivklocksignal som gensvar på nämnda andra inhiberingssignal och nämnda andra genereringsorgan (66) stoppar generering av nämnda andra skriv- klocksignal som gensvar på nämnda tredje inhiberingssignal, sjätte alstringsorgan för alstring av en andra klockstyrsignal i enlighet med nämnda andra skrivklocksignal och en andra läsklocksignal, och sjunde alstringsorgan för alstring av nämnda andra läsklocksignal i enlighet med nämnda andra klocksignal för att läsa nämnda andra memorerade datasignal som en mottagningsutgångsdatasignal ut ur nämnda andra minne.
7. Hastighetskonverteringsanordning enligt krav 6, k ä n n e - t e c k n a d därav, att nämnda sjätte alstringsorgan innefattar en andra faskomparatorkrets för att jämföra nämnda andra skriv- klocksignal med nämnda andra läsklocksignal för alstring av en andra fasstyrsignal som representerar fasskillnaden mellan nämnda andra skrivklocksignal och nämnda andra läsklocksignal och en andra krets (48) med faslåst slinga för alstring av nämnda andra klockstyrsignal på grundval av nämnda andra styrsignal.
8. Hastighetskonverteringsanordning enligt krav 7, k ä n n e - t e c k n a d därav, att nämnda andra minne (46) är ett minne av typen först in, först ut.
SE9402993A 1993-09-14 1994-09-08 Hastighetskonverteringsanordning som kan fastställa en tranmissionshastighet alltefter önskan SE515335C2 (sv)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP25227193 1993-09-14

Publications (3)

Publication Number Publication Date
SE9402993L SE9402993L (sv)
SE9402993D0 SE9402993D0 (sv) 1994-09-08
SE515335C2 true SE515335C2 (sv) 2001-07-16

Family

ID=17234923

Family Applications (1)

Application Number Title Priority Date Filing Date
SE9402993A SE515335C2 (sv) 1993-09-14 1994-09-08 Hastighetskonverteringsanordning som kan fastställa en tranmissionshastighet alltefter önskan

Country Status (2)

Country Link
US (1) US5623512A (sv)
SE (1) SE515335C2 (sv)

Families Citing this family (31)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06303282A (ja) * 1993-04-13 1994-10-28 Hitachi Ltd 情報伝送系における情報処理方式
US5901149A (en) * 1994-11-09 1999-05-04 Sony Corporation Decode and encode system
US5914959A (en) * 1996-10-31 1999-06-22 Glenayre Electronics, Inc. Digital communications system having an automatically selectable transmission rate
JP3299906B2 (ja) * 1997-01-14 2002-07-08 シャープ株式会社 デジタルデータ転送クロック変換回路
US6181711B1 (en) 1997-06-26 2001-01-30 Cisco Systems, Inc. System and method for transporting a compressed video and data bit stream over a communication channel
US6118835A (en) * 1997-09-05 2000-09-12 Lucent Technologies, Inc. Apparatus and method of synchronizing two logic blocks operating at different rates
US6014708A (en) * 1998-02-19 2000-01-11 Alcatel Adaptor and method for mapping a fast ethernet payload input signal to a synchronous payload envelope, as well as a clock selector for use therewith
US6836882B2 (en) * 2000-03-02 2004-12-28 Texas Instruments Incorporated Pipeline flattener for simplifying event detection during data processor debug operations
AU2001253448A1 (en) * 2000-04-11 2001-10-23 Parthus Technologies Plc Method and apparatus for multi-lane communication channel with deskewing capability
US7469297B1 (en) 2000-08-04 2008-12-23 Intellon Corporation Mechanism for using a quasi-addressed response to bind to a message requesting the response
US7352770B1 (en) 2000-08-04 2008-04-01 Intellon Corporation Media access control protocol with priority and contention-free intervals
US6987770B1 (en) 2000-08-04 2006-01-17 Intellon Corporation Frame forwarding in an adaptive network
US7298691B1 (en) * 2000-08-04 2007-11-20 Intellon Corporation Method and protocol to adapt each unique connection in a multi-node network to a maximum data rate
US6909723B1 (en) 2000-08-04 2005-06-21 Intellon Corporation Segment bursting with priority pre-emption and reduced latency
US6907044B1 (en) 2000-08-04 2005-06-14 Intellon Corporation Method and protocol to support contention-free intervals and QoS in a CSMA network
US20020110213A1 (en) * 2001-02-13 2002-08-15 Sigma Tel, Inc. Method and apparatus for providing data for sample rate conversion
US8149703B2 (en) * 2002-06-26 2012-04-03 Qualcomm Atheros, Inc. Powerline network bridging congestion control
US7826466B2 (en) * 2002-06-26 2010-11-02 Atheros Communications, Inc. Communication buffer scheme optimized for VoIP, QoS and data networking over a power line
US7120847B2 (en) * 2002-06-26 2006-10-10 Intellon Corporation Powerline network flood control restriction
WO2004038980A2 (en) 2002-10-21 2004-05-06 Intellon Corporation Contention-free access intervals on a csma network
US7281187B2 (en) 2003-11-20 2007-10-09 Intellon Corporation Using error checking bits to communicated an address or other bits
US8090857B2 (en) * 2003-11-24 2012-01-03 Qualcomm Atheros, Inc. Medium access control layer that encapsulates data from a plurality of received data units into a plurality of independently transmittable blocks
US7660327B2 (en) * 2004-02-03 2010-02-09 Atheros Communications, Inc. Temporary priority promotion for network communications in which access to a shared medium depends on a priority level
US7715425B2 (en) * 2004-02-26 2010-05-11 Atheros Communications, Inc. Channel adaptation synchronized to periodically varying channel
US7636370B2 (en) * 2005-03-03 2009-12-22 Intellon Corporation Reserving time periods for communication on power line networks
US7822059B2 (en) 2005-07-27 2010-10-26 Atheros Communications, Inc. Managing contention-free time allocations in a network
US8175190B2 (en) 2005-07-27 2012-05-08 Qualcomm Atheros, Inc. Managing spectra of modulated signals in a communication network
WO2008141165A1 (en) 2007-05-10 2008-11-20 Intellon Corporation Managing distributed access to a shared medium
ES2820457T3 (es) 2010-04-12 2021-04-21 Qualcomm Inc Acuses de recibo retardados para comunicación de baja sobrecarga en una red
US8891605B2 (en) 2013-03-13 2014-11-18 Qualcomm Incorporated Variable line cycle adaptation for powerline communications
CN103763231B (zh) * 2014-01-21 2017-01-04 中国电子科技集团公司第五十八研究所 不改变数据传输波特率而增加数据位宽的变速箱电路及工作方法

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4924459A (en) * 1985-08-26 1990-05-08 At & T Bell Laboratories Digital transmission interconnect signal
JPH06268625A (ja) * 1993-03-12 1994-09-22 Matsushita Electric Ind Co Ltd ディジタル信号伝送方法および送受信装置および伝送装 置

Also Published As

Publication number Publication date
SE9402993D0 (sv) 1994-09-08
SE9402993L (sv)
US5623512A (en) 1997-04-22

Similar Documents

Publication Publication Date Title
SE515335C2 (sv) Hastighetskonverteringsanordning som kan fastställa en tranmissionshastighet alltefter önskan
US4984238A (en) Method and apparatus for frame synchronization
EP0320882B1 (en) Demultiplexer system
CA2024809C (en) Digital signal multiplexing apparatus and demultiplexing apparatus
US5331670A (en) Synchronization scheme for a digital communications system
EP0218597B1 (en) Frame arrangement for multiplexing a plurality of subchannels onto a fixed rate channel
EP0119004B1 (en) Ring communications system
US4367549A (en) Method and apparatus for multiplexing a data signal and secondary signals
US4392234A (en) PCM Signal interface apparatus
US4920547A (en) Stuff synchronization circuit
US4271508A (en) Method for transmitting data
EP0503657B1 (en) Pulse stuffing apparatus and method
EP0379384B1 (en) A phase adjustment circuit
US4340962A (en) Circuit arrangement for the synchronization of a digital subscriber station by a digital exchange in a PCM telecommunication network
US5867543A (en) Multi-rate transmission system
US5349581A (en) Detecting location of time slot where data begins using pointer in justification or stuffing synchronous TDM
US5164940A (en) Modular communication system with allocatable bandwidth
US5220558A (en) Drop/insert multiplexer for data channel access units
US2786892A (en) Pulse signalling systems
JPS59502009A (ja) パケツト形式の高速デ−タを受信する装置
US5892771A (en) System for establishing a TDM information protocol over a communications path
JPS6320931A (ja) デ−タ伝送装置
JPH0630480B2 (ja) 速度変換回路
JPH08256181A (ja) バースト通信用自動利得リセット回路
JPH06252870A (ja) データ多重化伝送方式

Legal Events

Date Code Title Description
NUG Patent has lapsed