SE439713B - Omvandlarkrets vid ett digitalt telefonomkopplarnet for omvandling av pulsamplitudmodulerade signaler till pulskodmodulerade signaler och vice versa - Google Patents

Omvandlarkrets vid ett digitalt telefonomkopplarnet for omvandling av pulsamplitudmodulerade signaler till pulskodmodulerade signaler och vice versa

Info

Publication number
SE439713B
SE439713B SE8001498A SE8001498A SE439713B SE 439713 B SE439713 B SE 439713B SE 8001498 A SE8001498 A SE 8001498A SE 8001498 A SE8001498 A SE 8001498A SE 439713 B SE439713 B SE 439713B
Authority
SE
Sweden
Prior art keywords
digital
converter
code
analog
modulated signals
Prior art date
Application number
SE8001498A
Other languages
English (en)
Other versions
SE8001498L (sv
Inventor
E A Munter
Original Assignee
Northern Telecom Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Northern Telecom Ltd filed Critical Northern Telecom Ltd
Publication of SE8001498L publication Critical patent/SE8001498L/sv
Publication of SE439713B publication Critical patent/SE439713B/sv

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/124Sampling or signal conditioning arrangements specially adapted for A/D converters
    • H03M1/129Means for adapting the input signal to the range the converter can handle, e.g. limiting, pre-scaling ; Out-of-range indication
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K11/00Transforming types of modulations, e.g. position-modulated pulses into duration-modulated pulses
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/34Analogue value compared with reference values
    • H03M1/38Analogue value compared with reference values sequentially only, e.g. successive approximation type
    • H03M1/46Analogue value compared with reference values sequentially only, e.g. successive approximation type with digital/analogue converter for supplying reference values to converter

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Analogue/Digital Conversion (AREA)
  • Interface Circuits In Exchanges (AREA)
  • Transmission Systems Not Characterized By The Medium Used For Transmission (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Description

8001498-8 avkodaranordníng, dvs omvandlarkrets, vid vilken denna va- riation i överföringsnivån ej införes i den analoga delen utan istället i den digitala delen av anordningen.
I korthet avser föreliggande uppfinning en omvandlar- krets som utnyttjas för såväl anpassning av digitala, t ex PCM, som pulsamplitudmodulerade, PAM, signaler och för att selektivt modifiera den digitala signalen för att styra ampli- tuden hos den resulterande analoga signalen, som kan avkodas från den digitala signalen. Det bör observeras, att uppfin- ningen innefattar sâväl omvandling från digital form till PAM som från PAM till digital form. Vid en utföringsform fv uppfinningen (i mottagartillämpningen) utgöres kodaren/av- kodaren (codec) av en tidsuppdelad anordning, vilken delas mellan 32 olika talkanaler. En lagringsanordning, såsom ett lagringsregister, utnyttjas för att sekventiellt lagra 32 digitala koder, en för varje talkanal, representerande den variation i signalstyrka som erfordras för talkanalen son uppträder under denna tidsperiod. Det bör observeras, att vid den föredragna utföringsformen innefattande såväl sändar- som mottagarriktningarna skall lagringsanordningen sekven- tiellt lagra 64 digitala koder (två för varje talkanal, och skall varje kod lagras under åtminstone en tidsperiod mot- svarande två bitar men ej längre än halva tidsperioden för en talkanal) representerande den variation i signalstyrka som krävs av talkanalen (både sändning och mottagning) som upp- träder under denna tidsperiod. Denna lagringsanordning laddas med en enda kod en gång för varje talkanal (i mottagarutföran- äet)från en oyklisk minnesanordning, som permanent lagrar (tills den frivilligt ändras) de 32 digitala koder som krävs för de 32 talkanalerna. Den cykliska minnesanordningen till- handahåller vid sin utgång, såsom namnet anger, i denna lag- rade digitala koder på ett regelmässigt och cykliskt sätt med en kod åt gången. Dessa koder är de som senare tillföres, då de uppträder på utgången hos den cykliska minnesanordning- en, till lagringsregistret.
Den föredragna utlöringsfurmvu av uppiinninqun inno- fattar dessutom organ för ändring av koderna lagrade i det cykliska minnet direkt från en centralenhet, CPU, då så er- 8001Å98~8 fordras.
Med andra ord utgör föreliggande uppfinning en omvand- larkrets både för anpassning av digitala och pulsamnlitud- modulerade signaler och för selektiv modifiering av den digi- tala signalen, vilken omvandlarkrets karakteriseras av en första kets med ett första omvandlarorgan för genomförande av omvandlingen mellan de digitala och pulsamplitudmodulerade signalerna, çch med ett första styrbart kodomvandlarorgan inkopplat i serie med den digitala sidan hos det första om- vandlarorganet, samt ett första lagringsorgan för styrning av funktionen hos det första kodomvandlarorganet i överens- stämmelse med innehållet lagrat i det första lagringsorg net, för att därigenom styra storleken av den variation som införes i den digitala signalen som behandlas av kodomvandlarorganet.
Uttryckt på annat sätt utgör föreliggande uppfinning en omvandlarkrets för användning tillsammans med ett digitalt telefonomkopplarnät både för omvandling av mottagna digitala signaler till pulsamplitudmodulerade signaler och för selek- tiv modifiering av de mottagna digitala signalerna, vilken om- vandlarkrets karakteriseras av en mottagarkrets med ett digi- tal-analogomvandlarorgan för omvandling av digitala signaler till pulsamplitudmodulerade signaler och innefattande ett första styrbart kodomvandlarorgan inrättat att arbeta i be- roende av de mottagna digitala signalerna och vars utsignal tillföres den digitala sidan hos digital-analogomvandlaror- ganet, samt ett första lagringsorgan för styrning av funk- tionen hos det första kodomvandlarorganet i överensstämmelse med innehållet lagrat i det första lagringsorganet för att därigenom styra storleken av den variation som införes i den mottagna digitala signalen, som tillföres det första kod- omvandlarorganet.
Uttryckt på ytterligare annat sätt avser uppfinningen en omvandlarkrets för användning tillsammans med ett digi- talt telefonomkopplarnät både för omvandling av överförda pulsamplitudmodulerade signaler till överförda pulskodmodu- lerade signaler och för omvandling av mottagna PCH-signaler till mottagna pulsamplitudmodulerade signaler, vilken om- vandlarkrets karakteriseras av en mottagarkrets för omvand- ling av mottagna PCM-signaler till mottagna pulsamplitud- modulerade signaler, vilken mottagarkrets innefattar ett w-r--fwz - , Qtlšïï* v09* 8001198-8 »ß första styrbart kodomvandlarorgan inkopplat i serie med den digitala ingången hos en digital-analogomvandlare, varvid ingången hos det första kodomvandlarorganet är mottagligt för den mottagna PCM-signalen och utsignalen från det första kodomvandlarorganet är en PCM-signal, som pålägges ingången hos digital-analogomvandlaren, vars utsignal representerar den mottagna pulsamplitudmodulerade signalen, en överförings- krets för omvandling av överförda pulsamplitudmodulerade sig- naler till överförda PCM-signaler, vilken överföringskrets innefattar en analog-digitalomvandlare inkopplad i serie med ett andra styrbart kodomvandlarorgn, varvid ingången hos fna- log-digitalomvandlaren är mottaglig för den överförda puls- amplitudmodulerade signalen och utsignalen från analog-digi- talomvandlaren är en PCH-signal, som pålägges ingången hos det andra kodomvandlarorganet vars utsignal representerar den överförda PCM-signalen, samt ett första lagringsorgan för styrning av funktionen hos både det första och det andra kodomvandlarorganet för att därigenom styra storleken av variationen av den digitala signalen som passerar genom kod- omvandlarorganet och för att därigenom styra storleken av varje resulterande analog signal som erhålles därifrån.
Med ytterligare andra ord avser föreliggande uppfinning ett sätt både för anpassning av digitala och pulsamplitudmo- dulerade signaler och för selektiv modifiering av den digi- tala signalen, vilket sätt karakteriseras av genomförande av en omvandling mellan digitala och pulsamplitudmodulerade sig- naler och pâverkan av den digitala signalen, för att däri- genom reglera storleken av varje resulterande analog signal som erhålles därifrån.
Uppfinningen kommer att beskrivas närmare nedan under hänvisning till bifogade ritningar.
Pig. l är ett förenklat blockschema visande en utfö- ringsform av uppfinningen.
Fig. 2a och 2b bildar tillsammans ett förenklat block- schema illustrerande en föredragen utföringsform av uppfin- ningen. I beskrivningen nedan betecknas dessa figurer till- sammans såsom figur 2. aoo149a-a 5 (codec) 20. En seriebuss 23a, en serie-parallellomvandlare 24 och en parallell buss 23b förbinder nämnda codec 20 med det digitala omkopplarnätet 10, medan en parallell buss 46b, en parallell-serieomvandlare 47 och en seriebuss 46a även förbinder nämnda codec 20 med det digitala omkopplar- nätet 10, Förbindningarna av de olika komponenterna i nämnda codec 20 illustreras i figur l och hänvisning görs till denna figur.
Mottagna PCM-signaler 30 i serieform, överförda från det digitala omkopplarnätet l0, omvandlas till parallell form i serie-parallellomvandlaren 24 och mottages av en di- gital dämpnings-/förstärkningsenhet (kodomvandlare) 25 via PCM-bussen 23b. Enheten 25 utgöres av ett läsminne, ROM, t ex modell nr 23l6 tillverkad av Intel. Funktionen hos en- heten 25 styrs av lagringsregistret 26, t ex Texas Instrument, modell 74LS374. En digital signal som pålägges styringången 27 hos enheten 25 styr PCH-kodutsignalen från anslutningen 28 hos enheten 25 för en given PCH-kodinsignal till ingångsan- slutningen 29 hos enheten 25 på följande sätt.
Den digitala dämpnings-/förstärkningsenheten 25 inne- håller m "tabeller" med 128 positioner på vardera 7 bitar, varvid varje "tabell" motsvarar ett speciellt värde för dämp- ning eller förstärkning. Vid en föredragen utföringsform av uppfinningen är m = 8. Varje tabell ger en dämpad eller för- stärkt PCM-utgångskod (vid anslutning 28) för varje möjlig PCM-ingångskod, som tillföres anslutningen 29. Notera att teckenbiten hos den G-bitars PCM-koden ej påverkas i enheten 25. Ett styrord på n bitar från registret 26 tillföres in- gången 27 hos enheten 25 för att adressera de n mest signi- fikanta adressbitarna däri, därvid åstadkommande val av en av 2n=m möjliga dämpnings- eller förstärkningsvärden. Vid den föredragna utföringsformen är n = 3. De mindre signifi- kanta adressbitarna (7) är de partiella PCH-signaler som tillföres ingângsanslutningen 29.
En ytterligare reglerbit som tillföres ingången 27 från registret 26 utnyttjas för att medge PCM-signalen på bussen 23b att passera enheten 25 och kopplas direkt till utanslutningen 28, för kanaler där ingen dämpning eller för- r PQQ-fg ffiflifffrmfrir 800flt98-8 stärkning önskas. Ytterligare detaljer avseende funktionen hos digitala dämpnings-/förstärkningsenheter återfinns i det amerikanska patentet 4 021 652 och i den amerikanska patentansökan 856 236.
Utsignalen från den digitala enheten 25 vid anslutning- en 28 tillföres en digital-analogomvandlare 32. Utsignalen från omvandlaren 32 är en PAM-signal på PAM-bussen 18. En möjlig anordning för digital-analogomvandlaren 32 är model nr DAC 86 tillverkad av PMI (Precision Monolithics Inc).
PAM-bussen 19 är kopplad till ingången A hos en ana- log-digitalomvandlare 33 via en samplings- och låskrets 40.
Omvandlaren 33 är av konventionellt utförande och innefattar en digital-analogomvandlare 34, en logisk krets 35 för suc- cessiv approximation (t ex SAR 2506 tillverkad av American Micor Devices) och en analog komparator 36 (t ex National Semiconductor LM 306) inkopplad såsom visas i figur l. Logik- kretsen 35 arbetar genom successiv test av PCM-koderna mot PAM-ingångssignalen från PAM-bussen l9 (tillförd till ingången A hos komparatorn 36 via samplings- och låskretsen 40). Om- vandlaren 34 omvandlar koden från logikkretsen 35 till ett analogt värde och tillför det till ingången B hos kompara- torn 36. Komparatorn 36 jämför värdet vid ingången vid A med insignalen vid B och avger en utsignal 37, vilken till- föres ingången 38 hos logikkretsen 35.
Logikkretsen 35 utnyttjar en teknik för successiv approximation, varvid kretsen 35 startar genom påläggande av en logisk "O"-kod på digital-analogomvandlaren 34. Om utsignalen 37 från komparatorn 36 indikerar, att signalen som pålägges ingången A hos komparatorn 36 är mer negativ än signalen som pålägges vid ingången B kommer den första biten hos PCH-koden (dvs teckenbiten) att inställas till att motsvara logisk "l". I annat fall kvarstår biten som logisk "O". För varje följande bit i PCM-koden sättes biten först nl", n komparatorn 36 indikerar att absolut- till logisk "l" och sedan förblir den antingen logisk om utsignalen 37 frå värdet för signalen vid ingången A är större än absolut- värdet för motsvarande testsignal som pålägqes vid ingången B, eller återställes biten till logisk "0“, om utsignalen 37 _ . _ f.. fziäg f. aoo149a-8 indikerar nagot annat. På detta sätt erhålles samtliga åtta bitar i PCH-koden successivt med teckenbiten först, därpå den mest signifikanta biten och så vidare tilB den minst signifikanta biten erhålles. Denna teknik är välkänd inom detta område. PCM-koden pålägges sedan den fullständigt å- stadkommits medelst logikkretsen 35 på en buss 39 (i paral- lellform) via en buss 43 och en omkopplaranordning 4l. Om- kopplaranordningen 41 visas såsom en enkel enpolig tvåvägs- omkopplare för att förenkla denna beskrivning. I praktiken utgöres omkopplaranordningen 41 av en halvledaranordning med möjlighet till omkoppling av åtta parallella ledare.
Den streckade linjen mellan logikkretsen 35 och omkopplaran- ordningen 41 utnyttjas för att indikera att funktionen hos anordningen 41 styrs av logikkretsen 35.
Mellan bussen 39 och en parallellbuss 46b finns en digi- tal dämpnings-/förstärkningsenhet 42. Enheten 42 styrs av det temporära registret 26 på samma sätt som enheten 25. Bussen 46b är kopplad till en parallell-serieomvandlare 47, vars utsignal är den överförda PCM-signalen 31 på en seriebuss 46a. Bussen 46a är förbunden med det digitala omkopplarnätet 10. Det bör observeras, att vid ett praktiskt utförande av uppfinningen utföres funktionen hos de digitala enheterna 25 och 42 av en enda digital enhet, som tidsdelas mellan funk- tionerna hos enheterna 25 och 42.
Ett exempel på kretsens enligt figur l funktion kommer nu att ges. Såsom visas behandlar trunkmodulen ll i figur 1 16 talkanaler av totalt 32 tillgängliga kanaler. Med andra ord behandlar kretsen i figur l, om talkanalerna numreras konsekutivt från 0-31, varannan talkanal (dvs antingen samt- liga udda kanaler l, 3, - - - 31 eller samtliga jämna kanaler O, 2, 4, 6 - - - 30). Skälet härtill är att analog-digitalom- vandlaren 3l kräver den tid som erhålles från två talkana- ler för att alstra sin utsignal på bussen 39. Den är ej tillräckligt snabb för att göra detta under den tidsperiod som motsvarar en talkanal.
Digital-analogomvandlaren 32 är tillräckligt snabb för att utföra erforderlig funktion under tidsperioden för en talkanal. Följaktligen är vid utföringsformen i figur l PÛQR QUÄPWt 8001498'8 omvandlaren 32 i viloläge under varannan talkanal, då den kunde arbeta. Vid en variant av utföringsformen i figur 1 (se figur 2) är en andra analog-digitalomvandlare 133 multiplexerad för arbete tillsammans med omvandlaren 33, så att de l6 talkanaler som ej hanteras av omvandlaren 33 kan hanteras av den andra analog-digitalomvandlaren l33.
Med referens till figur l och under antagande av att utföringsformen i figur l (endast ur exemplifieringssyn- punkt) behandlar de udda talkanalerna antages att talkanal a är kopplad till bussen 23a (från omkopplarnätet 10) under kanalperiod 5. Under kanalperiod 6 är PAM~tolkningen av ka- nal a tillgänglig på PAM-bussen 18. Under kanalperiod 6 upp- träder även PAM-signalen 22 på bussen 19 motsvarande talka- nal a. Omvandlingen av denna PAH-signal sker i analog-digi- talomvandlaren 33 under kanalperioderna 7 och 8. Den utmatade PCM-signalen från enheten 42 är tillgänglig i parallellform på bussen 46b vid slutet av kanalperiod 8 och PCM-signalen 3l är tillgänglig i serieform på bussen 46a för överföring till omkopplarnätet l0 under kanalperiod 9.
Ett cykliskt minne 50 (t ex Intel nr 2l25) utnyttjas för lagring av ett nytt kodvärde i det temporära lagringsre- gistret 26 för varje riktning hos varje talkanal. Som dess namn anger lagrar det cykliska minnet 50 två kodvärden för varje talkanal (dvs totalt 32 kodvärden för det i figur l speciellt visade arrangemanget) och löper helt enkelt genom dessa 32 kodvärden vid en hastighet på tvâ under varje udda talkanal, så att en speciell, förutbestämd kod hör samman med varje speciell talkanalriktning (dvs sändning eller mot- tagning), vilken kod bestämmer den variation som skall in- troduceras av de digitala enheterna 25 och 42.
Processorn 51 (t ex Intel 8085) som styrs av central- enheten 52 arbetar för ändring av koderna lagrade i det cyk- liska minnet 50, då så önskas. En knappsats 53 möjliggör manuell åtkomst till centralenheten 52 och displayenheten 54 ger en visuell utmatning från centralenheten för att med- ge att en operatör får åtkomst till centralenheten och däri- genom möjlighet att ändra koderna som är lagrade i det cyk- liska minnet 50. Det bör observeras, att vid den föredragna utföringsformen av uppfinningen sker ändringen av koderna i 8001498-8 minnet 50 medelst en häri ej visad automatisk utrustning för att undvika onödigt komplicerad beskrivning av upp- finningen. Centralenheten 52 arbetar även för styrning av det digitala omkopplarnätet l0.
Figur 2 illustrerar den föredragna utföringsformen av föreliggande uppfinning i förenklad form. Figur 2 överens- stämmer med figur l med undantag för tillägget eller modifi- kationen av följande komponenter för att medge hantering av 32 talkanaler i motsats till lfi vid utföringsformen enligt figur l. De detaljer som ej ändrats mellan figur l och 2 har sanmm referensbeteckningar, varvid då ändringar eller tillägg gjorts i figur 2 numren i figur 2 har ökats med lO0 för att indikera viss släktskap med liknande enheter i figur l.
Sexton ytterligare analoga signalbehandlare ll2a-ll2n har tillagts och har sinaingångar l13a-ll3n kopplade till PAM-bussen ll8 tillsammans med ingångarna l3n-l3n hos signal- behandlarna l2a-l2n. Sexton ytterligare analoga sändande signalbehandlare ll5a-ll5n har tillagts och de har sina ut- gångar ll7a-ll7n kopplade till PAM-bussen ll9 tillsammans med utgängarna l7a-l7n hos signalbehandlarna l5a-l5n. Bus- sen ll9 överför utsända PAM-signaler l22. Bussen ll9a för- binder bussen ll9 med analog-digitalomvandlaren 33 och bus- sen ll9b förbinder bussen ll9 med analog-digitalomvandlaren 133. Det bör observeras, att bussarna ll8, ll9, ll9a och ll9b alla är tidsuppdelade bussar. Omvandlaren l33 är iden- tisk med omvandlaren 33 med undantag för omkopplaranord- ningen 41. Detaljerna l34, 135, 136 och 140 hos omvandlaren l33 motsvarar respektive enheter 34, 35, 36 och 40 hos om- vandlaren 33 och arbetar på samma sätt. PCH-bussen l43 för- binder utgången hos omvandlaren 133 med anslutningen E hos omkopplaren 41. Omkopplaren 41 styrs från logikkretsen 35 för att växla mellan koppling av anslutningen C till anslut- ningen D och anslutningen C till anslutningen E. Denna om- koppling sker vid en hastighet på en under varje kanalperiod, dvs under en kanalperiod ansluter omkopplaren 41 anslutningar- nn C och D, under nästa knnalperiod förbinda C och H och underchn följande kanalperioden C och Q etc. ...._ ._ ...__...___.._.__...... _ - Poor oümifrr _ 8001198-8 10 Bussen 39 överför således PCM-signaler för var och en av de 32 talkanalerna som uppträder vid de 16 ingångs- ledningarna l6a-l6n och på de l6 ingångsledningarna ll6a- ll6n. På liknande sätt överför PAM-bussen ll8 32 PAM-signa- ler avsedda för de l6 utgångsledningarna l4a-l4n och för de lö utgångsledningarna ll4a-ll4n. Lagringsregistret 26 hos en tidsuppdelad codec 120 arbetar som den gjorde vid ut- föringsformen i figur l genom lagring av två distinkta kod- värden för varje talkanal. Det cykliska minnet 50 är det- samma som i figur l med undantag av att trunkmodulen lll i figur 2. Minnet 50 lagrar 64 kodvärden (2 för var och en *v de 32 talkanalerna) och genomlöper dessa 64 kodvärden med en hastighet på 2 per talkanal (dvs ett kodvärde för mottag- ning och ett kodvärde för sändning för varje talkanal). Sig- nalbehandlaren 51, centralenheten 52, knappsatsen 53, dis- playenheten 54 och det digitala omkopplarnätet l0 arbetar samtliga på samma sätt i båda figurerna l och 2.
Vid en variant av denna uppfinning är kodaren/avkodaren 120 ej tidsuppdelad mellan olika signalbehandlare l2, 15, 112 och ll5 utan istället är den avsedd för en enda mottagande analog signalbehandlare l2a och för en enda sändande analog signalbehandlare l5a. Detta utesluter givetvis kravet på ett cykliskt minne 50 och ändringar av koden lagrad i registret 26 utföres direkt av signalbehandlaren 51.
Vid en ytterligare variant av utföringsformen enligt figur 2 utnyttjas endast mottagarfunktionen. Med andra ord utnyttjas ej analog-digitalomvandlarna 33 och 133 och till- hörande utrustning (såsom signalbehandlarna l5a-l5n och llša- ll5n, den digitala enheten 42, etc) och ändringar i nivån sker endast i en riktning (dvs i mottagarriktningen). Detta resulterar i att det cykliska minnet 50 endast lagrar ett kodvärde för varje kanalperiod (dvs 32 koder för 32 talkana- ler) och åtkomst till lagringsregistret 26 sker endast en gang per talkanal (eller kanalperiod) av minnet Su.
I figur 3 illustreras ytterligare en variant av före- liggande uppfinning visad i form av ett delblockschema. I figur 3 är 16 mottagande analoga signalbehandlare 2L2a-2l2n mottagliga för utsignalerna från lö digital-analogomvandlare 8001498-8 11 232a-232n. Dessutom är l6 mottagande analoga signalbehand- lare 3l2a-3l2n mottagliga för utsignalerna från 16 digital- analogomvandlare 332a-332n. Det bör observeras, att var och en av digital-analogomvandlarna 232a-232n och 332a-332n är identisk till sin konstruktion med digital-analogomvandlar- na 32 i figur 2 och att varje signalbehandlare 2l2a-2l2n och varje signalbehandlare 3l2a-3l2n är identisk till sin konst- ruktion med signalbehandlaren l2a i figur 2. Pâ liknande sätt är de l6 analog-digitalomvandlarna 233a-233n mottagliga för utsignalcrna írfin de sexton sändande analoga signalhehand- larna 2l5a-2l5n och de l6 analog-digitalomvandlarna 333a- 333n mottagliga för utsignalerna från de 16 sändande analoga signalbehandlarna 3l5a-3l5n. Notera att var och en av analog- digitalomvandlarna 233a-233n och 333a-333n är identisk till sin konstruktion med analog-digitalomvandlaren 33 i figur 2 och att varje signalbehandlare 2l5a-2l5n och varje signalbe- handlare 3l5a-3l5n är identisk till sin konstruktion med sig- nalbehandlaren l5a i figur 2.
Den återstående delen av kretsen i figur 3 arbetar på samma sätt som motsvarande del av kretsen i figur 2. Digitala dämpnings-/förstärkningsenheter 25 och 42 har visats i figur 3 tillsammans med lagringsregistret 42. Dessa komponenter är samma i de båda figurerna 2 och 3, varvid återstående kompo- nenter som är gemensamma för de båda figurerna har uteslutits i figur 3 för att förenkla ritningen. De uteslutna komponen- terna innefattar serie-parallellomvandlaren 24, parallell- serieomvandlaren 47, det cykliska minnet 50, processorn 51, centralenheten 52, knappsatsen 53, displayenheten 54 och det digitala onkopplarnätet lO. Dessa komponenter är sammankopp- lade på samma sätt i båda figurerna 2 och 3 och arbetar på samma sätt.
I korthet utnyttjar utföringsformen enligt figur 3 en separat omvandlare (analog-digital eller digital-analog) för varje signalbehandlare 2l2a-2l2n, 2l5a-2l5n, 3l2a-3l2n och 3l5a-3l5n_ Den återstående delen av kretsen vid utföringsfor- men enligt figur 3 är densamma som i figur 2. Medan omvand- larna 232a-232n, 233a-233n, 332a-332n och 3334-ïšln har ho- skrivits tillsammans med motsvarande omvandlare vid utlö- *ibaioquiiiw 8001498-8 12 ringsformen enligt figur 2 bör det observeras att omvand- lare med en lägre funktionshastighet än de i figur 2 kan utnyttjas vid utföringsformen i figur 3. Detta är ett resul- tat av det faktum att enligt figur 3 behöver varje omvand- lare 232a-232n, 233a-233n, 332a-332n och 333a-333n endast alstra en utsignal en gång per 32 talkanaler. Å andra sidan alstrar omvandlaren 32 i figur 2 en utsignal en gång under varje talkanal och omvandlaren 33 en utsignal en gång per två talkanaler. »:.__-_--:_____h _________________.._._; TW wflfl..
. PQ .aß-.sawfl-ß-f- J

Claims (7)

8UÜ1l198-8-'s 13 Patentkrav
1. Omvandlarkrets för användning tillsammans med ett digitalt telefonomkopplarnät både för omvandling av över- förda pulsamplitudmodulerade signaler (122) till överförda pulskodmodulerade signaler och för omvandling av mottagna pulskodmodulerade signaler till mottagna pulsamplitudmodu- lerade signaler (121), k ä n n e t e c k n a d av att den innefattar en mottagarkrets för omvandling av mottagna pulskodmodulerade signaler till mottagna pulsamplitudmodu- lerade signaler (121), vilken mottagarkrets innefattar ett första styrbart kodomvandlarorgan (25) inkopplat i serie med den digitala ingången hos en digital-analogomvandlare (32), varvid ingången hos nämnda första kodomvandlarorgan (25) är mottaglig för nämnda mottagna PCM~signal och ut- signalen från nämnda första kodomvandlarorgan (25) är en PCM-signal, som tillföres ingången hos nämnda digital- analogomvandlare (32), vars utsignal är nämnda mottagna pulsamplitudmodulerade signal (121), en sändarkrets för om- vandling av överförda pulsamplitudmodulerade signaler (122) till överförda PCM-signaler, vilken sändarkrets innefattar en analog-digitalomvandlare (33, 133) inkopplad i serie med ett andra styrbart kodomvandlarorgan (42), varvid ingången hos nämnda analog-digitalomvandlare (33, 133) är mottaglig för nämnda överförda pulsamplitudmodulerade signal (122) och utsignalen från nämnda analog-digitalomvandlare (33, 133) är en PCM-signal, som pålägges ingången hos nämnda andra kodomvandlarorgan (42), vars utsignal är nämnda över- förda PCM-signal, samt ett första lagringsorgan (26) för styrning av funktionen hos både det första (25) och det andra (42) kodomvandlarorganet för att därigenom styra storleken av variationen av den digitala signalen som passerar genom nämnda kodomvandlarorgan och för att där- igenom styra storleken av varje resulterande analog signa] som erhålles därifrån.
2. Omvandlarkrets enligt krav 1, k ä n n e t e c k- n a d av att access till nämnda första lagringsorgan POOR QLïALITy BOÛMQS-ß 14 (26) sker två gånger under varje talkanal för att lagra er- forderlig digital kod i nämnda första lagringsorgan för styr- ning av storleken av den variation som orsakas av nämnda första (25) och andra (42) kodomvandlarorgan.
3. Omvandlarkrets enligt krav 2, k ä n n e t e c k n a d av att den innefattar ett cykliskt minnesorgan (50) i be- roende av vilket nämnda första lagringsorgan (26) arbetar för att på reguljärt sätt lagra de digitala koder som skall lag- ras i nämnda första lagringsorgan.
4. Omvandlarkrets enligt krav 3, k ä n n e t e c k n a d av att den innefattar ett behandlingsorgan (51), vilket ar- betar i beroende av en centralenhet (52) i nämnda digitala telefonomkopplarnät för att selektivt ändra de digitala koderna lagrade i nämnda cykliska minne (50).
5. Omvandlarkrets enligt krav 1, k ä n n e t e c k n a d av att den innefattar ett behandlingsorgan (51), vilket ar- betar i beroende av en centralenhet (52) i nämnda digitala telefonomkopplarnät för att selektivt ändra de digitala koderna lagrade i nämnda första lagringsorgan (26).
6. Omvandlarkrets enligt något av krav 1, 3 eller 5, k ä n n e t e c k n a d av att nämnda PCM-signaler utgöres av signaler på 8-bitar innefattande en teckenbit.
7. Omvandlarkrets enligt något av krav 1, 3 eller 5, k ä n n e t e c k n a d av att nämnda första (25) och nämnda andra (42) kodomvandlarorgan utgöres av digitala dämpnings-/förstärkningsenheter. ”Iff-a ...___-w- _ : e-mvv \ __ 7 ti; (v, ,- eefi* f tg. L» - o» .a
SE8001498A 1979-02-27 1980-02-26 Omvandlarkrets vid ett digitalt telefonomkopplarnet for omvandling av pulsamplitudmodulerade signaler till pulskodmodulerade signaler och vice versa SE439713B (sv)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CA000322373A CA1152650A (en) 1979-02-27 1979-02-27 Pcm and pam conversion circuit including signal level variation on the pcm portion of the circuit

Publications (2)

Publication Number Publication Date
SE8001498L SE8001498L (sv) 1980-08-28
SE439713B true SE439713B (sv) 1985-06-24

Family

ID=4113638

Family Applications (1)

Application Number Title Priority Date Filing Date
SE8001498A SE439713B (sv) 1979-02-27 1980-02-26 Omvandlarkrets vid ett digitalt telefonomkopplarnet for omvandling av pulsamplitudmodulerade signaler till pulskodmodulerade signaler och vice versa

Country Status (8)

Country Link
JP (1) JPS55120295A (sv)
AT (1) AT390703B (sv)
CA (1) CA1152650A (sv)
DE (1) DE3007211A1 (sv)
ES (1) ES488946A0 (sv)
FR (1) FR2450533A1 (sv)
GB (1) GB2050112B (sv)
SE (1) SE439713B (sv)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4396938A (en) * 1981-07-23 1983-08-02 Rca Corporation Controlled ram signal processor
JPH0396189A (ja) * 1989-09-08 1991-04-22 Nitsuko Corp デジタル交換機

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2333299C3 (de) * 1973-06-29 1979-04-26 Siemens Ag, 1000 Berlin Und 8000 Muenchen Schaltungsanordnung zur Umsetzung von Analog-Signalen in PCM-Signale und von PCM-Signalen in Analog-Signale
IT998230B (it) * 1973-07-12 1976-01-20 Sits Soc It Telecom Siemens Codecodificatore per sistemi telefonici a divisione di tempo
US3877028A (en) * 1974-02-22 1975-04-08 Gte Automatic Electric Lab Inc Pcm encoder-decoder apparatus
IT1021020B (it) * 1974-05-27 1978-01-30 Telettra Lab Telefon Sistema e dispositivi di comunica zione con segnali codificati p.c.m. a ridondanza ridotta
JPS53147408A (en) * 1977-05-27 1978-12-22 Fujitsu Ltd Gain control system with variable time slot
JPS549511A (en) * 1977-06-24 1979-01-24 Fujitsu Ltd Digital gain control system using read only memory

Also Published As

Publication number Publication date
GB2050112B (en) 1983-05-25
JPS55120295A (en) 1980-09-16
ES8104683A1 (es) 1981-04-16
CA1152650A (en) 1983-08-23
GB2050112A (en) 1980-12-31
FR2450533B1 (sv) 1984-04-06
FR2450533A1 (fr) 1980-09-26
SE8001498L (sv) 1980-08-28
ES488946A0 (es) 1981-04-16
DE3007211A1 (de) 1980-09-04
AT390703B (de) 1990-06-25
ATA108180A (de) 1989-11-15

Similar Documents

Publication Publication Date Title
US4195282A (en) Charge redistribution circuits
CA1163719A (en) Analog-to-digital converter
US4366469A (en) Companding analog to digital converter
US5450085A (en) Method and apparatus for high speed analog to digital conversion using multiplexed flash sections
US5243348A (en) Partitioned digital encoder and method for encoding bit groups in parallel
US5345234A (en) Method and apparatus for combining a flash analog to digital converter with digital to analog functions
US4404544A (en) μ-Law/A-law PCM CODEC
US4348768A (en) PCM Codec using common D/A converter for encoding and decoding
JPH06112827A (ja) セミフラッシュ型a/d変換器
US4311988A (en) Programmable A-law and μ-law DAC
US3216005A (en) Analog voltage translating apparatus
SE439713B (sv) Omvandlarkrets vid ett digitalt telefonomkopplarnet for omvandling av pulsamplitudmodulerade signaler till pulskodmodulerade signaler och vice versa
US4363024A (en) Digital-to-analog converter providing multiplicative and linear functions
US4231022A (en) Interpolative PCM decoder utilized for μ-law and A-law
US4143366A (en) Analog-to-digital converter
US3735393A (en) Self companding pulse code modulation systems
US3151296A (en) Method and system for transmission of companded pulse code modulated information
KR900005464B1 (ko) 언트림된 12비트 단조 전 용량성 아날로그/디지탈 변환기
US4857930A (en) Circuit for reducing differential nonlinearities in multi-stage digital-to-analog converters
JPS56156039A (en) Pcm communication system
SU497724A2 (ru) Многоканальный аналого-цифровой преобразователь
US3651515A (en) Capacitive switched gain ratio operational amplifier pcm decoder
SU517998A1 (ru) Адаптивный анолого-цифровой преобразователь
SU1408532A1 (ru) Кодек двоичных блочных кодов
IL34072A (en) Circuit for code conversion in pulse code modulation systems

Legal Events

Date Code Title Description
NUG Patent has lapsed

Ref document number: 8001498-8

Effective date: 19940910

Format of ref document f/p: F