SE435442B - Digital omkopplaranordning - Google Patents

Digital omkopplaranordning

Info

Publication number
SE435442B
SE435442B SE7811501A SE7811501A SE435442B SE 435442 B SE435442 B SE 435442B SE 7811501 A SE7811501 A SE 7811501A SE 7811501 A SE7811501 A SE 7811501A SE 435442 B SE435442 B SE 435442B
Authority
SE
Sweden
Prior art keywords
switch
memory
input
data
output
Prior art date
Application number
SE7811501A
Other languages
English (en)
Other versions
SE7811501L (sv
Inventor
J H M Hardy
Original Assignee
Post Office
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Post Office filed Critical Post Office
Publication of SE7811501L publication Critical patent/SE7811501L/sv
Publication of SE435442B publication Critical patent/SE435442B/sv

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • H04Q11/0407Selecting arrangements for multiplex systems for time-division multiplexing using a stored programme control

Description

7$115Û'1"1 2 bindelse nämnda utgångssteg innefattar demultiplexororgan och då nämnda gränssnittsenhet innefattar ett rumsomkopplarsteg nämnda utgångssteg_utgöres av nämnda tidsomkopplarsteg.
En mycket väsentlig fördel med ett.arrangemang enligt uppfinningen är att det erbjuder stor flexibilitet. Den be- skrivna utbytbarheten_är därvid ett centralt kännetecken, vil- ket ej är tidigare känt. _ Då gränssnittsenheten åstadkommer en direkt för- bindning kan utgångstidsomkopplarsteget innefatta demulti- plexeringsorgan. ' Ingångstidsomkopplarsteget kan innefatta ett data- minne, en serie/parallell-omvandlare förbunden med minnets dataingång, vilken omvandlare är inrättad att mottaga nämnda multiplexerade signaler, och ett förbindningsminne inrättat att under styrning från den centrala styrenheten tillföra adressignaler till nämnda dataminne för styrning av läsning av datasignaler från nämnda minne. I Anordningen kan innefatta ett första steg, vilket innefattar nämnda multiplexerings- och demultiplexerings- organ, samt organ för att separera och kombinera datasigna- ler och signaleringsinformation, vilka separerings- och kom- bineringsorgan är inrättade att överföra datasignaler till och mottaga datasignaler från nämnda ingångs- och utgångs- tidsomkopplarsteg.
Anordningen kan innefatta signaleringsingångs- och signaleringsutgångskretsar för mottagande av signalerings- information från och överföring av signaleringsinformation till nämnda första steg, vilka signaleringskretsar vardera innefattar minnesorgan till vilka nämnda centrala styrenhet har åtkomst.
Då gränssnittsenheten innefattar ett rumsomkopplar- steg kan ingångs- och utgångstidsomkopplarstegen vardera innefatta förbindningsminnen och nämnda rumsomkopplarsteg innefatta jämförelseorgan inrättade att jämföra innehållen i nämnda förbindningsminnen, varvid funktionen hos rums- omkopplarsteget bestäms av nämnda jämförelse. 7811501-1 3 Ingångs- och utgångstidsomkopplarstegen kan vardera innefatta första och andra sektioner, den ena förenad med en första grupp portar och den andra förenad med de åter- stående portarna, varvid varje sektion hos varje steg har sitt eget förbindningsminne, varvid nämnda rumsomkopplar- steg är inrättat att kunna förbinda varje ingångstidsomkopp- larstegsektion med varje utgângstidsomkopplarfißgsektion.
Rumsomkopplarsteget kan innefatta första jämförel- seorgan för jämförelse av innehållet i förbindningsminnet hos nämnda första ingångstidsomkopplarstegsektion med inne- hållet i förbindningsminnet hos nämnda första utgångstids- omkopplarstegsektion, andra jämförelseorgan för jämförelse av innehållet i förbindningsminnet hos nämnda andra in- gångstidsomkopplarstegsektion med innehållet i förbind- ningsminnet hos den andra utgångstidsomkopplarstegsektionen, omkopplare förenade med varje jämförelseorgan, och organ som sammanlänkar nämnda omkopplare, varvid arrangemanget är sådant att nämnda jämförelseorqan styr funktionen hos omkopplarna, så att en given ingångsomkopplarstegsektion förbinds med en given utgångsomkopplarstegsektion i beroen~ de av resultatet av nämnda jämförelse mellan innehållet i förbindningsminnena.
Varje ingångstidsomkopplarsteg kan innefatta ett dataminne, en serie/parallell-omvandlare kopplad till data- ingången hos nämnda minne, vilken omvandlare är inrättad att mottaga datasignaler från nämnda första steg, och ett andra förbindningsminne, vilket är inrättat att under styrning från nämnda centrala styrenhet tillföra adress- signaler till nämnda dataminne för styrning av utläsning av datasignaler från nämnda minne, varvid var och en av nämnda utgångstidsomkopplarsteg innefattar ett dataminne och en parallell/serie-omvandlare kopplad för mottagande av data från nämnda dataminne, varvid nämnda förbindnings~ minne är inrättat att under styrning från den centrala styrenheten tillföra adressignaler till nämnda dataminne för styrning av läsning av data från nämnda minne.
Anordningen kan utgöras av en automatisk abonnent- växel och nämnda datasignaler kan bestå av digitalt kodade talsampel. 7s11so1-1 Uppfinningen kommer att beskrivas nedan under hän- visning till den på ritningarna såsom exempel visade ut- föringsformen.
Fig.l är ett blockschema över en digital omkopplaran- ordning enligt uppfinningen.
Fig. 2 illustrerar det sätt på vilket kretsar hos om- kopplaranordningen kan anordnas på hyllor i ett skåp.
Fig. 3 illustrerar arrangemanget av kretskort på styr- 1 hyllan.
Fig. 4 illustrerar arrangemanget av kretskort på en hylla för en linjeenhet.
Fig. 5 är ett blockschema över en växellinjeenhet.
Pig. 6 är ett blockschema över en anknytningslinjeen- het.
Fig. 7-9 är blockschemor illustrerande en på en hylla anordnad multiplexeringskrets. ' Fig. 10 är ett blockschema över en signaleringsin- gångskrets.
Fig. ll är ett blockschema över en signaleringsutgångs- krets. ' Fig. 12 är ett blockschema över en ingångstidsomkopp- lare.
Fig. 13 illustrerar schematiskt en serie/parallell- omvandlare och multiplexor, som utnyttjas i tidsomkopplaren enligt figur 12.
Fig. 14 illustrerar schematiskt en form av en utgångs- ' tidsomkopplare.
Fig. 15 är ett blockschema illustrerande en annan form av en utgångstidsomkopplare.
Pig. 16 illustrerar en gränssnittsenhet utnyttjad som en rumsomkopplare.
Fig. l7 är ett schematiskt blockschema över en klock- krets.
Fig. 18 är ett schematiskt blockschema illustrerande minnena tillhörande den centrala behandlingsenheten.
Fig. l9 är ett schematiskt blockschema illustrerande 7811501-1 en på en konsol anordnad linjeenhet.
Fig. 20 är ett schematiskt blockschema över den centrala behandlingsenheten.
Den utföringsform av omkopplarsystemet som kommer att beskrivas utgöres av en automatisk abonnentväxel. A- bonnentväxeln utgöres av en anordning med lagrat program, vilken utnyttjar en 8-bitars mikroprocessor som central behandlingsenhet. Omkoppling mellan linjer, trunkledningar yttre enheter och telefonistens bord sker med hjälp av pulskodmodulationsteknik (PCM). Talsignaler kodas till en A-lagrepresentation innan de överföres till omkopplaren.
Omkoppling mellan parter sker genom sändning av de kodade signalerna vid en lämplig tidpunkt till en mottagande part och återomvandling av de digitala signalerna till analog form. Eftersom samtliga talsignaler kodas digitalt innan de tillförs den digitala omkopplaren kan den automatiska abonnenväxeln sända talsignalerna direkt till en lokalväxel över ett regenererat linjesystem utan krav på dyrbar PCM- multiplexeringsutrustning i den automatiska abonnentväxeln.
Abonnentväxeln har en kapacitet på 160 portar, vilka typiskt kan innefatta 120 anknytningar, 24 växellinjer och 16 olika hjälpenheter, såsom en MF4-detektor, en intern växel- eller testportkrets och ett telefonistbordsgränssnitt.
Den automatiska abonnentväxeln, nedan ibland förkor- tad PABX, som visas i figur l har ett flertal linjeenheter,' av vilka en är illustrerad vid 10. Varje linjeenhet är ex- empelvis förbunden med en telefonanslutning eller en växel- linje och är inrättad att arbeta synkront och att alstra 8-bitars PCM-sampel var l25:e mikrosekund. Linjeenheterna är sammankopplade i grupper på 32 till på hyllor anordnade multiplexeringskretsar, av vilka en visas vid ll. Varje linjeenhet är förbunden med dess tillhörande multiplexe- ringskrets via två ledningar, en för signaler som löper i den ena riktningen och den andra för signaler i motsatt riktning. Varje multiplexeringskrets ll är förbunden med en signaleringsingângskrets 12, en signaleringsutgångskrets _ _..._...._..____._._......__f._ _ 78115111-1 14, en ingångstidsomkopplare 15 och en utgångstidsom- kopplare 16. Ingångs- och utgângstidsomkopplarna är förbundna via en skåpgränssnittskrets 17, vars funktion kommer att beskrivas senare.
Nämnda PABX har en tongeneratorkrets 19, en kon- ferensenhet 20 och ett reservkortsläge 18, vilka vardera är förbundna medelst huvudbanor 22 med signaleringskret- sarna l2 och l4 och med tidsomkopplarna 15 och 16.
Abonnentväxeln styrs av en central behandlingsen- het 25, vilken är försedd med minnen 26, 27 och 28. En- heten 25 och minnena 26-28 är förbundna med signalerings- och tidsomkopplarkretsarna via data- och adressbussar 30 och 31, en adressavkodningskrets 33 och data- och adress- bussar 35 och 36. _ Under varje intervall på 125/Ms sänder linjeenheten 10 en grupp på 9 bitar över en individuell ledning till dess tillhörande multiplexor ll, av vilka bitar 8 inne- fattar ett talsampel och den 9:e utgör en del av en 8- bitars signaleringskod. Datahastigheten mellan linjeenhe- ten 10 och dess multiplexeringskrets är således 72 kbitar/ sek. kombinerat tal och signalering. Multiplexeringskretsen ll sammanställer 32 bitar av strömmen av 72 kbitar/sek. i en bestämd ordningsföljd på en digital huvudbana vid has- tigheten 2304 kbitar/sek. och separerar sedan tal- respek- tive signaleringsdata för överföring till ingångstidsomkopp- laren 15 vid 2048 kbitar/sek. respektive till signalerings- ingångskretsen 12 vid hastigheten 256 kbitar/sek.
Som visas i figur 1 är den centrala delen av omkopp- laren baserad på en tids-rums-tids-struktur. Denna struktur krävs då två skåp erfordras för upptagande av alla krets- kort för en omkopplare. För en installation med ett enda skåp kan man utnyttja en förenkling av denna struktur, vilken består av ett ingångstidsomkopplarsteg och ett ut- gångstidsomkopplarsteg i form av en demultiplexor. I detta fall mottar ingångstidsomkopplaren 15 huvudbanornæ 2048- kbitar/sek. från hyllmultiplexorerna, omvandlar från serie- till parallellform (8-bitars bredd) och multiplexerar de 7811501-1 7 8 huvudbanorna för sekventiell inskrivning i ett tids- omkopplarminne, som innefattar ett 256x8 bitars läs- och skrivminne. Av dessa 8 huvudbanor kommer 5 från hyll- multiplexorerna, medan de återstående 3 kommer från ton- generatorn 19, konferensenheten 20 och reservkortläget 18.
Ett förbindningsminne i ingångstidsomkopplaren styr den acykliska utläsningen av information på en 8-bitars paral- lell huvudbana till skåpgränssnittet 17. Vid en installa- tion med ett enda skåp överför endast nämnda gränssnitt huvudbanesignalerna på 8-bitar till utgångstidsomkopplar- kretsen 16. Omkopplarkretsen 16 demultiplexerar sedan tal- kanalerna tillbaka på de 8 huvudbanorna och återomvand- lar till serieëverföring till hyllmultiplexorerna ll. Re- turbanan genom hyllmultiplexorerna till linjeenheterna 10 är endast en dubblering av den utgående banan. Omkopplaren i det enda skåpet kan sammankoppla varje inkommande tid- lucka med varje utgående tidlucka och är icke-blockerande.
Detta är betydelsefullt, eftersom någon bansökning ej krävs, då en förbindning önskas åstadkommas genom växeln.
Då ett andra skåp utnyttjas för att utöka storleken hos installationen innefattar gränssnittet 17 en rumsom- kopplarenhet och utgângstidsomkopplaren 16 har full tids- omkopplarkapacitet. I detta fall är utgângstidsomkopplaren mycket lik ingångstidsomkopplaren.
Signaleringsingângs- och signaleringsutgångskretsar- na 12 respektive 14 åstadkommer en buffert och åtkomstmöj- lighet mellan hyllmultiplexorerna ll, konferensenheten 20, tongeneratorn 19, centralenhetens data- och adresshuvudba- nor 30 respektive 31. Huvudbanan för 256 kbitar/sek., som överför 32 signaleringskanaler (8 bitar per kanal, repetitionsfrekvens l kHz), utnyttjas för varje åtkomst mellan signaleringskretsarra och hyllmultiplexorerna. Struk- turen hos signaleringskretsarna är relativt lik tidsomkopp- larkretsarna avseende det sätt huvudbanorna multiplexeras till och från läs- och skrivminnena. Signaleringsingângs- kretsen har ett 256x 8 bitars läs- och skrivminne, i vilket information skrivs in vid en repetitionsfrekvens på 7811501-1 8 1 kHz. Denna information är sedan tillgänglig för läs- ning av den centrala behandlingsenheten 25 vid en has- tighet som är oberoende av.återuppladdningshastigheten.
.Signaleringskretsen 14 har även ett läs- och skrivminne, vilket innehåller information som skall utmatas på huvud- banorna för utgående signalering, vilken information repe- teras med en frekvens på 1 kHz tills den uppdateras av den centrala behandlingsenheten 25.
Styrningen av växeln åstadkommes med hjälp av den centrala behandlingsenheten 25 via bussarna 30 och 31 med tre tillstånd och tillhörande styrledningar, vilka medger förbindning mellan centralenheten 25 och dess min- nen 26-28. Det finns 8 dataledningar och 18 adressledning- ar av vilka de 8 dataledningarna och 8 av adressledningarna sträcker sig till kretsarna 12, 14, 15 och l6.via adress- avkodningskretsen 33. Kretsen 33 avkodar informationen på de 18 adressledningarna hos bussen 31. Detta arrangemang eliminerar kravet på fullständig adressavkodning.
Minneskretsarna 26-28 är antingen av typ läsminne, i första hand läsminne (eng. read-mostly memory) eller 'läs- och skrivminne. Programmeringsinformation lagras i läsminnet och de kvantiteter som erfordras varierar mellan installationerna beroende på de möjligheter som skall tillgodoses av programvaran för samtalsbehandling. Minnet av typ i första hand läsminne kan erhållas genom utnyttjan- de av ett läs- och skrivminne, vilket är oförstörbart vid effektavbrott och skyddat mot oavsiktlig överskrivning. Al- ternativt kan en typ av elektriskt varierbart minne utnytt- jas, vilket kräver en speciell ändring iade elektriska tillstånden för att medge en skrivoperation. Minnet av typ i första hand läsminne innehåller information som karakte- riserar installationen, vilken sällan kräver uppdatering, såsom nummertagningsdata i kortkodform. Läs- och skriv- minnet utnyttjas för flyktig serviceinformation för kunden, vilken vanlingen uppdateras från telefonapparaten. Läs- och skrivminnet innehåller även samtalsregistreringsinforma- 7811501-1 9 tion innehållande en tabell för varje samtal som pågår med uppgift om dess aktuella tillstånd och förlopp fram till den aktuella tidpunkten¿ Centralbehandlingsenheten 25 innefattar en mikro- _processor av typ Intel 8085 och tillhörande ingångs- och utgångsgränssnittsanordningar. Mikroprocessorn har åtkomst till huvudbussystemet och har även 3 V24 datagränssnitt för överföring av seriedata till perifer utrustning. Två av gränssnitten är förbundna via en normal kretskortkon- takt. Ett av de båda gränssnitten är avsett för kommunika- tion med ett andra skåp, medan det andra är avsett för ut- matning till perifera enheter, exempelvis en teleprinter, radskrivare eller magnetbandupptecknare. Det tredje gräns- snittet åtkommes via en förbindningsanordning på fronten hos ett kretskort innehållande centralenheten för felsök- ningspersonalens åtkomst. Kretskortet innehållande central- enheten innehåller även en övervakningstimer, vilken styr centralenhetens återstart och systemets nedtrappning till arbete på designerade anslutningar till bestämda växel- linjer vid fel hos systemet eller i effekttillförseln. övervakaren hålles inaktiv genom triggning var 100 ms från centralenheten. Om denna triggning uteblir strävar överva- karen efter att återstarta centralenheten genom att bringa denna till läget för programstart. Om detta ej lyckas aktiveras nedtrappningsfunktionen, varvid reläer magnetise- ras för förbindning av de designerade anslutningarna till växellinjer.
Konferens- och tongeneratorkretsarna 19 och 20 kan erhålla åtkomst till systemet för signalering och talhuvud- banor under utnyttjande av samma gränssnitt som multiple- xorerna ll. Konferensenheten 20 kan genomföra ett antal samtidiga konferenser med en kapacitet på upp till 32 por- tar. Signalering för styrning av konferensåtkomsten sker över huvudbanan via signaleringsutgångskretsen l4. Tongene- ratorn l9 ger endast övervakningstoner fastän dess konst- ruktion är sådan att MF-tongeneratorer kan tilläggas. Varje genererad ton uppträder i en given tidlucka på den tids- 7811501-1 10 multiplexerande huvudbanan till omkopplaren och styren- heten har endast att instruera omkopplaren att förbinda en given port med en speciell ton. Om både MP4- och MF5- sändningsmöjlighet erfordras skulle en andra tongenerator- krets erfordras._ ' En klockkrets är anordnad, vilken innefattar en växelkristalloscillator och vâgformsalstrande utrustning. Åtgärder har vidtagits för att möjliggöra för växeloscil- latorn att drivas som slav från en extern klockkälla vid tvåskåpsfunktion eller då direkt digital åtkomst till en digital lokalväxel förekommer.
Effekt för växeln erhålles från huvudanslutningarna med hjälp av växelströms/likströmsomvandlare som ger de spänningar som krävs av de individuella kretsarna. Effekt- tillförselorganen är i realtivt hög grad termiskt isolerade från det huvudsakliga elektroniska innehållet i skåpet med utnyttjande av separata ventilationskanaler.
Det sätt på vilket kretsarna är anordnade i ett skåp illustreras i figur 2. En hylla 40, styrhyllan, vid den övre ändan av skåpet innehåller centralenheten 25 och dess tillhörande minnen tillsammans med signaleringskretsarna, tidomkopplarkretsarna, tongeneratorn och konferensenheten.
Under styrhyllan finns sex hyllor 42 identifierade såsom linjeenhetshyllor. Dessa hyllor innehåller samtliga linje- enheter 10. Vid botten av skåpet finns en effekthylla 43 innehållande effektenheten för växeln. Samtliga hyllor ut- nyttjar slider med i förväg förlagda ledningar och den en- da förbindningen mellan hyllorna sker medelst en bandka- belslinga som löper från toppen av skåpet till dess botten.
Korskopplingsstativförbindningar sker via pluggin-förbind- ningar utnyttjande en teknik som medger snabb avslutning pâ platsen. _ Figur 3 illustrerar arrangemanget av individuella kretskort över kontrollhyllan 40 hos skåpet enligt figur 2. Ett kretskort är försett med klockkretsen, tongenerator- kretsen, konferensenheten, utgångstidsomkopplaren, skåp- gränssnittet, ingångstidsomkopplaren, signaleringsutgångs- 7811501-1 ll _kretsen, signaleringsingângs- och adressavkodningskret- sen, centralenheten och minneskretsarna. Reservkortut- rymmen är även anordnade. 7 En typisk linjeenhetshylla illustreras i figur 4.
Varje linjeenhetshylla har ett hyllmultiplexeringskort 50 för multiplexeringskretsen ll, vilket medger åtkomst mellan 32 portar på varje hylla och styr- och omkopplar- kretsar hos styrhyllan. Portarna själva är monterade på kort innehållande erforderliga kretsar för 4 eller 2 por- tar. 2-portskortenär betecknade med 5l och 4-portskorten med 52. Det förutses, att för en normal PABX-tillämpning kommer 4-portsenheterna att utgöra anknytningslinjekretsar medan 2-portsenheterna skulle innefatta växellinjekretsar ocn interna förbindningsledningskretsar inom nämnda PABX. 2-portsenheterna kan även innehålla ytterligare utrustning som kräver analog åtkomst till växeln, såsom en MF-mot- tagare, konsolgränssnittskretsar, anordningar för uppteck- nade meddelanden och testportar. Nedtrappningsreläer är nmnterade på ett kort 53 anordnat mellan 2-portskorten och 4-portskorten.
Figur 5 visar schematiskt en växellinjeenhet, vilken utgör en form av en port lO. Denna enhet är via ett par telefonledningar 100 och l0l förbunden med en telefonsta- tion. Ledningarna l00 och 101 är anslutna till en krets l02, vilken innehåller detektorer och sändare. Kretsen l02 är inrättad att detektera påläggandet av ringning, att övervaka ett slingtillstånd och att detektera påläggandet av en växelutrustningsfrigivningssignal i telefonstatio- nen under nedkoppling. Reläer är anordnade för överföring av signalering (t.ex. jordanrop, "calling earthfi siffer- pulser) till stationen och att bringa detektorerna att ut- nyttjas_i olika kombinationer vid skilda tillfällen under ett samtal. Kretsen l02 är förbunden med en slingsimulator 104, vilken i sin tur är kopplad till en tvåtrådars/fyr- trådarsomvandlare 105. Omvandlaren l05 har en utgång som via ett filter 106 är kopplad till en kodare l08, vars ut- m 15-01-1 12 signal via en ledning 109 matas till hyllmultiplexorn.
Signaler kan erhållas från en multiplexor ll via en ledning 110, vilken är förbunden med en avkodare 112.
Avkodaren är via ett filter 114 förbunden med tvåtråds/ fyytråds-omvandlaren 105.
Kretsen innefattar även signaleringslogik 115, som är förbunden med kretsen 102 och kodaren 108 samt ledningen 110.
Slingsimulatorn 104 innefattar operationsförstärka- re, transistorer, motstånd och kondensatorer och är in- rättad att simulera slingtillstândet hos en avslutning medelst en konstant strömförbrukare.
Signaleringslogiken 115 är kopplad till ett gräns- snitt mellan individuella detektorer, överföringskretsar och signaleringsanordningen. Detektortillstånden måste vara stabila innan serieöverföring och inmultiplexering med talet sker medan i den andra riktningen logiken_avko- dar de stabila tillstånden för påverkan av överföringsre- läerna och signalering av de tecken som skall pulsas. Ut- pulsninqen styrs i varje linjeenhet medelst en binär/te- lefonpuls-omvandlare för att därigenom avlasta centralen- heten den detaljerade tidgivningen.
Kodaren 108 är inrättad att alstra PCM-sampel av A-lag-typ på ledningen 109, vilka sampel representerar tal- signalernnottagxia på ledningarna 100, 101.. Dessa sampel matas sedan till omkopplaren för behandling.
En anknytningslinjeenhet visas schematiskt i figur 6. Linjeenheten bildar ett gränssnitt mellan tvåtrâdsled- ningar från nummertagnings- eller mellanfrekvenstelefoner och de 72 kbitar/sek. digitala huvudbanorna till hyllmulti- lexorerna 11. Fyra sådana ledningsenheter är anordnade på ett enda inpluggningskort.
Linjeenheten innefattar en krets 220, vilken inne- 'fattar linjematningskretsar, slingdetektorer och ringnings- kretsar. Kretsen 220 är kopplad till en tvåtråds/fyrtråds- omvandlare 221 och till signaleringslogik 222. Omvandlaren 221 är via ett filter 224 förbunden med en kodare/avkodare 7811501-1 13 225 och en returbana till filtret 224 från kodaren/av- kodaren 125 är anordnad via ett filter 226. Kodaren/av- kodaren 225 är inrättad att alstra sampel av A-lagtyp representativa för inkommande analoga talsignaler och att överföra de kodade samplen till hyllmultiplexorn 11 via en ledning 228. Kodaren/avkodaren mottar även kodade sampel från multiplexorn 11 via ledningen 227 och avkodar dessa sampel för alstring av analoga signaler för över- föring till telefonapparaten. Kodaren/avkodaren beskrivs mer i detalj i den svenska patentansökan 78 01307-8.
Signaleringslogiken 222 har utgångsledningar för- bundna med kretsen 220, en effektomkopplarkrets 229 och med kodaren/avkodaren 225. Effektomkopplarkretsen 229 är inrättad att bortkoppla effekttillförseln från omvandlaren 221, filtren 224 och 226 och kodaren/avkodaren 225, då linjeenheten ej utnyttjas, för att därigenom spara energi.
Ett exempel på en hyllmultiplexeringskrets ll il- lustreras i figur 7, 8 och 9. Varje krets ll innefattar ett multiplexeringssteg, ett demultiplexeringssteg och en tal- och signaleringsformatåterställare. Multiplexerings- steget illustreras i figur 7 och innefattar 4 skiftregister 115-118 med parallellingâng och serie-utgång inrättade att mottaga de kodade insignalerna från 32 ledningsenheter på ledningar 120. Utsignalen i serieform från multiplexorn uppträder på ledningen 121 och matas till en i figur 9 illustrerad formatåterställare. Utsignalen på ledningen 121 består av en bitström på 2304 kbitar/sek. Med referens till figur 9 separerar formatåterställaren tal-och signale- ringsinformationen och har en talformatåterställarsektion 124 och en signaleringsformatåterställarsektion 125. Sek- tionerna 124 och 125 är väsentligen identiska, varvid hu- vudskillnaden består i de hastigheter vid vilka de arbetar.
Var och en innefattar ett par 256x1-bitars direktåtkomst- minnen 128, 129 och 131, 132 och tillhörande dataväljare 133 och räknare 134. Formatåterställning och hastighets- ändring för erhållande av bitgruppsintersekvenserat tal och signalering uppnås genom att omväxlande läsa och skriva 1s11srr1-1 143 läs- och skrivminnena 128, 129, 131 och 132. Taldata vid 2048 kbitar/sek. uppträder på en ledning 135 och signaleringsdata vid 256 kbitar/sek. uppträder på en ledning 136 för överföring till ingångstidsomkopplaren 15 respektive signaleringsingångskretsen 12 i figur 1.
Formatåterställningen genomföres separat för kodat tal och signalering fastän varje formatâterställare utgöres av en tvåvägsanordning. Detta möjliggöres till följd av den klockhastighet som krävs vid denna punkt i omkopplaren (2 MH2). För att genomföra omkoppling med en multiplexor med 256 tidluckor vid centrum av omkopplaren är det nöd- vändigt att omvandla tillbitgruppsintersekvenserad multi- plex innan serie/parallell-omvandlingen. Detta kräver en lagringsram per kanal för att tillförsäkra bitgruppsintegri- tet. Detta minne utföres på hyllbasis på hyllmultiplexor- kortet . Varje formatåterställarkrets arbetar som en sväng- buffert, varvid ett minne skrivs medan det andra läses.
Detta är nödvändigt till följd av de olika skriv- och läsklockhastigheterna.
Insignalen från multiplexorn på ledningen 121 mot- svarar en datahastighet på 2304 kbitar/sek. Under tiden för bit 0 skrivs de 32 signaleringstecknen. för de 32 till- hörande portarna in i en av de två signaleringsminnena l3l och 132 under styrning av en räknare som klockas vid 2304 kHz. Innan genomförandet av varje skrivoperation läses adressläget och signaleringstecknet som finns däri införs i den utgående riktningen för överföring till demultiple- xorn på en ledning 140. Under tiden läses det andra signa- leringsminnet vid en teckenhastighet på 256 kbitar/sek. under styrning från en räknare, vilken klockas vid 256 kHz.
Omedelbart efter varje läsoperation skrivs signaleringen från den centrala signaleringsutgångskretsen 14 in i samma position och lagras för följande utmatning till demulti- plexorn i den följande signaleringsramen. Kodat tal be- handlas på samma sätt som signaleringen med undantag av att styradressen för inmatning/utmatning till den centrala omkopplaren erhålles medelst en räknare som klockas vid 7811501-1 15 2048'kHz.
Formatåterställaren kan mottaga signaleringsin- formation från signaleringsutgångskretsen 12 via en led- ning l37 och taldatainformation från utgângstidsomkopp- laren via en ledning 138. I denna mottagningsriktning be- handlas informationen på samma sätt, varvid formatet för taldata och signaleringsdata återställes och kombineras och matas längs en ledning 140 vid 2304 kbitar/sek. till en demultiplexor, som illustreras i figur 8. Det inses att samma läs- och skrivminnen utnyttjas för både sändnings- I och mottagningsriktningarna i en läsning före skrivnings- mod .
Med referens till figur 8 innefattar demultiplexorn 8 skiftregister 142 med serieingâng och parallellutgång, vilka är anordnade såsom visas. Demultiplexorn mottar en bitström på 2304 kbitar/sek. från ledningen 140 och de- multiplexerar denna ström för åstadkommande av utsignaler på 32 utgångsledningar 144, vilka är kopplade till 32 linjeenheter förenade med hyllmultiplexorkretsen.
En underordnad funktion hos multiplexeringskretsen ll är att distribuera olika vågformer som erfordras av linjeenheterna. Dessa signaler mottages från en klockkrets och buffras på hyllmultiplexorn innan de överföres längs linjeenhetens hylla.
En schematisk representation av en signaleringsin- gångskrets 12 visas i figur 10. Kretsen innefattar format- återställarlogik 150, som har ingångar identifierade såsom B,C, D, E och F, vilka är kopplade till hyllmultiplexerings- kretsar ll. Logiken 150 har tre ytterligare ingångar, G,H och I, vilka är kopplade till konferensenheten 20, ton- generatorn 19 respektive reservkortet 18. Formatåterstäl- larlogiken är kopplad till ett direktàtkomstminne l5l, vars utgång matar en bussbuffert 154, vilken matar mikro- processordatabussen 35. Kretsarna 150, 151 och 154 styrs av styrlogik 155, som arbetar under styrning från mikro- processorn.
Logiken 150 mottar en signaleringsbitström på 78-11501--1 16 256 kbitar/sek. från ledningen 136 hos varje hyll- multiplexers ll linjeenhet pâ ledningarna E, C, D, E och F och matar nämnda data till läs- och skrivminnet l5l, Åtkomst till nämnda minne kan sedan erhållas enligt önskemål från mikroprocessorbussen, antingen direkt från huvudcentralenheten eller från en signaleringsförbehand- lingsenhet. Signalering till och från linjeenhetshyllor- na sker i form av bitgruppsintersekvensierade serieflöden vid 256 kbitar/sek.,8-bitar per bitgrupp. Varje lednings- enhet sänder och mottar en bitgrupp data varje mlllisekund så att innehållet i läs- och skrivminnet l5l kontinuerligt uppdateras.
Data lagras i minnet 151 i portordningsföljd för varje hylla och data för hyllorna följer i sin tur i nummerisk följd. Således adresseras den första porten på den första hyllan som port X+0, nästa som X+l, etc, upp till den sista porten på hylla 7, vilken skulle vara X+255. X är utgångsadressen för lagringsutrymmet. Det bör observeras att 5 hyllor normalt är det maximiantal som ut- nyttjas, varvid de återstående 3 ingångarna hos signale- ringsingångskretsen kan göras tillgängliga till låg kostnad för andra ändamål.
Styrlogiken 155 har till uppgift att tillförsäkra att någon data ej går förlorad under överföringen till minnet 151 till följd av mikroprocessoråtkomst och även att mikro- processoråtkomsten är tillräckligtsnabb. För uppnående av detta utnyttjas den grundläggande klockfrekvensen på 256 kbitar/sek. för styrning av minnesåtkomsten. Under den första halvan av cykeln (ungefär 2,ßs) medges varje väntande krav på åtkomst av mikroprocessorn och fullföljes innan den andra halva cykeln, under vilken en enda databitgrupp skrivs in i minnet. Härigenom kan mikroprocessorns åtkomst- tid visas att ligga mellan l /As och 5 ßls med ett genom- snitt på 3,Ms. Den minsta åtkomsttiden styrs av karakte- ristikorna hos det verkligen utnyttjade minnet.
Ett exempel på en signaleringsutgångskrets 14 visas i figur ll. Kretsen har 256 x 8 bitars läs- och skrivminne 7811501-1 17 160, vilket kan mottaga adressignaler från en räknare 161 via en multiplexor 162. Räknaren 161 klockas vid 256 kHz. Läs- och skrivminnet kan även mottaga adress- signaler från mikroprocessoradressbussen 36 via multi- plexorn 162. Dataingângen/utgången hos minnet 160 är kopplat till en parallel1/serie-omvandlare 164, varvid ledningarna mellan minnet och omvandlaren även via en buffert 165 är kopplade till mikroprocessordatabussen 35. Utgångarna från omvandlaren 164 är kopplade till hyll- multiplexorerna ll. Den i figur 11 visade kretsen behand- lar signaleringsinformation i utmatningsriktningen, dvs från mikroprocessorn till linjeenheterna hos växeln.
Var och en av de 256 portarna mottar 8 databitar en gång per millisekund, vilken information lagras i läs- och skrivminnet 160, som har en position för varje port. Data läses kontinuerligt från detta minne, omvandlas från paral- lell till serieform via omvandlaren 164 och sänds till var- je hyllmultiplexor vid 256 kbitar/sek för överföring till avsedd linjeenhet.
Under alternerande halva cykler av klocksignalen som erhålles från räknaren 161 bytes adress- och dataledningar- na för att göra minnet tillgängligt för mikroprocessorn för att ny information skall kunna skrivas in. Möjligheter är även anordnade för återläsning av data för kontrolländamål, så att kretskortet för mikroprocessorn uppträder som ett konventionellt läs- och skrivminne.
Ingångstidsomkopplaren 15 visas mer i detalj i figur 12. Omkopplaren har ett talminne 170 bestående av ett 256 x 8 bitars direktåtkomstminne. Talminnet 170 mottar taldata från hyllmultiplexorerna via ledningar identifie- rade såsom B, C, D, E och F och en serie/paralle1l- och multiplexorkrets 172. Tongeneratorn 19, konferensenheten 20 och reservkortet 18 är också förbundna med talminnet via kretsen 172. Ingângstidsomkopplaren har även en för- bindning eller ett styrminne 174, vilket även detta består 7s11sfi1-1 18 av ett 256 x a bitars iäs- ach skrivminne. Förbind- ningsminnet 174 är inrättat att mottaga data från mikroprocessordatabussen 35. Minnet 174 kan adresseras från mikroprocessoradressbussen 36 och en utgångsräknare 176, vilken arbetar vid 2048 kHz. Skrivsignalen för för- bindningsminnet 174 tillhandahålles medelst en komparator 173, som jämför utsignalen från räknaren 176 med signalen på adressbussen 36. Datautgângshuvudbanan från minnet 175 är kopplad via en 8x2:1-dataväljare 178, vilken klockas vid 2048 kHz till adressen för minnet 170. Adressen för minnet 170 kopplas även till en räknare 177 via väljaren 178. Datautgångshuvudbanan 179 hos talminnet 170 är för- bunden med utgångstidsomkopplaren 16 via skåpgränssnittet 17, som visas i figur 1. _ I funktion multiplexeras digitala talsignaler från var och en av de 5 hyllmultiplexorerna i systemet till- sammans med tongeneratorsignaler och konferensenhetssig- naler och eventuella signaler från reservkortpositionen och omvandlas från serie- till parallellform medelst kretsen 172. Den 8-trådars huvudbanan mellan kretsen 172 och talminnet 170 överför parallella talsampel från samt- liga 256 portar hos ett skåp i växeln och till följd av den fasta ordningsföljden för multiplexering före denna punkt uppträder alltid talsampel från en speciell port i samma tidlucka. Utgångshuvudbanan 179 från talminnet 170 överför talsampel i utgångsriktningen. I detta fall kommer information i en given tidlucka alltid att överfö- ras till en given port hos omkopplaren via skåpgränssnit- tet 17, utgångstidsomkopplaren 16 och hyllmultiplexorn.
Talsampel på huvudbanan mellan kretsen 172 och minnet 170 skrivs cykliskt in i talminnet 170 under styr- ning av räknaren 177, som klockas vid 2048 kHz. Minnet 170 innehåller således ett 8-bitars talsampel från varje 'port i växeln. En förbindning i omkopplaren sker genom ut- läsning av erforderligt sampel från talminnet på huvud- banan 179 under den tidlucka som är förenad med destina- tionsporten. Tidsomkoppling uppnås genom läsning av inne- 7811501-1 19 hållet i talminnet 170 under styrning av det cykliska förbindningsminnet 174. Detta minne innehåller förbind- ningskoder, som har tillförts från centralenheten 25. Un- der det att talminnet 170 skrivs pålägges samma adress från räknaren till förbindningsminnet 170, som genomför en läsoperation. Tidluckskoden som erhålles stabiliseras i en låskrets och tillförs talminnesadressen under den följande halva cykeln av klocksignalen med frekvensen 2048 kHz. Talminnet genomför en läsoperation under utnytt- jande av denna adressdata och utmatar talsamplet till gränssnittet 17.
Förbindningsminnet 174 utnyttjas för att indikera vilket talsampel som skall läsas under var och en av tid- luckorna hos huvudbanan 176. En ny förbindning i omkopp- laren inställs genom att mikroprocessorn ändrar informa- tionen i förbindningsminnet 174. Utrustningstalet för den ursprungliga porten skrivs in i förbindningsminnet vid den position som motsvarar destinationsportens nummer.
Data skrivs in i förbindningsminnet 174 genom att placera en yttre tidluckskod i en låskrets och en intern tid- luckskod i en annan låskrets. Då utsignalen från räknaren 176 motsvarar den interna tidluckskoden bringar kompara- torn 173 den externa tidluckskoden att skrivas in i för- bindningsminnet 174.
Ur underhâllssynpunkt är mikroprocessorn så anord- nad, att den även kan återläsa informationen i förbindnings- minnet för kontroll av dess riktighet.
Serie/parallellomvandlaren och multiplexorkretsen 172 kan realiseras under utnyttjande av ett flertal skift- register 185 med serieingâng och parallellutgâng och ett fler- ta1gfin¿a-nE¿3 tillstånd 186, såsom visas i figur 13.
Den för ett skåp avsedda versionen av utgångstids- omkopplaren 16 visas schematiskt i figur 14. I denna ver- sion utgöres utgångstidsomkopplaren 16 av en demultiple- xor, som innefattar 8 skiftregister 190 med parallellin- gång och serieutgång anordnade att mottaga data från in- gångstidsomkopplaren på huvudbanan 191 via skåpgränssnit- tet 17. Huvudbanan 191 matar de 8 paral1el1/serie-skift- 7811501-1 zo' registren 190, vilka i sin tur lagras för mottagande av 8-bitars sampel från huvudbanan. Data utklockas i serie- form från registren 190 och utmatas efter utjämning i-en fördröjningsenhet, som innefattar 7 skiftregister 192 med serieingång och parallellutgång, till hyllmultiple- xorerna, konferens-, tongenerator- och reservkortslägena.
Det framgår således, att utgångstidsomkopplaren omvandlar huvudbanan med 8 ledningar från skåpgränssnittet 17 från parallell- till serieform och demultiplexerar för matning av de individuella hyllorna hos växelskåpet eller -skåpen.
Ingen omkopplarfunktion krävs för versionen med ett enda skåp av utgångstidsomkopplaren fastän för tvåskåpsmodeller kan extra tidsomkopplarkretsar enkelt adderas till utgångs- tidsomkopplarkretskortet.
Tvåskåpsversionen av utgångstidsomkopplaren visas i figur 15. Den innefattar ett utgângssteg 198, vilket är identiskt med arrangemanget enligt figur 14. I denna två- skâpsversion är huvudbanan l9l kopplad till ett tidsomkopp- larsteg, vilket i huvudsak är en invertering av ingångstids- omkopplaren, visad i figur l2. Utgångstidsomkopplaren har element motsvarande de hos ingångstidsomkopplaren och des- sa är identifierade med motsvarande referensnummer. Ut-3 gångstidsomkopplaren genomför funktioner, vilka är de om- vända mot de som utfördes av ingångstidsomkopplaren, varför dess funktion ej kommer att beskrivas i detalj.
I tvåskåpsversionen av omkopplaren innefattar gräns- snittsenheten l7 ett rumsomkopplarsteg och visas i figur l6. Varje skåp har en gränssnittsenhet 310 och 311, varvid gränssnittsenheterna är förbundna medelst en kabling 312.
Varje gränssnittsenhet har en komparator 3l4 och 315, vil- ka vardera är förbunden med förbindningsminnet hos till- hörande ingångstidsomkopplare l5 via huvudbanan 316, 317 och till förbindningsminnet för dess tillhörande utgångs- tidsomkopplare 16 via huvudbanan 318, 319. Varje gräns- snittsenhet är även förbunden med talminnet hos dess till- hörande ingângstidsomkopplare via en huvudbana 321, 322 och till talminnet hos dess tillhörande utgångstidsomkopplare 1s11so1-1 21 via en huvudbana 323, 324. Gränssnittsenheten 2lÖ kan för- binda huvudbanan 321 med antingen huvudbanan 323 eller huvudbanan 324. På liknande sätt kan gränssnittsenheten 3ll förbinda huvudbanan 322 med antingen huvudbanan 323 eller huvudbanan 324. Förbindningen sker via korsnings- punkter 326, 327, 328 och 329, vilka innefattar integre- rade kretsar LS l57. Beslutet om vilken ïörbindning som utförts görs av komparatorerna 314, 315, vilka vardera jömför innehållet i förbindningsminnet hos dess tillhör- ande ingångstidsomkopplare med innehållet hos förbindnings- minnet hos dess tillhörandeutgångstidsomkopplare.'Om inne- hållet hos minnena ej är lika indikerar detta att portarna som skall förbindas befinner sig i samma skåp, medan om de är identiska detta indikerar att portarna som skall för- bindas är belägna i olika skåp. I det första fallet på- verkas korsningspunkter 327, 329 och i det andra fallet korsningspunkter 326, 328. Skälet är att för en given tvâvägsförbindning korsningspunkterna 327 och 329 kan på- verkas under samma tidlucka, medan samma skåpsamtal kräver att den speciella korsningspunkten 326, 328 skall påverkas under tvâ tidluckor. Denna funktionsmetod undviker kravet på ett extra styrningsminne för korsningspunkter.
Det framgår således, att rumsomkopplaren ej behöver vara âtkomlig från processorn och att den styrs av följande algoritm.
Om ett samtal skall uppkopplas mellan linjeenhets- portar i skilda skåp kommer överföringen i båda riktningarna att utnyttja samma interna tidlucka. Om portarna som skall förbindas båda är belägna i samma skåp kommer tvâ olika interna tidluckor att utnyttjas. I det första fallet kommer innehållet i förbindningsminnena i ingångs- och utgångs- tidsomkopplarna hos ett skåp att vara identiskt för denna tidlucka och i det andra fallet kommer de att skilja sig åt. Denna jämförelse utnyttjas för att påverka rumsomkopp- laren för att antingen åstadkomma en förbindning i det egna skåpet eller med ett annat skåp. 1311501-1 22 Den i figur 1 vid 19 indikerade tongeneratorn ut- nyttjas för att generera alla övervaknings- och mellan- frekvenstoner som krävs i en speciell växel. Tonerna genereras digitalt under utnyttjande av läsminnen som lagrar tonsampel och rytminformation. Tongeneratorn an- passas till ingângstidsomkopplaren på samma sätt som var- je hyllmultiplexor. Detta innebär att varje ton har sitt eget portnummer och kan nås genom adressering av detta nummer. Det är möjligt att utnyttja 32 olika toner, vilka samtliga åstadkommes samtidigt av tongeneratorn.
Ett klockkretskort är även anordnat för att generera och buffra de vågformer som erfordras av den digitala om- kopplaren. Klockan visas i blockform i figur 17. Klockan innefattar en kristalloscillator 330, vilken arbetar vid 18.432 kHz för åstadkommmande av en mastertidsreferens och alla grundläggande frekvenser erhålles från denna signal under utnyttjande av divisionskretsar 331, 332, 333, 334, 335 och 336. Ytterligare kretsar 338 åstadkommer önskade vâgformer från dessa frekvenser. _ jAdressavkodarkretsen 33 innefattar en avkodarmatris (t.ex. av typ 74LSl38), vilken arbetar på de 8 mest signi- fikanta bitarna hos adressbussen 31 för åstadkommande av aktiveringssignaler till signaleringskretsarna 12 och 14 och tidsomkopplarkretsarna 15 och 16. _Ett exempel på en minneskrets 26, 27 och 28 visas i figur 18. Minnet har ett 1äsminne/skriv- och läsminne 250, vilket är kopplat till adressbussen 31 och databussen 30.
En adressavkodande logik 252 ger aktiveringssignaler för minnet 250. Minneskretsen har även en kontrollgik 253 för minnets läsning/skrivning, vilken mottager lässignaler och skrivsignaler från centralenheten 25 på ledningar 254 och 255 och avkodar dessa signaler för åstadkommande av läs- skrivsignaler för minnet 250. Logiken 253 sänder även överföringsbekräftande signaler till centralenheten 25 på ledningen 256.
Var och en av minneskretsarna 26, 27, 28 har den i figur 18 visade basstrukturen, varvid huvudskillnaden 781150141 23 mellan kretsarna består i de relativa storlekarna av läsminnet samt skriv- och läsminns.som åstadkommes i blocket 250.
Den automatiska abonnentväxeln har ett telefonist- bord och åtkomst mellan nämnda bord och omkopplaren sker via en linjeenhet, vilken är anordnad på 2 linjeenhets- kort. Telefonistbordetslinjeenhet visas schematiskt i figur l9 och innefattar väsentligen två sektioner, av vilka en hanterar talsignaler och den andra signalerings- _information.
Talsektionen har två identiska kretsar, var och en innefattande en kodare/avkodare 280, vilken är inrättad att mottaga analoga signaler från telefonistbordet via ett linjegränssnitt 281 och ett bandbegränsande filter 282. Kodaren/avkodaren 280 omvandlar den analoga signalen till PCM-sampel av A-lagtyp och utmatar detta till omkopp- laren på ledningen 283.
Var och en av kodarna/avkodarna 280 kan även mottaga PCM-sampel av A-lagtyp från omkopplaren på en ledning 285.
Kodaren/avkodaren omvandlar dessa analoga signaler och ut- matar dem till telefonistbordet via ett sänkningskompensa- tionsfilter 286 (eng. droop compensation filter), band- begränsningsfilter 287 och linjegränssnitt 288.
Signaleringssektionen gränsar till en av portarna och har i en allmänt användbar asynkron sändare/mottagare och signaleringslogikkrets 290 en klockgenerator 291, och ett strömdrivgränssnitt 292. Kretsen 290 innefattar en allmänt användbar asynkron sändare/mottagare av typ General Instruments AY-5-1013, vilken sammanlänkar signa- leringen från centralenheten 25 med telefonistbordet.
Ett schematiskt blockschema över centralenheten 25 visas i figur 20. Hjärtat i centralenheten utgöres av en mikroprocessor 350 av typ Intel 8085, vilken kan åstad- komma direktåtkomst till adress- och databussarna 30 och 31. Tillsammans med nämnda mikroprocessor finns en status- avkodningskrets 351, en avbrottsstyrenhet 352, en övervak- ningskrets 353 och en ingångs-/utgångsadressavkodnings- 7811501-1 24 krets 354, en serieingångs-/utgânsport 355, skriv- yskyddslogik 356, avkänningsomkopplare 357, ett minne 358 förenat med avkänningsomkopplarna 357 och en 2- teckensindikator 360. Åtskilliga av dessa element an- vänds allmänt tillsammans med mikroprocessorer av typ Intel 8085. Dessas funktion och arbetssätt beskrivs i bruksanvisningen till nämnda mikroprocessor och kommer därför ej att i detalj beskrivas här. 7 Mikroprocessorn av typ Intel 8085 har sin egen interna klocka med avbrottsstyrorgan 352 åstadkommande avbrott på 8 ms och 100 ms. Övervakningsorgan 353, vilka drivs externt via adressavkodarkretsen 354, kontrol- lerar att avbrottet på 100 ms fungerar. Om 100 ms klockan missar mer än l eller 2 ggr avbryter övervakningsorganen 353 mikroprocessorn och initierar en av ett flertal återstartningsrutiner. Om dessa misslyckas påverkas ned- trappningsreläerna som svar på en signal på en ledning 362. ' Avkänningsomkopplarna 357, vilka är inkopplade som en port i ett skåp, kan påverkas för att ändra funk- tionsrutinen för centralenheten. Generellt arbetar cent- ralenheten enligt rutiner lagrade i minnena 26, 37 och 28. Då det emellertid är erforderligt för att kontrollera centralenheten är det möjligt att genom påverkan av av- känningsomkopplarna 357 initiera en testrutin lagrad i minnet 358. Felinformation åskâdliggöres på skärmen 360.
Skrivsignaler för minnena 26, 27 och 28 uppträder på en ledning 365 och lässignaler på en ledning 366. över- föringsbekräftande signaler återföres till centralenheten på en ledning 368.

Claims (12)

7811501-1 25 Patentkrav
1. 7 Digital omkopplaranordning för koppling av digitala signaler mellan ett flertal ingângs-/utgångsportar under styrning från en central styrenhet, vilken omkopplaranordning innefattar multiplexororgan för multiplexering av signaler från ett flertal av nämnda portar, ett ingångstidsomkopplar- steg inrättat att mottaga multiplexsignaler från nämnda multiplexororgan och att utmata nämnda signaler i lämpliga tidsluckbr under styrning från den centrala styrenheten, samt en gränssnittsenhet för anslutning av ingångstidsomkopplar- steget till ett utgångsomkopplarsteg, k ä n n e t e c k n a d av att nämdna gränssnittsenhet (17) utgöres av en utbytbar enhet, vilken antingen åstadkommer en direkt förbindning (15, ett rumsomkopplarsteg, varvid arrangemanget är sådant, att mellan ingångs- och utgångsstegen 16)eller innefattar då nämnda gränssnittsenhet åstadkommer nämnda direkta för- bindelse nämnda utgångssteg innefattar demultiplexororgan och då nämnda gränssnittsenhet innefattar ett rumsomkopplar- steg nämnda utgångssteg utgöres av nämnda tidsomkopplarsteg.
2. Digital omkopplaranordning enligt krav 1, k ä n n e- t e c k n a d av att nämnda gränssnittsenhet (17) är in- rättad att åstadkomma nämnda direkta förbindningar och att utgångstidsomkopplarsteget (16) innefattar demultiplexor- organ (142).
3. Digital omkopplaranordning enligt krav 2, k ä n n e- t e c k n a d innefattar ett dataminne (170) med en dataingång, en serie/ av att nämnda ingångstidsomkopplarsteg (15) parallell-omvandlare (172) förbunden med minnets dataingång, vilken omvandlare är inrättad att mottaga nämnda multiplex- signaler, och ett förbindningsminne (174) inrättat att under styrning från den centrala styrenheten (125) tillföra adress~ signaler till nämnda dataminne (170) för styrning av läsning av datasignaler från nämnda minne.
4. Digital omkopplaranordning enligt krav 3, k ä n n e- t e c k n a d av att den innefattar ett första steg (11), 7811561-1 26 vilketzinnefattar nämnda multiplexor och demultiplexororgan, samt organ (124, 125) för att separera och kombinera data- signaler och signaleringsinformation, vilka separerings- och kombineringsorgan (124, 125) är inrättade att överföra datasignaler till och mottaga datasignaler från nämnda ingângs- och utgångstidsomkopplarsteg.
5. f Digital omkopplaranordning enligt krav 4, k ä n n e- t e c k n a d av att den innefattar signaleringsingångs- och signaleringsutgångskretsar (12, 14) för mottagande av signaleringsinformation från och överföring av signalerings- information till nämnda första steg (11), vilka signalerings- kretsar vardera innefattar minnesorgan (151, 160) till vilka nämnda centrala sytrenhet (25) har åtkomst.
6. Digital omkopplaranordning enligt något av-krav 2-4, k ä n n e t e c k n a d av att nämnda demultiplexor- organ innefattar ett eller flera skiftregister (190) med serieingång och parallellutgång.
7. Digital omkopplaranordning enligt krav 1, k ä n n e- t e c k n a d av att nämnda gränssnittsenhet innefattar ett rumsomkopplarsteg, att nämnda ingångs- och utgångs- tidsomkopplarsteg (15, 16) vardera innefattar förbindnings- minnen (174, 174') och att nämnda rumsomkopplarsteg inne- fattar jämförelseorgan (314, 315) inrättade att jämföra innehållen i nämnda förbindningsminnen, då gränssnittsen- heten innefattar en rumsomkopplare, varvid funktionen hos rumsomkopplarsteget bestäms av nämnda jämförelse.
8. Digital omkopplaranordning enligt krav 7, k ä n n e- t e c k n a d av att nämnda ingångs- och utgângstids- omkopplarsteg (15, 16) vardera innefattar första och andra sektioner, den ena förenad med en första grupp portar och den andra förenad med de återstående portarna, varvid varje sektion hos varje steg har sitt eget förbindningsminne (174, 174'), och att nämnda rumsomkopplarsteg (17) är in- rättat att kunna förbinda varje ingångstidsomkopplarstegsek- tion med varje utgångstidsomkopplarstegsektion.
9. Digital omkopplaranordning enligt krav 8, k ä n n e- t e c k n a d av att nämnda rumsomkopplarsteg innefattar första jämförelseorgan (314) för jämförelse av innehållet i 7811501-1 27 förbindningsminnet hos nämnda första ingångstidsomkopplar- stegsektion med innehållet i förbindninqsminnet hos nämnda första utgångstidsomkopplarstegsektion, andra jämförelseor- gan (315) för jämförelse av innehållet i förbindningsminnet hos nämnda andra ingångstidsomkopplarstegsektion med inne- hållet i förbindningsminnet hos den andra utgångstidsom- kopplarstegsektionen, omkopplare (326-329) förenade med varje jämförelseorgan, och organ '(312) som sammanlänkar nämnda omkopplare, samt att nämdna jämförelseorgan styr funktionen hos omkopplarna, så att en given ingångsomkopplarstegsektion förbinds med en given utgångsomkopplarstegsektion i be- roende av resultatet av nämnda jämförelse mellan innehållet i förbindningsminnena.
10. Digital omkopplaranordning enligt krav 9, káä n n e- t e c k n a d _av att varje omkopplare (326-329) innefattar en korsningspunkt.
11. Digital omkopplaranordning enligt krav 8, k ä n n e- t e c k n a d kopplarstegsektioner innefattar ett första dataminne (170) av att var och en av nämnda ingångstidsom- med en dataingång, en serie/parallell-omvandlare (172) kopp- lad till dataingången hos nämnda minne, vilken omvandlare är inrättad att mottaga datasignaler från nämnda första steg, och ett andra förbindningsminne (174), vilket är inrättat att under styrning från nämnda centrala styrenhet (25) tillföra adressignaler till nämnda första dataminne för styrning av utläsning av datasignaler från nämnda första minne, och att var och en av nämnda utgångstidsomkopplarsteg innefattar ett andra dataminne (170') och en parellell/serie-omvandlare (190) ansluten för mottagande av data från nämnda dataminne, varvid nämnda förbindningsminne (174') är inrättat att under styrning från den centrala styrenheten (25) tillföra adress- signaler till nämnda andra dataminne för styrning av läsning av data från nämnda dataminne.
12. Digital omkopplaranordning enligt något av krav 8- 10, k ä n n e t e c k n a d av att nämnda anordning ut- göres av en automatisk abonnentväxel och att nämnda data- signaler utgöres av digitalt kodade talsampel.
SE7811501A 1977-11-07 1978-11-07 Digital omkopplaranordning SE435442B (sv)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
GB4629677 1977-11-07

Publications (2)

Publication Number Publication Date
SE7811501L SE7811501L (sv) 1979-05-08
SE435442B true SE435442B (sv) 1984-09-24

Family

ID=10440670

Family Applications (3)

Application Number Title Priority Date Filing Date
SE7811500A SE435441B (sv) 1977-11-07 1978-11-07 Digital omkopplaranordning
SE7811499A SE435440B (sv) 1977-11-07 1978-11-07 Digital omkopplaranordning
SE7811501A SE435442B (sv) 1977-11-07 1978-11-07 Digital omkopplaranordning

Family Applications Before (2)

Application Number Title Priority Date Filing Date
SE7811500A SE435441B (sv) 1977-11-07 1978-11-07 Digital omkopplaranordning
SE7811499A SE435440B (sv) 1977-11-07 1978-11-07 Digital omkopplaranordning

Country Status (12)

Country Link
US (3) US4360911A (sv)
JP (3) JPS598118B2 (sv)
AU (3) AU519770B2 (sv)
BR (3) BR7807277A (sv)
CA (3) CA1112745A (sv)
DE (3) DE2848255A1 (sv)
FR (3) FR2408267A1 (sv)
IT (3) IT1108529B (sv)
NL (3) NL7810997A (sv)
PT (3) PT68748A (sv)
SE (3) SE435441B (sv)
ZA (3) ZA786108B (sv)

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2476422A1 (fr) * 1980-02-19 1981-08-21 Cit Alcatel Emetteur numerique de frequences
JPS58116856A (ja) * 1981-12-29 1983-07-12 Fujitsu Ltd デジタル時分割交換方式
JPS58138159A (ja) * 1982-02-10 1983-08-16 Fujitsu Ltd 端末制御装置におけるタイミング発生方式
US4480330A (en) * 1982-11-22 1984-10-30 Gte Automatic Electric Inc. Arrangement for digital tone distribution
US4584680A (en) * 1982-11-30 1986-04-22 Itt Corporation Use of a tone bus to provide polling and data distribution apparatus for communication system terminal groups
EP0122684B1 (en) * 1983-01-18 1988-06-15 Plessey Overseas Limited Electronic switching system
US4500986A (en) * 1983-01-31 1985-02-19 Rockwell International Corporation Asymmetrical time division matrix apparatus
DE3427318A1 (de) * 1984-07-25 1986-01-30 Horst Dipl.-Ing. Kopetzky (FH), 8025 Unterhaching Digitale zeitmultiplex-fernsprechanlage mit kleinen anschlusszahlen, insbesondere fernsprechnebenstellenanlage
US4683567A (en) * 1985-07-30 1987-07-28 British Columbia Telephone Company Asynchronous signaling system for digital communication channel
US4674087A (en) * 1985-07-30 1987-06-16 British Columbia Telephone Company Asynchronous signaling for digital communication channel
CA1279393C (en) * 1987-01-23 1991-01-22 A. David Milton Digital signal processing system
US4893309A (en) * 1987-02-12 1990-01-09 Siemens Ag Digital interface between at least two subscriber line interface circuits and a processing unit
US4881226A (en) * 1987-02-12 1989-11-14 Siemens Aktiengesellschaft Digital interface of an integrated subscriber line interface circuit
US4805172A (en) * 1987-04-10 1989-02-14 Redeom Laboratories, Inc. Time division multiplex (TDM) switching system especially for pulse code modulated (PCM) telephony signals
US4893310A (en) * 1987-11-30 1990-01-09 Northern Telecom Limited Digital key telephone system
US4873682A (en) * 1987-11-30 1989-10-10 Northern Telecom Limited Digital key telephone system
US5136585A (en) * 1988-03-10 1992-08-04 Northern Telecom Limited Digital key telephone system
US5430717A (en) * 1993-12-23 1995-07-04 Krone Ag Digital electronic loop crossconnect and carrier system
SE515735C2 (sv) * 1994-01-19 2001-10-01 Ericsson Telefon Ab L M Sätt samt anordning för att i ett telekommunikationssystem överföra tal- och datainformation
JP2001127766A (ja) * 1999-10-25 2001-05-11 Toshiba Corp ラインインターフェース装置、及び、パケット交換機
DE10109974B4 (de) * 2001-03-01 2006-02-16 Infineon Technologies Ag Verfahren und System zur digitalen Echtzeit-Datenverarbeitung
US7675909B2 (en) * 2004-12-15 2010-03-09 Tellabs Operations, Inc. Method and apparatus for horizontally slicing a multi-stage switch fabric
JP2022056083A (ja) * 2020-09-29 2022-04-08 キヤノン株式会社 画像読取装置

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR1212984A (fr) * 1958-10-21 1960-03-28 Labo Cent Telecommunicat Systèmes de commutation entre voies de communication multiplex
FR1458291A (fr) * 1965-07-30 1966-03-04 Multienregistreur pour autocommutateur téléphonique à répartition temporelle
AU415841B2 (en) * 1966-03-28 1971-08-03 Improvements in signalling systems
GB1188284A (en) * 1966-03-28 1970-04-15 Plessey Btr Ltd Improvements in Signalling Systems
US3596246A (en) * 1966-10-29 1971-07-27 Kokusai Denshin Denwa Co Ltd Time-divisional data switching system
NL7009245A (sv) * 1970-06-24 1971-12-28
FR2127344A5 (sv) * 1971-02-25 1972-10-13 Ibm France
GB1415860A (en) * 1971-12-02 1975-11-26 Western Electric Co Time division multiplex communication systems
BE791931A (fr) * 1971-12-02 1973-03-16 Western Electric Co Montage echangeur d'intervalles de temps
SE354764B (sv) * 1972-05-18 1973-03-19 Ericsson Telefon Ab L M
FR2237383B1 (sv) * 1973-07-12 1978-02-10 Jeumont Schneider
GB1479009A (en) * 1974-07-12 1977-07-06 Sarma B Telecommunication switching system
US3909562A (en) * 1974-09-12 1975-09-30 Int Standard Electric Corp Switching network testing process and arrangement
US3956593B2 (en) * 1974-10-15 1993-05-25 Time space time(tst)switch with combined and distributed state store and control store
GB1588218A (en) * 1976-09-17 1981-04-15 Post Office Digital switching of electronic signals
GB1588219A (en) * 1977-02-07 1981-04-15 Post Office Conversion of analogue signals to digital signals
US4131762A (en) * 1977-05-16 1978-12-26 Bell Telephone Laboratories, Incorporated Buffer storage assignment arrangement for time-division switching systems

Also Published As

Publication number Publication date
SE7811500L (sv) 1979-05-08
ZA786110B (en) 1979-10-31
FR2408266B1 (sv) 1983-03-18
US4360911A (en) 1982-11-23
NL7810996A (nl) 1979-05-09
FR2408267B1 (sv) 1983-03-18
CA1112344A (en) 1981-11-10
IT1108529B (it) 1985-12-09
AU4127978A (en) 1979-05-17
JPS598120B2 (ja) 1984-02-22
JPS54105411A (en) 1979-08-18
NL7810997A (nl) 1979-05-09
IT7869550A0 (it) 1978-11-07
AU519771B2 (en) 1981-12-24
IT1108319B (it) 1985-12-09
AU519772B2 (en) 1981-12-24
IT7869548A0 (it) 1978-11-07
IT7869549A0 (it) 1978-11-07
PT68747A (en) 1978-12-01
DE2848255A1 (de) 1979-06-07
CA1112746A (en) 1981-11-17
AU519770B2 (en) 1981-12-24
BR7807276A (pt) 1979-05-15
FR2408267A1 (fr) 1979-06-01
DE2848255C2 (sv) 1989-12-14
DE2848249A1 (de) 1979-06-07
IT1108310B (it) 1985-12-09
AU4128178A (en) 1979-05-17
JPS54102809A (en) 1979-08-13
DE2848293A1 (de) 1979-06-07
US4306303A (en) 1981-12-15
JPS598118B2 (ja) 1984-02-22
PT68749A (en) 1978-12-01
ZA786107B (en) 1979-10-31
NL7810998A (nl) 1979-05-09
FR2408266A1 (fr) 1979-06-01
US4430733A (en) 1984-02-07
FR2408265B1 (sv) 1983-03-18
BR7807277A (pt) 1979-05-15
JPS598119B2 (ja) 1984-02-22
SE7811499L (sv) 1979-05-08
ZA786108B (en) 1979-10-31
SE7811501L (sv) 1979-05-08
AU4128078A (en) 1979-05-17
SE435441B (sv) 1984-09-24
FR2408265A1 (fr) 1979-06-01
BR7807278A (pt) 1979-05-15
PT68748A (en) 1978-12-01
CA1112745A (en) 1981-11-17
SE435440B (sv) 1984-09-24
JPS54105410A (en) 1979-08-18

Similar Documents

Publication Publication Date Title
SE435442B (sv) Digital omkopplaranordning
US4093827A (en) Symmetrical time division matrix and a network equipped with this kind of matrix
US4815074A (en) High speed bit interleaved time division multiplexer for multinode communication systems
CA1150805A (en) Time division switching system control arrangement
EP0125602A2 (en) Control communication in a switching system having clustered remote switching modules
US4157458A (en) Circuit for use either as a serial-parallel converter and multiplexer or a parallel-serial converter and demultiplexer in digital transmission systems
US4123624A (en) Switching network for a PCM TDM system
US5146455A (en) Wide range mixed rate TDM bus using a multiple of time slot interchange circuit switches
CA1101970A (en) Time division line interface circuit
SE437321B (sv) Skyddskopplingsanordning i ett tidmultiplext telekommunikations-kopplingssystem
US4127742A (en) Time division telecommunication system
US4736362A (en) Programmable data-routing multiplexer
US4355384A (en) Non-blocking expandable switching matrix for a telecommunication system
JPS59501438A (ja) 時分割交換方式のための制御情報通信装置
JPS62500835A (ja) 環状化チャネル ユニット
US4489412A (en) Signal distribution system for a time-division exchange
CA1083696A (en) Time division switching network
CA1121894A (en) Digital trunk supervisory decoder multiplexor for ground start or e&m signalling on a common t1 span
FI74859C (sv) Digitalt uppkopplingsnät.
US5257260A (en) Expanding switching capability of a time division communication system by multiplexing groups of circuits into successions
GB2027565A (en) Improvements in or relating to the switching of digital signals
US4399534A (en) Dual rail time and control unit for a duplex T-S-T-digital switching system
US4406005A (en) Dual rail time control unit for a T-S-T-digital switching system
JPH02305132A (ja) フレキシブルマルチプレクサ
US4402077A (en) Dual rail time and control unit for a duplex T-S-T-digital switching system