SE428253B - Sett for att i ett telekommunikationssystem vid overforing av information mellan terminaler distribuera sendtillstand till nagon av terminalerna samt anordning for genomforande av settet - Google Patents

Sett for att i ett telekommunikationssystem vid overforing av information mellan terminaler distribuera sendtillstand till nagon av terminalerna samt anordning for genomforande av settet

Info

Publication number
SE428253B
SE428253B SE8103041A SE8103041A SE428253B SE 428253 B SE428253 B SE 428253B SE 8103041 A SE8103041 A SE 8103041A SE 8103041 A SE8103041 A SE 8103041A SE 428253 B SE428253 B SE 428253B
Authority
SE
Sweden
Prior art keywords
terminals
frame
circuit
terminal
logic
Prior art date
Application number
SE8103041A
Other languages
English (en)
Other versions
SE8103041L (sv
Inventor
A Lindholm
A Bladh
Original Assignee
Ericsson Telefon Ab L M
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ericsson Telefon Ab L M filed Critical Ericsson Telefon Ab L M
Priority to SE8103041A priority Critical patent/SE428253B/sv
Priority to CA000402284A priority patent/CA1172332A/en
Priority to AT82901552T priority patent/ATE16963T1/de
Priority to EP82901552A priority patent/EP0078296B1/en
Priority to JP57501539A priority patent/JPS58500735A/ja
Priority to PCT/SE1982/000153 priority patent/WO1982004145A1/en
Priority to AU84527/82A priority patent/AU8452782A/en
Priority to DE8282901552T priority patent/DE3267882D1/de
Priority to US06/456,028 priority patent/US4623885A/en
Priority to PL1982236391A priority patent/PL139527B1/pl
Priority to MX192643A priority patent/MX151676A/es
Priority to IE1152/82A priority patent/IE53634B1/en
Priority to ES512150A priority patent/ES8308105A1/es
Priority to YU01028/82A priority patent/YU102882A/xx
Priority to IT21263/82A priority patent/IT1152167B/it
Publication of SE8103041L publication Critical patent/SE8103041L/sv
Priority to NO830102A priority patent/NO830102L/no
Priority to DK12683A priority patent/DK12683A/da
Publication of SE428253B publication Critical patent/SE428253B/sv
Priority to MY8700618A priority patent/MY8700618A/xx

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/36Handling requests for interconnection or transfer for access to common bus or bus system
    • G06F13/368Handling requests for interconnection or transfer for access to common bus or bus system with decentralised access control
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/42Loop networks
    • H04L12/427Loop networks with decentralised control
    • H04L12/433Loop networks with decentralised control with asynchronous transmission, e.g. token ring, register insertion

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Small-Scale Networks (AREA)
  • Communication Control (AREA)
  • Bus Control (AREA)

Description

8103041-3 10 15 20 25 3D form av ett bestämt signalmönster får cirkulera på ringbussen, och då ett bestämt logiskt tillstànd uppträder i någon av de anslutna terminalerna som anger att terminalen önskar sända på bussen, sändtillstånd ges till den av terminalerna som iförhållande till ramens läge på bussen först uppvisar nämnda bestämda tillstånd, genom att tokenramen detekteras i nämnda första terminal och att ett abortmönster läggs in i tokenramen och utsänds på bussen, varvid innehållet i ramen blir ogiltigt och omöjliggör distribution av sändtillstånd till någon av de övriga terminalerna eftersom endast en terminal åt gången får sända på slingan. Det beskrivna förloppet innebär att tokenramen tas emot och aborteras mot bussen om terminalen önskar sända, men aborteras mot den egna stationen och slingkopplas (loopas) genom terminalen om. denna inte önskar sända.
F IGURBESKRIVNING Anordningen enligt uppfinningen beskrivs 'närmare medhjälp av ett utförings- exempel under hänvisning till bifogad ritning i vilken.
Figur l a-d schematiskt visar ett förlopp enligt anordningen enligt uppfinningen med ett antal terminaler anslutna till en gemensam ringbuss, Figur 2 utgör ett blockschema över den i en terminal befintliga anordningen enligt uppfinningen, Figur 3 utgör ett blockschema över en i anordningen ingående flaggdetekte- ringskrets FL och ' ' Figur 4 utgör ett blockschema över en i anordningen ingående adressjämförelse- logik AL.
UTFÖRINGSFORM Som framgår av figur 1 är-fyra terminaler TRl-TR4 anslutna till en gemensam seriell ringbuss RB. Det antas att terminal TR2 önskar sända till terminal TR4.
En sändtillståndsram (tokenram) SP i HDLC-format, cirkulerar på bussen.
Eftersom 'terminal TR2 önskar sända och därför behöver sän-dtillståndet, tas sändtillståndsramen emot i mottagardelen R i terminal TR2. Då mottagaren igenkänner bitmönstret i tokenramen vet den att den fått sändtillstånd och aborterar därvid tokenramen ut mot ringbussen. Aborteringen innebär att ett abortmönster AB bestående av 8 konsekutiva, binära ettor läggs in i .sändtill- ståndsramen och sänds ut på bussen. Ramen 'är därvid förstörd och ingen annan I 10 15 20 25 30 8103041-3 terininal kan erhålla sänfíiillstârid så lâirige terminal TRZ sänder. Efter avslutad :zšindxiing íiverlššriiiizar tr-iminal TRZ sändtillstândet till bussen genom att sända en ny sändtillständsram varvid sändtillståndet kan gripas av vem som helst av terminalerna. Om en terminal inte önskar sändtillständ aborteras ramen i stället rnot den egna stationen och det cirkulerande sändtillständet slingkopplas (loopas) genom terminalen och ut på bussen igen. -l figur la visas hur den cirkulerande sändtillstàndsramen SP tas emot i terminalen TR2 och att ett abortmönster AB läggs in i ramen för vidare befordran på ringbussen.
Figur lb visar hur terminalen TRZ efter abortering mot ringbussen bryter upp denna och sänder ut sitt meddelande DI till terminal TRÄ som, enligt figur lc, tar emot meddelandet, bryter tillfälligt ringen och skickar tillbaka en kvittens- ram 1A till terminal TRZ, därefter sluts slingan genom terminal TR4 automa- tiskt. ' I figur ld visas hur terminal TR2 efter avslutad sändning àterutsänder den ursprungliga sändtillstândsramen på ringbussen, därefter sluts slingan genom terminal TRZ automatiskt. Det kan påpekas att en fritt cirkulerande sändtill- stàndsram förutsätter att den totala fördröjningen genom ringbussen överstiger sändtiden för ramen.
I figur 2 visas ett blockschema över den slinglogik som ingår i varje terminal. _ Via en ej visad anpassningsenhet mottager slinglogikenheten tokenramen från bussen pà en ingång RxD. Pâ en ingång tas en gemensam klocksignal RxC emot.
All information mellan terminalerna genom ringbussen utväxlas i form av HDLC-ramar enligt ISO-standard 3309, med avseende pâ formatet. En speciell adresskornbination, en s k Villkorlig adress, talar om att *den ram som innehåller den speciella adresskorribinationen är en sändtillstândsram (tokenram). Genom det standardiserade ramforinatet övervakas alltid informationsinnehàllet fel- säkerhetsmässigt av den i ramen ingående checksummakontrollen FCS. (Frame Check Srqiience).
En på ritningen ej visad central processor CPU styr på känt sätt utväxlingm av information mellan stationen och bussen. Processorn är av känd typ exempelvis 81030lf1-3 _10 i is 20 25 MOTOROLA lvi680D0.
En HDLC-krets HD av fabrikat MOTORDLA typ M68354, utgör anpassningsen- het mellan processorn CPU och slinglogiken. HDLC-kretsen avlastar processorn visst arbete genom att själv utföra vissa styrfunktioner.
En flaggdetekteringslogik FL har till uppgift att känna igen flaggsekvenserna i varje inkommande ram och därvid avge en styrsignal FD (Flag Detect) till en adresslogikkrets AL. I adresslogiken AL jämförs adressen i den inkommande ramen med en fast tokenramadress, dvs adresslogiken tar reda på om inkom- mande ram är en sändtillstàndsram eller' ej. När en sändtillständsram har detekterats, dvs vid likhet mellan adresserna, bestäms om abortsignal skall skickas ut mot ringbussen eller mot den egna stationen. Beslutet grundas pà det logiska tillståndet hos en från processorn CPU till adresslogiken AL utsänd _ styrsignal CFR (Conditional Frame Receive). Värdet av signalen CFR utgör det tidigare nämnda bestämda logiska tillstånd som respektive terminal intar, vilket tillstànd visar om terminalen' önskar sända eller ej. Signalen CFR bestämmer således om den mottagna ramen skall aborteras mot den egna stationen eller mot ringbussen.
En första abortgenerator AGl avger, vid mottagande av aktiveringssignal från adresslogiken, en abortsignal till bussen.
En andra abortgenerator AGZ avger, vid mottagande av aktiveringssignal från adresslogiken, en abortsignal till den egna stationen.
En omkopplingsenhet i form av en dataväljare DS har till uppgift att sluta eller bryta slingan genom stationen. Enheten DS ligger från början i läge sluten slinga dvs loop.
En enhet SR är en bistabil vippa som under styrning av pulser från processorn CPU styr omslaget i dataväljaren DS.
Enligt l-lDLC-protokollet får högst 5 logiska ettor i rad uppträda i ett irirrcidelande. I sådana meddelanden där fler än 5 konsekutiva ettor förekommer stoppas därför en nnlla in efter den femte ettan, s k bit stuffing. -Inne i slinglogikeri arbetas emellertid med det riktiga meddelandet, varför eventuella 10 15 20 25 30 81030101-3 iristoppade nollor måste tas bort. Detta sker i en nollborttagningskrets D.
Kretsen är-inte av betydelse för uppfinningen utan visas endast för att klargöra sammanhanget och undvika missförstånd. Kretsen består-av ett skiftregister med en grindkrets ansluten till utgångarna.
En processoraktiverad styrsignal' CLA (Close Loop Automatically) kan efter varje utsänd, fullbordad ram från den egna stationen, utnyttjas som klocksignal till vippan SR för automatisk slutning avslingan. Processorn CPU aktiverar signalen CLA före start av utsändning av den ram efter vilken automatisk slutning av slingan önskas. Den automatiska slingslutningen inträffar när en signal EOF (End Of Frame) uppträder och signalen CLA är aktiv.
Med hänvisning till figur 2 beskrivs nedan ett förlopp innefattande anordningen enligt uppfinningen.
Genom en första logisk vippa FFl av fabrikat Texas Instruments typ 74LS74 tillförs den från bussen inkommande signalen ingångar till adresslogiken AL och till ingångar på flaggdetekteringslogiken FL. Vippan erhåller klooksignal genom en inverterare l. Meddelandet tillförs via en första ingång på en ELLER-krets OR 1 även mouagaringangen RD pa Hets-kretsen HD. i Flaggdetekteringslogiken består enligt figur 3 av ett skiftregister SHl av fabrikat Texas Instruments typ 74LSl64 till vars utgångar är anslutna de 8 ingångarna på en OCH-krets 01 vars utgång via en vippa FF7 avger en flaggdekteringssignal FD till adresslogiken AL då ett ord mottagits på ingångar- na som definierar en flagga dvs en nolla, sex ettor och en nolla (Ollllllü).
Som framgår av figur ß innehåller adresslogiken AL ett skiftregister SHZ av samma typ som register SHI och till vars ingångar matas det inkommande dataflödet. Under styrning av en för slinglogiken gemensam klocksignal RXC stegas meddelandet genom skiftregistret SHZ vars utgångar är anslutna till motsvarande ingångar på en jämförelsekrets CO innehållande två kornparator- kretsar av fabrikat Texas Instruments typ 74LS85. Varje Ei-bitsord som skiftre- gistret avger till komparatorn CO jämförs i denna med ett fast B-bitsord med en kombination som motsvarar tokenramadressen ACA, dvs det speciella bit- mönster som utgör sändtillståndsmönster. s1ozo41-3 10 15 20 25 30 Ett ytterligare skiftrcgister SHB, av samma typ som registren SHl och SH2, rnottager på dataingången flaggdetekteringspulsen FD. Denna puls talar om för adresslogiken att just nu påbörjas mottagandet av adressen idet inkommande meddelandet. Flaggdetekteringspulsen FD stegas genom registret SHB i takt med de inkommande adressbítarna i registret SHZ under styrning av den gemensamma klockan RxC.
Utgången 'från skiftregister SH3 tillförs ena ingången på en OCH-krets 02, andra ingången till OCH-kretsen 02 är inverterande 'och mottager flaggdetek- teringspulsen FD genom en andra 'logisk vippa 'FFZ av samma typ som vippan FFl. I det ögonblick då pulsen FD skiftas ut från registret SH3 till ingången på OCH-kretsen 02 är båda ingångarna till kretsen 02 aktiverade och en adresskon- trollpuls _ÅC avges från kretsens utgång till en första ingång på var och en av två OCH-kretsar 03 repsektive 04. K Adresskontrollpulsen AC talar om att nu är adressen i meddelandet slut. Vid likhet mellan de jämförda adresserna i jämförelsekretsen Cülavger denna en signal till en andra ingång på var och en av OCH-kretsarna 03 respektive 04.
Till en tredje ingång på var och en av OCH-kretsarna 03 och 04 matas den från processornCPU aktiverade signalen CF R, dvs den signal som genom sitt logiska tillstånd bestämmer om abortmönster skall utskickas mot ringbussen eller mot den egna stationen. En av dessa tredje ingångar måste vara inverterad, enligt exemplet tredje ingången till OCH-kretsen 04.
Signalerna från OCH-kretsarna 03 och 04 påverkar var sin utgångsvippa FF 5 repsektive F' F 6 vars utsignaler utgör de alternativa utsignalerna från adresslogi- ken AL, som var och en påverkar en abortgenerator AGl repsektive AG2 då sändtillståndsramen detekterats i kretsen AL. Abortgeneratorerna är identiska och innehåller varsin 4-bitars binärräknare av fabrikat Texas Instruments typ 74LSl6l och har till uppgift att generera de tidigare nämnda abortmönstren.
Två fall kan inträffa, antingen är signalen CFR aktiv eller ej aktiv. Antag att signalen CFR ej är aktiv vilket innebär att den egna terminalen ej önskar sända.
Sändtillståndsramen kopplas då genom terminalen och aborteras mot HDLC- kretsen HD. Efter avslutad adressjämförelse i adresslogiken AL avger denna på en utgång b en aktiveringssignal till ingången på abortgeneratorn AG2, som därvid genererar ett abortmönster bestående av åtta konsekutiva logiska ettor. 81030111-3 7 Ettorna tillförs en andra ingång på ELLER-kretsen ORl vars första ingång som tidigare nämnts erhåller sändtillståndsramen från terminalingången RxD. Ram- en består normalt av en B-bitars startflagga, en B-bitars adress, ett kontrollfält om B bitar, ett ramkontrollfält (checksummakontroll) FCS om 16 bitar och en 8 5 bitars stoppflagga. Genom nämnda ELLER-krets ORI matas nu ahortmönstrets 8 konsekutiva ettor in i den inkommande ramens kontrollfält. Ramen blir då för kort och ogiltig enligt lflDLD-protokollets definition. HDLC-kretsen avvisar en sålunda aborterad ram och informationen vidarebefordras ej till processorn CPU. I det fall då ingen terminal vill sända på bussen är alltid slingan sluten 10 genom terminalen, dvs dataväljaren DSligger i läge 1. Eftersom inkommande ram är aborterad mot egen station och generator AG). ej är aktiverad, kopplas informationen via en ELLER-krets DRZ, genom dataväljaren DS och genom en tredje logisk vippa FF3 och ut på ringbussen igen i riktning mot nästa station.
Om signalen CFR är 'aktiv innebär detta att den egna stationen vill sända på 15 bussen och därför ta emot och behålla sândtillståndet. I detta fall aktiveras inte abortgenerator AG2 från adresslogiken varför inget abortmönster skickas mot egen station. HDLC-kretsen tar i stället emot inkommande sändtillståndsram och vidarebefordrar denna till processorn som efter kontroll av att ramkontroll- fältet FCS- är riktigt vet att den erhållit sändtillståndet. 20 Adresslogiken AL avger denna gång en aktiveringssignal a till abortgenerator AG] sorn på tidigare beskrivet sätt avger 8 konsekutiva ettor dvs abortmönster i ramens kontrollfält via en andra ingång på ELLER-kretsen OR2, genom dataväljaren DS och vippan FF3 och ut på bussen. Den ram som nu skickas ut på ringbussen innehåller abortmönstret och är således förstörd, vilket betyder att 25 ingen annan terminal utefter bussen kan gripa sändtillståndet även om den önskar det, dvs dess signal CFR är aktiv.
För att stationen skall kunna påbörja sändning ut på bussen krävs att denna bryts upp, dvs dataväljaren DS intar läge Cl enligt figur 2. Detta tillgår så att processorn CPU. avger en aktiveringspuls till R-ingången på vippan SR som 30 därvid avger en styrsignal till dataväljaren DS som intar tillståndet motsvaran- de bruten slinga. Under styrning av processorn CPU kan nu information utsändas från utgången TD på i-ll)LC~kretsen, genom dataväljaren DS, genom vippan FF3 och ut på ringbussen för vidare befordran till adresserad terminal. Sändningen från terminalen avslutas med att en ny sëndtillståndsram skickas ut mot bussen 81030111 -3 10 15 20 som tecken på att terminalen överlämnar sändtillstândet till nästa terminal som önskar sända, vilket i och för sig kan vara sarnma terminal igen, allt beror på vilken station utefter bussen som först har signalen CF R aktiv. _ När sändtillständsramen utsänts sluts slingan genom terminalen automatiskt genom att processorn dessförinnan aktiverat en fjärde vippa FF 4 som därvid avger signalen CLA till ena ingången på en OCH-krets 05. Andra ingången till kretsen 05 aktiveras av en signal EOF (End Of Frame) som utlöses från HDLC- kretsen HD när sändningen av en ram avslutats. Utgânigen fran OCH-kretsen 05 styr en klockingång på *kretsen SR som vid aktivering avger en positiv signal fràn dataingången till utgången, vilken utgångssignal åstadkommer lägeväxling i dataväljaren DS så 'att slingan åter sluts genom stationen och denna beredd att återigen övervaka bussen tills nytt sändtillstånd önskas.
Den beskrivna utföringsforrnen hänför sig endast till identifiering av en bestämd Villkorlig adress motsvarande sändtillstånd, men givetvis förekommer även andra typer av adresser i andra ramar, exempelvis stationens egen adress när någon annan terminal önskar sända ett meddelande, eller en global adress som vänder sig till alla till ringbussen anslutna stationer. De fördelar anordningen enligt uppfinningen uppvisar i förhållande till känd teknik är; lägre processor- belastning, god bussutnyttjning, enkel maskinvara genom att informationen överförs i ramar av standardiserat HDLC-format, vilket sammantaget även leder till lägre kostnader.

Claims (5)

  1. 'lU 15 20 25 30 is1ozoa1-z 9 PATENTKRAV l Sätt för att i ett telekommunikationssystem vid överföring av information mellan terminaler vilka är anslutna till varandra genom en gemensam ringbuss, under styrning av en i var och en av terminalerna befintlig dator, distribuera sändtillstånd till någon av terminalerna, _ l kännetecknatdäravatt en signalordsram (SP) av 'HDLC-format innehållande ett sändtillstånd i form av ett bestämt signalmönster, är anordnad att cirkulera på bussen, varvid då någon av de till ringbussen anslutna terminalerna uppvisar ett bestämt logiskt tillstànd, den av terminalerna, som i förhållande till ramens läge på bussen, först uppvisar nämnda logiska tillstànd är anordnad att mottaga sändtillståndet, och att efter mottagandet av nämnda sändtillstånd, ett abortmönster är anordnat att utsändas i ramen mot bussen varvid förhindras att någon annan terminal utefter ringbussen griper sändtillståndet, och att efter avslutad informationsutsändning från terminalen, nämnda terminal är anordnad att återutsända sändtillståndsramen på ringbussen, och att då avkännande terminal ej önskar sända, sändtillståndsramen är anordnad att aborteras mot den egna stationen och slingkopplas oförändrad genom terminalen åter ut på ringbussen.
  2. 2 Sätt enligt patentkrav 1, k ä n n e t e c k n a t därav att nämnda terminaler är anordnade att bryta eller sluta slingan genom terminalen.
  3. 3 Anordning för utförande av sättet enligt patentkrav l, för att i ett telekommunikationssystem vid överföring av information mellan terminaler vilka är anslutna till varandra genom en gemensam ringbuss, under styrning av en i var och en av terminalerna befintlig dator, distribuera sändtillstånd till någon av terminalerna, k ä n n e t e c k n a'd därav att den innehåller, en slinglogik omfattande en adressjämförelselogik (AL) som på en första ingång mottager en från någon av terminalerna utsänd, på bussen cirkulerande, sändtillståndsram (SP), en i adressjämförelselogiken ingående komparator (CO) som jämför adressfältet i mottagen ram med en fastadress (ACA) motsvarande mönstret för nämnda sändtillstånd och vid likhet mellan adresserna avger en styr-signal på endera av två till adressjämförelselogiken hörande utgångar i beroende av det logiska 8103041f3 lÛ 15 20 10 signaltillståndet (CF R) på en andra ingång, en flaggdetekterihgskrets (FL) som vid detekteringav en komplett flagga i det inkommande dataflödet,-avger en styrsignal (FD) till adressjämförelselogiken (AL) för start avnâmnda jämförelse, i ' _ en första abortgenerator (AGl) som, vid aktivering från den ena *utgången på nämnda adressjämförelselogiß'genom en ELLER-krets (OR2), en för brytning och slutning av slingan genom terminalen anordnaddataväljare (DS) och en logisk vippa (FF3), avger ettabortsignalord (AB) i ramen ut mot ringbussen, en- andra abortgenerator (AG2) som vid aktivering från den andra utgången på adressjämförelselogiken genererar ett abortsignalord .(_AB) i ramen in mot egen station, genom en ELLER-krets (ORl) till dataingàngen på en mellan slinglogik- en och datorn anordnad anpassningskrets (HD), vilken krets på en utgång även avger från nämnda dator genererad information till ringbussen.
  4. 4 Anordning enligt patentkrav 3, k ä n n e t e c k n a d därav att en bistabil vippa (SR) under styrning av nämnda dator, avger styrsignaler till nämnda dataväljare (DS), för brytning respektive slutning av slingan genom egen station.
  5. 5 Anordning enligt patentkrav 3 och 4, k ä n n e t e c k n a d därav att en logisk vippa (FF4) vid aktivering från datorn avger en signal (CLA) till en första ingång på en OCH-krets (05), varvid då en andra ingång till OCH-kretsen aktiveras med en signal (EOF) fran nämnda anpassningskrets (HD), en styr-signal utgår från OCH-kretsen genom nämnda bistabila vippai(SR), till ingången pa dataväljaren (DS) för automatisk slutning av slingan genom stationen.
SE8103041A 1981-05-14 1981-05-14 Sett for att i ett telekommunikationssystem vid overforing av information mellan terminaler distribuera sendtillstand till nagon av terminalerna samt anordning for genomforande av settet SE428253B (sv)

Priority Applications (18)

Application Number Priority Date Filing Date Title
SE8103041A SE428253B (sv) 1981-05-14 1981-05-14 Sett for att i ett telekommunikationssystem vid overforing av information mellan terminaler distribuera sendtillstand till nagon av terminalerna samt anordning for genomforande av settet
CA000402284A CA1172332A (en) 1981-05-14 1982-05-05 Method and arrangement for distribution of send permission to terminals in a telecommunication network
AT82901552T ATE16963T1 (de) 1981-05-14 1982-05-06 Anordnung zur erteilung einer sendeerlaubnis an terminals in einem telekommunikationsnetzwerk.
EP82901552A EP0078296B1 (en) 1981-05-14 1982-05-06 Arrangement for distribution of send permission to terminals in a telecommunciation network
JP57501539A JPS58500735A (ja) 1981-05-14 1982-05-06 電気通信ネットワ−クにおける端末に送信許可を分配する方法および装置
PCT/SE1982/000153 WO1982004145A1 (en) 1981-05-14 1982-05-06 Method and arrangement for distribution of send permission to terminals in a telecommunication network
AU84527/82A AU8452782A (en) 1981-05-14 1982-05-06 Method and arrangement for distribution of send permission interminals in a telecommunication network.
DE8282901552T DE3267882D1 (en) 1981-05-14 1982-05-06 Arrangement for distribution of send permission to terminals in a telecommunciation network
US06/456,028 US4623885A (en) 1981-05-14 1982-05-06 Method and arrangement for distribution of send permission to terminals in a telecommunication network
PL1982236391A PL139527B1 (en) 1981-05-14 1982-05-12 System for assigning permission for transmission to any of plurality rerminals in a telecommunication network
MX192643A MX151676A (es) 1981-05-14 1982-05-12 Mejoras en sistema para distribuir un permiso de envio a terminales en una red de telecomunicacion
IE1152/82A IE53634B1 (en) 1981-05-14 1982-05-13 Arrangement for distribution of send permission to terminals in a telecommunication network
ES512150A ES8308105A1 (es) 1981-05-14 1982-05-13 "metodo y disposicion para distribuir permiso de emision a cualquiera de los terminales en una red de telecomunicacion."
YU01028/82A YU102882A (en) 1981-05-14 1982-05-14 Arrangement for distributing signals for the permission for transmitting from a terminal in a telecommunication network
IT21263/82A IT1152167B (it) 1981-05-14 1982-05-14 Metodo e disposizione per la distribuzione della abilitazione di invio ai terminali in una rete di telecomunicazioni
NO830102A NO830102L (no) 1981-05-14 1983-01-13 Fremgangsmaate og anordning for fordeling av sendetillatelse til terminaler i et telefonkommunikasjonssystem
DK12683A DK12683A (da) 1981-05-14 1983-01-13 Fremgangsmaade og apparat til fordeling af sendetilladelse til terminaler i et telekommunikationsanlaeg
MY8700618A MY8700618A (en) 1981-05-14 1987-12-30 Arrangement for distribution of send permission to terminals in a telecommunication network

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SE8103041A SE428253B (sv) 1981-05-14 1981-05-14 Sett for att i ett telekommunikationssystem vid overforing av information mellan terminaler distribuera sendtillstand till nagon av terminalerna samt anordning for genomforande av settet

Publications (2)

Publication Number Publication Date
SE8103041L SE8103041L (sv) 1982-11-15
SE428253B true SE428253B (sv) 1983-06-13

Family

ID=20343833

Family Applications (1)

Application Number Title Priority Date Filing Date
SE8103041A SE428253B (sv) 1981-05-14 1981-05-14 Sett for att i ett telekommunikationssystem vid overforing av information mellan terminaler distribuera sendtillstand till nagon av terminalerna samt anordning for genomforande av settet

Country Status (15)

Country Link
US (1) US4623885A (sv)
EP (1) EP0078296B1 (sv)
JP (1) JPS58500735A (sv)
CA (1) CA1172332A (sv)
DE (1) DE3267882D1 (sv)
DK (1) DK12683A (sv)
ES (1) ES8308105A1 (sv)
IE (1) IE53634B1 (sv)
IT (1) IT1152167B (sv)
MX (1) MX151676A (sv)
NO (1) NO830102L (sv)
PL (1) PL139527B1 (sv)
SE (1) SE428253B (sv)
WO (1) WO1982004145A1 (sv)
YU (1) YU102882A (sv)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2556536B1 (fr) * 1983-12-09 1990-02-02 Inf Milit Spatiale Aeronaut Procede de communication asynchrone en anneau d'informations numeriques, et dispositif de traitement reparti utilisant ce procede
JP2585306B2 (ja) * 1986-11-07 1997-02-26 株式会社日立製作所 ループ伝送システムおよびデータ伝送制御方法
KR970002707B1 (ko) * 1992-08-31 1997-03-08 엘지정보통신 주식회사 에프디디아이(fddi)브리지 시스템에서 프레임 스트리핑 방법 및 회로
US20020141402A1 (en) * 2001-03-08 2002-10-03 Chang Li-Tien Telecommunication auto-looper
US7134531B2 (en) * 2002-07-16 2006-11-14 Access Oil Tools, Inc. Heavy load carry slips and method
EP1984830A1 (en) * 2006-02-17 2008-10-29 Mentor Graphics Corporation Ring bus in an emulation environment
US10417679B1 (en) * 2013-06-06 2019-09-17 Intuit Inc. Transaction validation scoring

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CH527547A (de) * 1971-08-13 1972-08-31 Ibm Verfahren zur Informationsübertragung mit Prioritätsschema in einem Zeitmultiplex-Nachrichtenübertragungssystem mit Ringleitung
NO791842L (no) * 1978-06-05 1979-12-06 Fmc Corp Databussystem.

Also Published As

Publication number Publication date
WO1982004145A1 (en) 1982-11-25
EP0078296A1 (en) 1983-05-11
JPS58500735A (ja) 1983-05-06
PL139527B1 (en) 1987-01-31
ES512150A0 (es) 1983-07-01
NO830102L (no) 1983-01-13
DE3267882D1 (en) 1986-01-23
DK12683D0 (da) 1983-01-13
IT1152167B (it) 1986-12-31
IE821152L (en) 1982-11-14
SE8103041L (sv) 1982-11-15
IT8221263A0 (it) 1982-05-14
YU102882A (en) 1985-03-20
US4623885A (en) 1986-11-18
IE53634B1 (en) 1989-01-04
CA1172332A (en) 1984-08-07
PL236391A1 (en) 1983-04-11
MX151676A (es) 1985-01-30
ES8308105A1 (es) 1983-07-01
DK12683A (da) 1983-01-13
EP0078296B1 (en) 1985-12-11

Similar Documents

Publication Publication Date Title
CA1246175A (en) Method for passing a token in a local-area network
US5003533A (en) Node processing system
US5477536A (en) Method and system for routing information between nodes in a communication network
EP0606299B1 (en) Method and apparatus for concurrent packet bus
US3752932A (en) Loop communications system
JPS60148249A (ja) メツセ−ジ除去方法
FI85319B (fi) Kopplingselement.
SE428253B (sv) Sett for att i ett telekommunikationssystem vid overforing av information mellan terminaler distribuera sendtillstand till nagon av terminalerna samt anordning for genomforande av settet
JP2521031B2 (ja) メッセ―ジ通信方法
JPH06500903A (ja) パケット・ネットワークの中で宛先及び送信元のアドレスを指定するための方法及び装置
US8347018B2 (en) Techniques for broadcasting messages on a point-to-point interconnect
JPH08503353A (ja) 通信バスシステムとかかるシステムで使用されるステーション
US3601810A (en) Segregation and branching circuit
US7653765B2 (en) Information communication controller interface apparatus and method
FI90483B (sv) Datatransmissionsförfarande för manöverorganssystem som fungerar i störda förhållanden
JP4570753B2 (ja) エラーコード送出装置および方法
JP2764452B2 (ja) バス転送応答方法
US6647442B1 (en) Data processing device
JPS6358567A (ja) 直列インタフエ−スバス方式
JP2756002B2 (ja) ローカルエリア網のフレーム伝送方式
JP2804611B2 (ja) 並列競合制御回路
JPH10111842A (ja) 同期直列伝送データの受信装置
JPH0475696B2 (sv)
JPH11234347A (ja) データ通信におけるバッファ管理方法および方式
KR20000026467A (ko) 비동기 데이터 통신 장치