RU2812272C1 - Пороговый модуль - Google Patents

Пороговый модуль Download PDF

Info

Publication number
RU2812272C1
RU2812272C1 RU2023117796A RU2023117796A RU2812272C1 RU 2812272 C1 RU2812272 C1 RU 2812272C1 RU 2023117796 A RU2023117796 A RU 2023117796A RU 2023117796 A RU2023117796 A RU 2023117796A RU 2812272 C1 RU2812272 C1 RU 2812272C1
Authority
RU
Russia
Prior art keywords
elements
inputs
input
threshold
output
Prior art date
Application number
RU2023117796A
Other languages
English (en)
Inventor
Дмитрий Васильевич Андреев
Original Assignee
федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет"
Filing date
Publication date
Application filed by федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" filed Critical федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет"
Application granted granted Critical
Publication of RU2812272C1 publication Critical patent/RU2812272C1/ru

Links

Abstract

Изобретение относится к вычислительной технике и предназначено для построения средств автоматики. Технический результат заключается в расширении функциональных возможностей за счет обработки девяти входных сигналов. Пороговый модуль обеспечивает реализацию пороговой функции с единичными весами аргументов и порогом , зависящей от n аргументов - входных двоичных сигналов, и может быть использован в системах цифровой вычислительной техники как восстанавливающий орган. Пороговый модуль содержит одиннадцать элементов ИЛИ (11,…,111) и пятнадцать элементов И (21,…,215). За счет этих элементов и новой схемы их соединения, глубина которой равна шести, обеспечивается реализация указанной функции для . 1 ил., 2 табл.

Description

Изобретение относится к вычислительной технике и может быть использовано при построении средств автоматики, функциональных узлов систем управления и др.
Известны пороговые модули (см., например, патент РФ 2758800, кл. H03K 19/23, 2021 г.), которые содержат элементы И, элементы ИЛИ и реализуют пороговую функцию с единичными весами аргументов и порогом , зависящую от n аргументов - входных двоичных сигналов, при .
К причине, препятствующей достижению указанного ниже технического результата при использовании известных пороговых модулей, относятся ограниченные функциональные возможности, обусловленные тем, что не допускается обработка девяти входных сигналов.
Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип пороговый модуль (патент РФ 2714216, кл. H03K 19/23, 2020 г.), который содержит элементы и, элементы ИЛИ и реализует пороговую функцию с единичными весами аргументов и порогом , зависящую от n аргументов - входных двоичных сигналов, где . При этом глубину схемы прототипа образуют шесть логических элементов.
К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относятся ограниченные функциональные возможности, обусловленные тем, что не допускается обработка девяти входных сигналов.
Техническим результатом изобретения является расширение функциональных возможностей за счет обеспечения реализации пороговой функции с единичными весами аргументов и порогом , зависящей от n аргументов - входных двоичных сигналов, при и не большая чем у прототипа схемная глубина.
Указанный технический результат при осуществлении изобретения достигается тем, что в пороговом модуле, содержащем семь элементов иЛИ и семь элементов И, первый, второй входы j-го () элемента И и первый вход пятого элемента ИЛИ соединены соответственно с первым, вторым входами j-го элемента ИЛИ и выходом первого элемента И, а вторые входы шестых элементов И, ИЛИ и первый, второй входы третьего элемента И подключены соответственно к выходу четвертого элемента И и третьему, четвертому входам порогового модуля, особенность заключается в том, что в него дополнительно введены четыре элемента иЛИ и восемь элементов И, первый вход шестого, первый, второй входы пятого и первый, второй входы i-го () элементов И соединены соответственно с первым входом шестого, первым, вторым входами пятого и первым, вторым входами i-го элементов ИЛИ, первый вход шестого и первый, второй входы ()-го элементов И подключены соответственно к выходу второго элемента И и выходам ()-го, ()-го элементов ИЛИ, вторые входы пятого, i-го элементов ИЛИ и первый вход i-го элемента И соединены соответственно с выходами третьего, ()-го элементов И и выходом ()-го элемента ИЛИ, первый, второй входы ()-го элемента ИЛИ и первый, второй входы одиннадцатого элемента И подключены соответственно к выходам ()-го, ()-го элементов И и выходам седьмого, восьмого элементов ИЛИ, первый, второй входы ()-го и первый, второй входы четырнадцатого элементов И соединены соответственно с выходами ()-го, ()-го элементов И и выходами девятого, десятого элементов ИЛИ, ()-й вход и выход одиннадцатого элемента ИЛИ, третий вход и выход четырнадцатого элемента И подключены соответственно к выходу ()-го и второму входу пятнадцатого, выходу одиннадцатого и первому входу пятнадцатого элементов И, а первый, второй входы первого и первый, второй входы ()-го элементов И соединены соответственно с первым, вторым и ()-м, ()-м входами порогового модуля, девятый вход и выход которого подключены соответственно к третьему входу одиннадцатого элемента ИЛИ и выходу пятнадцатого элемента И.
На чертеже представлена схема предлагаемого порогового модуля.
Пороговый модуль содержит элементы ИЛИ 11, …, 111 и элементы И 21, …, 215, причем первый, второй входы элемента 2k () и первый, второй входы элемента 2i () соединены соответственно с первым, вторым входами элемента 1k и первым, вторым входами элемента 1i, первый, второй входы элемента 2i-2 и первый, второй входы элемента 2i+2 подключены соответственно к выходам элементов 2i-6, 2i-4 и 1i-6, 1i-4, первый, второй входы элемента 2i и первый, второй входы элемента 1i+2 соединены соответственно с выходами элементов 1i-2, 2i+2 и 22×i-9, 222-2×i, первый, второй входы элемента 211 и первый, второй входы элемента 2i+5 подключены соответственно к выходам элементов 17, 18 и 221-2×i, 22×i-8, первый, второй входы элемента 111, первый, второй входы элемента 215 и первый, второй, третий входы элемента 214 соединены соответственно с выходами элементов 212, 213, 214, 111 и 19, 110, 211, а первый, второй входы элемента 2i-6 и первый, второй входы элемента 2i-4 подключены соответственно к ()-му, ()-му и ()-му, ()-му входам порогового модуля, девятый вход и выход которого соединены соответственно с третьим входом элемента 111 и выходом элемента 215.
Работа предлагаемого порогового модуля осуществляется следующим образом. На его первый, …, девятый входы подаются соответственно двоичные сигналы . В представленных ниже табл. 1 и табл. 2 приведены соответственно значения внутренних сигналов (), , предлагаемого порогового модуля, полученные для всех возможных наборов значений сигналов , и значения его выходного сигнала Z, полученные для всех возможных наборов значений сигналов .
Таблица 1
0000 000 1000 000
0001 000 1001 001
0010 000 1010 001
0011 001 1011 011
0100 000 1100 001
0101 001 1101 011
0110 001 1110 011
0111 011 1111 111
Таблица 2
Z Z
0 000 000 0 1 000 000 0
0 000 001 0 1 000 001 0
0 000 011 0 1 000 011 0
0 000 111 0 1 000 111 0
0 001 000 0 1 001 000 0
0 001 001 0 1 001 001 0
0 001 011 0 1 001 011 0
0 001 111 0 1 001 111 1
0 011 000 0 1 011 000 0
0 011 001 0 1 011 001 0
0 011 011 0 1 011 011 1
0 011 111 1 1 011 111 1
0 111 000 0 1 111 000 0
0 111 001 0 1 111 001 1
0 111 011 1 1 111 011 1
0 111 111 1 1 111 111 1
Согласно табл. 1, табл. 2 имеем
,
где есть пороговая функция с единичными весами аргументов и порогом семь.
Вышеизложенные сведения позволяют сделать вывод, что предлагаемый пороговый модуль имеет не большую чем у прототипа схемную глубину и обладает более широкими по сравнению с прототипом функциональными возможностями, поскольку глубину схемы предлагаемого порогового модуля образуют шесть логических элементов и он реализует пороговую функцию с единичными весами аргументов и порогом , зависящую от n аргументов - входных двоичных сигналов, при .

Claims (1)

  1. Пороговый модуль, содержащий семь элементов иЛИ и семь элементов И, причем первый, второй входы j-го () элемента И и первый вход пятого элемента ИЛИ соединены соответственно с первым, вторым входами j-го элемента ИЛИ и выходом первого элемента И, а вторые входы шестых элементов И, ИЛИ и первый, второй входы третьего элемента И подключены соответственно к выходу четвертого элемента И и третьему, четвертому входам порогового модуля, отличающийся тем, что в него дополнительно введены четыре элемента иЛИ и восемь элементов И, первый вход шестого, первый, второй входы пятого и первый, второй входы i-го () элементов И соединены соответственно с первым входом шестого, первым, вторым входами пятого и первым, вторым входами i-го элементов ИЛИ, первый вход шестого и первый, второй входы ()-го элементов И подключены соответственно к выходу второго элемента И и выходам ()-го, ()-го элементов ИЛИ, вторые входы пятого, i-го элементов ИЛИ и первый вход i-го элемента И соединены соответственно с выходами третьего, ()-го элементов И и выходом ()-го элемента ИЛИ, первый, второй входы ()-го элемента ИЛИ и первый, второй входы одиннадцатого элемента И подключены соответственно к выходам ()-го, ()-го элементов И и выходам седьмого, восьмого элементов ИЛИ, первый, второй входы ()-го и первый, второй входы четырнадцатого элементов И соединены соответственно с выходами ()-го, ()-го элементов И и выходами девятого, десятого элементов ИЛИ, ()-й вход и выход одиннадцатого элемента ИЛИ, третий вход и выход четырнадцатого элемента И подключены соответственно к выходу ()-го и второму входу пятнадцатого, выходу одиннадцатого и первому входу пятнадцатого элементов И, а первый, второй входы первого и первый, второй входы ()-го элементов И соединены соответственно с первым, вторым и ()-м, ()-м входами порогового модуля, девятый вход и выход которого подключены соответственно к третьему входу одиннадцатого элемента ИЛИ и выходу пятнадцатого элемента И.
RU2023117796A 2023-07-06 Пороговый модуль RU2812272C1 (ru)

Publications (1)

Publication Number Publication Date
RU2812272C1 true RU2812272C1 (ru) 2024-01-29

Family

ID=

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU1046932A1 (ru) * 1981-02-23 1983-10-07 Войсковая часть 31303 Пороговый элемент
US5596763A (en) * 1993-11-30 1997-01-21 Texas Instruments Incorporated Three input arithmetic logic unit forming mixed arithmetic and boolean combinations
RU2704735C1 (ru) * 2019-03-11 2019-10-30 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Пороговый модуль
RU2709664C1 (ru) * 2019-03-22 2019-12-19 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Пороговый модуль
RU2714216C1 (ru) * 2019-04-22 2020-02-13 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Пороговый модуль
RU2758800C1 (ru) * 2020-10-28 2021-11-02 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Пороговый модуль

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU1046932A1 (ru) * 1981-02-23 1983-10-07 Войсковая часть 31303 Пороговый элемент
US5596763A (en) * 1993-11-30 1997-01-21 Texas Instruments Incorporated Three input arithmetic logic unit forming mixed arithmetic and boolean combinations
RU2704735C1 (ru) * 2019-03-11 2019-10-30 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Пороговый модуль
RU2709664C1 (ru) * 2019-03-22 2019-12-19 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Пороговый модуль
RU2714216C1 (ru) * 2019-04-22 2020-02-13 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Пороговый модуль
RU2758800C1 (ru) * 2020-10-28 2021-11-02 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Пороговый модуль

Similar Documents

Publication Publication Date Title
RU2701461C1 (ru) Мажоритарный модуль
RU2700554C1 (ru) Мажоритарный модуль
RU2287897C1 (ru) Мажоритарный модуль
RU2704735C1 (ru) Пороговый модуль
RU2812272C1 (ru) Пороговый модуль
RU2703675C1 (ru) Логический преобразователь
RU2697727C2 (ru) Мажоритарный модуль
RU2700553C1 (ru) Мажоритарный модуль
RU2762547C1 (ru) Пороговый модуль
RU2812688C1 (ru) Пороговый модуль
RU2714216C1 (ru) Пороговый модуль
RU2812760C1 (ru) Пороговый модуль
RU2809213C1 (ru) Мажоритарный модуль
RU2812700C1 (ru) Пороговый модуль
RU2676888C1 (ru) Логический модуль
RU2812683C1 (ru) Мажоритарный модуль
RU2789728C1 (ru) Мажоритарный модуль
RU2787338C1 (ru) Логический преобразователь
RU2805141C1 (ru) Мажоритарный модуль
RU2757821C1 (ru) Пороговый модуль
RU2789730C1 (ru) Логический модуль
RU2776923C1 (ru) Мажоритарный модуль
RU2789750C1 (ru) Мажоритарный модуль
RU2791461C1 (ru) Мажоритарный модуль
RU2758188C1 (ru) Логический модуль