RU2733923C1 - Метод приема синхронных данных старт-стопным интерфейсом - Google Patents

Метод приема синхронных данных старт-стопным интерфейсом Download PDF

Info

Publication number
RU2733923C1
RU2733923C1 RU2020107814A RU2020107814A RU2733923C1 RU 2733923 C1 RU2733923 C1 RU 2733923C1 RU 2020107814 A RU2020107814 A RU 2020107814A RU 2020107814 A RU2020107814 A RU 2020107814A RU 2733923 C1 RU2733923 C1 RU 2733923C1
Authority
RU
Russia
Prior art keywords
interface
uart
signal
clock
stop
Prior art date
Application number
RU2020107814A
Other languages
English (en)
Inventor
Александр Игнатов Игнатов
Николай Иванович Смоленцев
Андрей Анатольевич Шабронов
Original Assignee
Федеральное государственное бюджетное образовательное учреждение высшего образования "Сибирский государственный университет телекоммуникаций и информатики" (СибГУТИ)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Федеральное государственное бюджетное образовательное учреждение высшего образования "Сибирский государственный университет телекоммуникаций и информатики" (СибГУТИ) filed Critical Федеральное государственное бюджетное образовательное учреждение высшего образования "Сибирский государственный университет телекоммуникаций и информатики" (СибГУТИ)
Priority to RU2020107814A priority Critical patent/RU2733923C1/ru
Application granted granted Critical
Publication of RU2733923C1 publication Critical patent/RU2733923C1/ru

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus

Abstract

Изобретение относится к измерительной преобразовательной технике, а именно к средствам преобразования интерфейсов. Технический результат заключается в повышении надежности изделий путем устранения промежуточных микропроцессорных устройств. Технический результат достигается за счет способа приема синхронных данных старт-стопным интерфейсом, включающего управляющую систему на основе универсального компьютера, цифровой канал связи с блочной байтовой старт-стопной организацией передачи данных, схему сопряжения с триггером удвоения тактовых сигналов и триггером фиксации синхронных сигналов, управляющим коммутатором выбора кратных сигналов старт-стопного интерфейса, при этом тактовый интервал задается программой от интерфейса UART, а схемой формируется фронт для фиксации бита от интерфейса SPI, и данные от фронта фиксируемого бита передаются в тактовый интервал приема интерфейса UART двумя возможными комбинациями, кратными двум тактам от длительности задаваемого тактового интервала, при котором тактовая синхронизация обеспечивается сигналом UART, и принимаемый байт всегда совпадает по длительности с настройкой режима сигнала UART. 6 ил.

Description

Предлагаемое изобретение относится к измерительной преобразовательной технике, а именно к средствам преобразования интерфейсов, а также может использоваться в различных областях производства и управления.
Известны устройства приема синхронного типа (SPI) сигнала, последующего преобразования в микропроцессоре и передачи данных в интерфейс старт-стопного типа (UART). Эти устройства содержат схемы формирования, кодировки и преобразования с использованием микроконтроллеров, микропроцессоров и компьютеров.
Однако, известные устройства обладают следующими недостатками. Они реализованы в виде микросхем, печатных плат, и т.п. изделий электроники. Они занимают место, имеют вероятность физического износа и поломок. Промышленность выпускает много устройств приема информации с интерфейсами разного типа. Существует много способов преобразования интерфейсов, согласования интерфейсов, статистической обработке и индикации обмена данными. Стоимость преобразующих устройств, приближается к стоимости контролируемых объектов. Схемы преобразования выполняют функции: получение данных по одному
типу интерфейса, команд обработки по заданному алгоритму, формирование сигналов другого типа интерфейса, передача сформированной информации. Эти сложные функции требуют систем анализа команд, их дешифрации и преобразования. Для таких систем требуется отдельное аппаратное и программное сопряжение для передачи данных в компьютер. Такие устройства увеличивают стоимость систем контроля и уменьшают их надежность.
Из известных аналогичных решений наиболее близким по технической сущности к заявляемому методу (прототипом) является модуль преобразования интерфейса [1]. На фигуре 1 представлена блок-схема прототипа. Она состоит из интерфейса USB 1, пластмассового корпуса блока с печатной платой обработки сигналов 2, на которой расположен микропроцессор 3. Это система передает относительно «земли» по проводу TxD и получает по проводу RxD цифровые данные 4. Передача/прием осуществляется по интерфейсу UART старт-стопного типа и не предусматривает другой тип сигналов, например интерфейса SPI. Для подключения других типов интерфейсов используют дополнительные преобразователи SPI в UART [2] на микропроцессорах.
Целью заявленного метода является снижение стоимости систем с разными интерфейсами обмена данных, увеличение надежности изделий путем устранения промежуточных микропроцессорных устройств.
В предлагаемом методе к существующим проводам интерфейса UART (RxD, TxD) добавляется схема сопряжения, которая формирует сигналы сопряжения с интерфейсом SPI без использования отдельных микропроцессоров и работает в условиях «жесткой логики» по сигналам UART.
В SPI фиксируется информация бита по фронту тактового сигнала [5]. В интерфейсе UART информация бита фиксируется по уровню за точно известный тактовый интервал [6]. Чтобы совместить эти интерфейсы и получить информацию побитно, приняты следующие правила работы:
• тактовый интервал задается программно от интерфейса UART;
• в тактовом интервале формируется фронт для фиксации бита от интерфейса SPI;
• данные от фронта фиксируемого бита передаются схемой в тактовый интервал приема интерфейса UART двумя возможными комбинациями, кратными двум тактам от длительности задаваемого тактового интервала.
Таким образом, синхронизация обеспечивается сигналом UART, и принимаемый байт всегда совпадает по длительности с сигналом UART.
На фигуре 2 представлена блочная схема совместной работы UART и SPI интерфейсов с использованием схемы преобразования интерфейса, и
сверху дан внешний вид интерфейсных компонентов. Она состоит из интерфейса USB 1, пластмассового корпуса блока с печатной платой обработки сигналов 2, на которой расположен микропроцессор 3. Выход блока 4 - это интерфейс UART, который принимает и передает сигналы на схему преобразователя интерфейса 5. На выходе схемы преобразователя формируется синхронный интерфейс SPI 6, который подключен к микросхеме МАХ6675 с термопарой К-типа 7. Для конкретности описания последовательности сигналов далее рассматривается пример использования интерфейса SPI АЦП МАХ6675 [3], который работает с термопарой К-типа [4]. Для других устройств с интерфейсом SPI последовательность сигналов будет отличаться лишь количеством сигналов тактовых интервалов. Кроме того, для других устройств потребуется и своя программа обработки данных.
Вместе с тем, если устройства SPI интерфейса не требуются, то схема преобразователя интерфейса может быть отключена по питанию, и не мешать работе по входу UART интерфейса для других возможных подключаемых устройств с UART интерфейсом.
На фигуре 2 показаны только направления информационных сигналов:
• TxD - сигнал интерфейса UART передается в схему преобразования;
• RxD - сигнал интерфейса UART принимается из схемы преобразования и содержит в своем коде информацию о температуре;
• CS - сигнал «выбора кристалла» формируется схемой преобразования и разрешает работу АЦП МАХ6675 по преобразованию температуры в код;
• SCK - сигнал тактовой синхронизации запроса данных о температуре в интерфейс SPI;
• S0 - сигнал данных с «привязкой» к сигналу SCK. При положительном перепаде на SCK считываются данные от S0. При отрицательном перепаде на SCK устанавливаются данные на S0. Это и есть «идея» интерфейса SPI, который работает по фронтам импульсов.
Достоинство интерфейса SPI в точном известном событии (фронт импульса) приема информации. Это обеспечивает ему быстродействие и помехозащищенность. Но для интерфейса UART требуется изменение правила передачи информации.
Предлагаемая схема преобразователя интерфейса представлена на фигуре 3. Она состоит из двух D-триггеров (U1), которые расположены в одном корпусе микросхемы 555ТМ2, и четырех элементов 2И-НЕ с открытым коллектором (ОК), микросхема 555ЛА8 (U2).
Цифрами в окружностях отмечены соответствующие сигналы, представленные на диаграмме фигуры 4.
Триггер U 1.1 работает в режиме счетчика «на два». Вход D-триггера (в.2) соединен с выходом ~Q (в.6). Данный режим включения формирует тактовый сигнал SCK для получения данных от SPI.
Триггер U1.2 работает в режиме фиксации данных от интерфейса SPI по положительному фронту U1.1. Таким образом, триггер U1.2 в каждом тактовом интервале находится в состоянии 0 или 1, что соответствует коду температуры, получаемому от МАХ6675.
Для формирования сигнала UART выходы (в.8, в.9) триггера U1.2 подключены к схеме выбора сигнала на элементах 2И-НЕ U2.1 (в.З) и U2.2 (в.5).
На другие входы элементов U2.1 (в.2) и U2.2 (в.6) поступают сигналы от UART, которые имеют совпадение по фазе и различия по длительности.
Поскольку микросхема U2 имеет тип ОК, то выходы U2.1 (в.1) и U2.2 (в.4) включены вместе, и объединенный сигнал возвращается в UART на вход приема RxD.
Для поддержки режима ОК на все выходы микросхемы U2 включены «подтягивающие» сопротивления R2…R5.
Для устойчивого приема старт-стопного сигнала двух кратных длительностей используется режим передачи/приема 6N1. Передаются
шесть бит без проверки на четность/нечетность. На фигуре 5 изображен сигнал формата 6N1/8N1 интерфейса UART.
Если схема преобразования «выставляет» байт 0, то, внимательно посмотрев на число бит, обнаружим, что количество бит увеличилось до 7, а также присутствует сигнал Start. Бит Stop сместился на один бит.Данный вариант представлен на фигуре 6 сигналом 2.
Но в этом случае приемник UART в режиме 6N1 «удлиненный» сигнал О воспринимает без помех, т.к. принимаемый сигнал бита В6 и Stop перемещается в В7 и Stop. Далее следует высокий уровень сигналами приемник UART подготавливается к приему следующего сигнала. Любой сигнал, который принимается UARTom, всегда имеет время на интервал Stop, и вследствии этого, ошибки не формируются. Предлагаемый метод сопряжения интерфейса UART с интерфейсом SPI можно применять только для режима 6N1 или 7N1, чтобы всегда присутствовали запасные бит приема и бит стопа.
В программе это учитывается следующим образом: передается 32 байта, а принимается 16 байт.
Сигнал сброса формируется диодом D1 и интегрирующей цепью R1C1. Время интеграции выбирается из возможной максимальной скорости передачи/приема UART. Современные адаптеры USB-UART
устойчиво работают со скоростями 2 мегабита в секунду [1], [6], [8]. Этого вполне достаточно для работы с АЦП МАХ6675.
Сигнал сброса для D-триггеров формируется из сигнала сброса для МАХ6675 через элемент 2И-НЕ (U2.3), поскольку требуется положительный уровень во время работы.
Входы S для обоих D-триггеров замкнуты на шину+5 Вольт, т.к. не используются в работе преобразователя интерфейса.
Допускается использовать и отечественные, и зарубежные компоненты, или любые функциональные аналоги по логике работы схемы преобразователя.
Программное обеспечение, для измерения температуры от МАХ6675 через интерфейс USB-UART по данному методу приведено в [7]. Программа поставляется с открытым исходным кодом и может быть реализована на любых языках программирования и операционных системах и показывает принцип формирования синхронизирующего сигнала с двойной кратностью исходного сигнала и получения данных от интерфейса SPI с разной кратностью байта.
Источники информации
1. Блок преобразования интерфейса (прототип): http://mikrol.com/bloki-preobrazovaniya-interfeisov/blok-preobrazovaniva-interfejsov-bpi-452-usb-v-4-kanala-rs-485.html
2. Пример использования прототипа, преобразования SPI в UART. https://soltau.ru/index.php/plis/item/487-preobrazovatel-spi-v-uart-na-verilog
3. Нормализатор сигнала тах6675 https://wiki.iarduino.ru/page/trema-тах6675/
4. Термопара К-типа: https://iarduino.ru/shop/Sensory-Datchiki/termopara-k-tipa.html
5. Синхронный последовательный интерфейс SPI в микроконтроллерах https://www.kit-e.ru/articles/interface/2009_03_53
6. Интерфейсы UART: https://musbench.com/e_digital/uart.html
7. Программа, текст, компилятор, помощь для измерения от МАХ6675: http://shabronov_s2.dyn-dns.ru/temp/uart_max6675_v1/test/
8. Адаптеры UART https://ru.aliexpress.com/price/usb-uart-adapter_price.html

Claims (1)

  1. Способ приема синхронных данных старт-стопным интерфейсом, включающий управляющую систему на основе универсального компьютера, цифровой канал связи с блочной байтовой старт-стопной организацией передачи данных, схему сопряжения с триггером удвоения тактовых сигналов и триггером фиксации синхронных сигналов, управляющим коммутатором выбора кратных сигналов старт-стопного интерфейса, отличающийся тем, что тактовый интервал задается программой от интерфейса UART, а схемой формируется фронт для фиксации бита от интерфейса SPI, и данные от фронта фиксируемого бита передаются в тактовый интервал приема интерфейса UART двумя возможными комбинациями, кратными двум тактам от длительности задаваемого тактового интервала, при котором тактовая синхронизация обеспечивается сигналом UART, и принимаемый байт всегда совпадает по длительности с настройкой режима сигнала UART.
RU2020107814A 2020-02-20 2020-02-20 Метод приема синхронных данных старт-стопным интерфейсом RU2733923C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2020107814A RU2733923C1 (ru) 2020-02-20 2020-02-20 Метод приема синхронных данных старт-стопным интерфейсом

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2020107814A RU2733923C1 (ru) 2020-02-20 2020-02-20 Метод приема синхронных данных старт-стопным интерфейсом

Publications (1)

Publication Number Publication Date
RU2733923C1 true RU2733923C1 (ru) 2020-10-08

Family

ID=72926876

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2020107814A RU2733923C1 (ru) 2020-02-20 2020-02-20 Метод приема синхронных данных старт-стопным интерфейсом

Country Status (1)

Country Link
RU (1) RU2733923C1 (ru)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0632391A2 (en) * 1988-09-14 1995-01-04 National Semiconductor Corporation Universal asynchronous receiver/transmitter
EP1050105B1 (en) * 1998-11-25 2004-02-11 Koninklijke Philips Electronics N.V. A pulse edge detector with double resolution
RU2271069C2 (ru) * 2001-05-14 2006-02-27 Хуавей Текнолоджиз Ко., Лтд. Способ и схема синхронного приема при высокоскоростной передаче данных от абонента на центральный узел в системе оптической передачи данных
US20120005516A1 (en) * 2010-07-02 2012-01-05 International Business Machines Corporation Synchronous clock stop in a multi nodal computer system
US20130064321A1 (en) * 2011-09-14 2013-03-14 Vega Methods for asynchronous serial data transmission using a synchronous serial interface

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0632391A2 (en) * 1988-09-14 1995-01-04 National Semiconductor Corporation Universal asynchronous receiver/transmitter
EP1050105B1 (en) * 1998-11-25 2004-02-11 Koninklijke Philips Electronics N.V. A pulse edge detector with double resolution
RU2271069C2 (ru) * 2001-05-14 2006-02-27 Хуавей Текнолоджиз Ко., Лтд. Способ и схема синхронного приема при высокоскоростной передаче данных от абонента на центральный узел в системе оптической передачи данных
US20120005516A1 (en) * 2010-07-02 2012-01-05 International Business Machines Corporation Synchronous clock stop in a multi nodal computer system
US20130064321A1 (en) * 2011-09-14 2013-03-14 Vega Methods for asynchronous serial data transmission using a synchronous serial interface

Similar Documents

Publication Publication Date Title
JP5541234B2 (ja) トランシーバ
Fang et al. Design and simulation of UART serial communication module based on VHDL
CN101646986B (zh) 基于usb的同步和定时系统
US8290103B2 (en) Method for transmitting parallelization signals of uninterruptible power supplies
CN102713648A (zh) 用于监控频率信号的方法和设备
CN107171728B (zh) 1b4b与曼彻斯特编码的正向、反向传输方法及装置、系统
CN102619501A (zh) 一种石油测井仪中的数据传输系统
RU2733923C1 (ru) Метод приема синхронных данных старт-стопным интерфейсом
CN104536330A (zh) 用于ssi接口绝对值编码器数据通信的装置
CN213363816U (zh) 一种多协议兼容的角度采集系统
CN102957424B (zh) 用于ISO14443 TypeA协议的凹槽信号恢复电路
CN103107877B (zh) 数据传输系统、数据传输方法、接收电路以及接收方法
CN112729311B (zh) 惯导系统采样方法、采样系统
CN203386206U (zh) 一种通过PCI Express接口读取计算机物理内存的设备
CN102411556B (zh) 用于ip核的处理器接口自动生成方法
CN114756498A (zh) 芯片、主控芯片、芯片通信方法、芯片阵列及相关设备
CN106951804B (zh) 一种异步与同步相结合的rfid数字芯片电路结构
CN103679892A (zh) 集成式红外热象仪通讯电路
CN101208863B (zh) 设备之间传输信号的方法和装置
CN114342311A (zh) 用于同步串行数据传输的装置和方法
CN107748805B (zh) 一种用于片上调试的单线接口方法
CN203376748U (zh) 单总线接收逻辑结构
RU2344543C1 (ru) Устройство для приема и синхронизации кодированного сигнала
RU2017213C1 (ru) Устройство для сопряжения электронной вычислительной машины с бытовым магнитофоном
KR20160100363A (ko) 오직 수신기 클록에 의한 CCIe 수신기 로직 레지스터 기입