RU2720556C1 - Автономный вычислительный модуль - Google Patents

Автономный вычислительный модуль Download PDF

Info

Publication number
RU2720556C1
RU2720556C1 RU2019139972A RU2019139972A RU2720556C1 RU 2720556 C1 RU2720556 C1 RU 2720556C1 RU 2019139972 A RU2019139972 A RU 2019139972A RU 2019139972 A RU2019139972 A RU 2019139972A RU 2720556 C1 RU2720556 C1 RU 2720556C1
Authority
RU
Russia
Prior art keywords
computing
module
monitoring
vlsi
group
Prior art date
Application number
RU2019139972A
Other languages
English (en)
Inventor
Ольга Анатольевна Будкина
Константин Игоревич Воротников
Федор Вячеславович Демин
Ольга Олеговна Кандыбина
Виктор Викторович Парамонов
Аркадий Васильевич Симонов
Александр Георгиевич Титов
Александр Альбертович Цыбов
Original Assignee
Федеральное государственное унитарное предприятие "Научно-исследовательский институт "Квант"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Федеральное государственное унитарное предприятие "Научно-исследовательский институт "Квант" filed Critical Федеральное государственное унитарное предприятие "Научно-исследовательский институт "Квант"
Priority to RU2019139972A priority Critical patent/RU2720556C1/ru
Application granted granted Critical
Publication of RU2720556C1 publication Critical patent/RU2720556C1/ru

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F17/00Digital computing or data processing equipment or methods, specially adapted for specific functions

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Software Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Data Mining & Analysis (AREA)
  • Databases & Information Systems (AREA)
  • Mathematical Physics (AREA)
  • Power Sources (AREA)

Abstract

Изобретение относится к области вычислительной техники, в частности к вычислительным устройствам с перестраиваемой архитектурой, использующим программируемые логические интегральные схемы (ПЛИС) и заказные СБИС. Технический результат заключается в увеличении производительности вычислительного модуля, а также расширении как области его применения, так и классов эффективно решаемых им вычислительно сложных задач. Такой результат достигается за счет того, что автономный вычислительный модуль содержит интерфейсную ПЛИС 2, группу из N вычислительных ПЛИС 31, …, 3N, внешний высокоскоростной последовательный порт 4, К групп по N вычислительных СБИС 511, …, 5N1, 5, …, 5, внешний порт 6 контроля и управления ПЛИС, процессорное ядро 7, память 8 конфигурации интерфейсной ПЛИС, блок 9 оперативного реконфигурирования памятей стартовых конфигураций вычислительных ПЛИС, группу из N памятей 101, …, 10N стартовых конфигураций вычислительных ПЛИС, группу из N блоков 111, …, 11N индивидуального контроля и управления питанием вычислительных СБИС, группу из N блоков 121, …, 12N индивидуальной настройки рабочих частот вычислительных СБИС, группу из N Flash памятей 211, …, 21N вычислительных СБИС, оперативную память 23 процессорного ядра, внешний порт 26 консольного управления, блок 27 индикации состояния модуля и внешний порт 36 контроля и управления СБИС. 1 ил.

Description

ОБЛАСТЬ ТЕХНИКИ
Изобретение относится к области вычислительной техники, в частности, к вычислительным устройствам с перестраиваемой архитектурой, использующим программируемые логические интегральные схемы (ПЛИС) и заказные СБИС.
ПРЕДШЕСТВУЮЩИЙ УРОВЕНЬ ТЕХНИКИ
Известен многофункциональный вычислительный модуль (RU №150420 U1, МПК G06F 17/00, заявлено 17.09.2014, опубликовано 20.02.2015, БИ №5), содержащий два внешних порта для обмена информацией, коммутатор PCI-Express, интерфейсную и N вычислительных ПЛИС, объединенных кольцевым высокоскоростным последовательным каналом обмена информацией, блок оперативного конфигурирования ПЛИС, память стартовых конфигураций вычислительных ПЛИС, сетевой порт контроля и управления Ethernet, буферная память управления, блок контроля и управления питанием, блок мониторинга, порт контроля и управления JTAG, память стартовой конфигурации интерфейсной ПЛИС, блок управления ROOT, порт объединения устройств по контролю и управлению, память стартовой настройки коммутатора PCI-Express и группа из N высокоскоростных индивидуальных последовательных каналов обмена информацией между интерфейсной и вычислительными ПЛИС.
Недостатком данного многофункционального вычислительного модуля является невысокая вычислительная мощность при относительно высокой мощности потребления при реализации трудоемких вычислительных алгоритмов.
Причиной, препятствующей достижению технического результата, является то, что при реализации трудоемких вычислительных алгоритмов на вычислительных ПЛИС имеет место большой процент накладных расходов, что уменьшает эффективность использования вычислительных ресурсов, а также невысокие рабочие частоты выполнения операций, что связанно со спецификой внутренней структуры ПЛИС.
Наиболее близким устройством того же назначения, к заявленному изобретению, по совокупности признаков является принятый за прототип вычислительный модуль (RU №2686004 U1, МПК G06F 15/16, заявлен 26.07.2018, опубликован 23.04.2019 Бюл. №19), содержащий коммутатор PCI-Express, интерфейсную ПЛИС, группу из N вычислительных ПЛИС, внешний порт PCI-Express, группу из N вычислительных СБИС, внешний порт контроля и управления модуля JTAG, блок оперативного конфигурирования интерфейсной ПЛИС, память конфигурации интерфейсной ПЛИС, блок оперативного реконфигурирования памятей стартовых конфигураций вычислительных ПЛИС, группу из N памятей стартовых конфигураций вычислительных ПЛИС, группу из N блоков индивидуального контроля и управления питанием вычислительных СБИС, блок мониторинга модуля, группу из N блоков индивидуальной настройки рабочих частот вычислительных СБИС, группу из N индивидуальных блоков мониторинга, сетевой коммутатор Ethernet, группа из N оперативных памятей, блок контроля и управления питанием модуля, блок сопряжения модуля с системой контроля и управления питанием, блок сопряжения модуля с системой мониторинга, внешний сетевой порт модуля, внешний порт мониторинга модуля, внешний порт контроля и управления питанием модуля.
Недостатками данного вычислительного модуля являются ограниченные возможности его применения, невысокая вычислительная мощность и ограниченность классов эффективно решаемых вычислительно сложных задач.
Причиной, препятствующей достижению технического результата является то, что вычислительный модуль предназначен для работы только в составе вычислительных систем, в адресном пространстве управляющих вычислительных машин, и имеет минимальное соотношение применяемых вычислительных СБИС к вычислительным ПЛИС.
ЗАДАЧА ИЗОБРЕТЕНИЯ
Задача, на решение которой направлено предлагаемое изобретение, заключается в создании высокопроизводительного вычислительного модуля широкого применения для эффективного решения различных вычислительно сложных задач.
Техническим результатом предлагаемого изобретения является увеличение производительности вычислительного модуля, а также расширение области применения и классов эффективно решаемых вычислительно сложных задач.
КРАТКОЕ ОПИСАНИЕ СУЩНОСТИ ИЗОБРЕТЕНИЯ
Указанный технический результат при осуществлении изобретения достигается тем, что в автономный вычислительный модуль, содержащий коммутатор 1 высокоскоростных последовательных каналов, интерфейсную ПЛИС 2, группу из N вычислительных ПЛИС 31, …, 3N, внешний высокоскоростной последовательный порт 4, первую группу из N вычислительных СБИС 511, …, 5N1, внешний порт 6 контроля и управления ПЛИС, память 8 конфигурации интерфейсной ПЛИС, блок 9 оперативного реконфигурирования памятей стартовых конфигураций вычислительных ПЛИС, группу из N памятей 101, …, 10N стартовых конфигураций вычислительных ПЛИС, группу из N блоков 111, …, 11N индивидуального контроля и управления питанием вычислительных СБИС, блок 17 автономного мониторинга модуля, группу из N блоков 121, …, 12N индивидуальной настройки рабочих частот вычислительных СБИС, группу из N индивидуальных блоков 131, …, 13N мониторинга вычислительных ПЛИС и вычислительных СБИС, группу из N оперативных памятей 201, …, 20N вычислительных СБИС, блок 14 автономного контроля и управления питанием модуля, блок 15 сопряжения модуля с централизованной системой контроля и управления питанием, блок 18 сопряжения модуля с централизованной системой мониторинга, внешний сетевой порт 22 модуля, внешний порт 19 мониторинга модуля, внешний порт 16 контроля и управления питанием модуля,
причем порты коммутатора 1 соединены высокоскоростным последовательным интерфейсом с интерфейсной ПЛИС 2, внешним высокоскоростным последовательным портом 4 и группой из N высокоскоростных последовательных интерфейсов 251, …, 25N с соответствующими вычислительными ПЛИС 31, …, 3N, каждая из которых соединена индивидуальными двунаправленными информационными шинами 321, …, 32N с соответствующими вычислительными СБИС первой группы 511, …, 5N1,
интерфейсная ПЛИС 2 соединена с памятью конфигурации 8 интерфейсной ПЛИС, блоком 17 автономного мониторинга модуля, блоком 14 автономного контроля и управления питанием, двунаправленной общей шиной 37 конфигурирования с N вычислительными ПЛИС, общей шиной 34 настройки рабочих частот вычислительных СБИС с блоками 121, …, 12N и с блоком 9 оперативного реконфигурирования памятей стартовых конфигураций вычислительных ПЛИС, который соединен с памятями 101, …, 10N стартовых конфигураций вычислительных ПЛИС, которые соединены с соответствующими вычислительными ПЛИС 31, …, 3N индивидуальными шинами 291, …, 29N оперативной реконфигурации памятей стартовых конфигураций и индивидуальными шинами 301, …, 30N реконфигурации вычислительных ПЛИС, а также вычислительные ПЛИС 31, …, 3N соединены индивидуальными шинами с соответствующими блоками 111, …, 11N индивидуального контроля и управления питанием вычислительных СБИС,
кроме того, N блоков 121, …, 12N индивидуальной настройки рабочих частот соединены шинами синхронизации 281, …, 28N с соответствующими СБИС первой группы из N вычислительных СБИС 511, …, 5N1 и индивидуальными шинами 311, …, 31N настройки рабочих частот с соответствующими вычислительными ПЛИС,
причем блок 17 автономного мониторинга модуля соединен общей шиной 35 с N индивидуальными блоками 131, …, 13N мониторинга, каждый из которых соединен индивидуальными шинами мониторинга 331, …, 33N с соответствующими вычислительными ПЛИС, а также блок 17 автономного мониторинга модуля соединен с блоком 18 сопряжения модуля с централизованной системой мониторинга, который подключен к внешнему порту 19 мониторинга модуля,
блок 14 автономного контроля и управления питанием модуля соединен общей шиной с N блоками 111, …, 11N индивидуального контроля и управления питанием вычислительных СБИС и с блоком 15 сопряжения модуля с централизованной системой контроля и управления питанием, который соединен с внешним портом 16 контроля и управления питанием модуля,
дополнительно введены процессорное ядро 7, память 24 стартовой программы процессорного ядра, группа из N Flash памятей 211, …, 21N вычислительных СБИС, оперативная память 23 процессорного ядра, внешний порт 26 консольного управления, блок 27 индикации состояния модуля, внешний порт 36 контроля и управления СБИС и (К-1) групп по N вычислительных СБИС 512 … 5N2, 5 … 5,
причем процессорное ядро 7 соединено с внешним сетевым портом 22 модуля, оперативной памятью 23 процессорного ядра, памятью 24 стартовой программы процессорного ядра и интерфейсной ПЛИС 2, которая соединена с блоком 27 индикации состояния модуля, внешним портом 26 консольного управления, а вычислительные ПЛИС 31, …, 3N соединены с соответствующими Flash памятями 211, …, 21N, оперативными памятями 201, …, 20N и индивидуальными двунаправленными информационными шинами 321, …, 32N с соответствующими одноименными вычислительными СБИС из (К-1) групп по N вычислительных СБИС, которые соединены шинами синхронизации 281, …, 28N с блоками 121, …, 12N, кроме того все К групп вычислительных СБИС 511 … 5N1, 5 … 5 подключены к внешнему порту 36 контроля и управления СБИС, а вычислительные ПЛИС 31, …, 3N совместно с интерфейсной ПЛИС 2 подключены к внешнему порту 6 контроля и управления ПЛИС.
КРАТКОЕ ОПИСАНИЕ ЧЕРТЕЖЕЙ
На фиг. 1 приведена функциональная схема автономного вычислительного модуля.
На фиг. 1 и в тексте приняты следующие сокращения и обозначения:
N - количество вычислительных ПЛИС;
К - количество вычислительных СБИС у одной вычислительной ПЛИС;
1 - коммутатор высокоскоростных последовательных каналов;
2 - интерфейсная ПЛИС;
31, …, 3N - группа из N вычислительных ПЛИС;
4 - внешний высокоскоростной последовательный порт;
511 … 5N1, …, 5 … 5 - К групп по N вычислительных СБИС;
6 - внешний порт контроля и управления ПЛИС;
7 - процессорное ядро;
8 - память конфигурации интерфейсной ПЛИС;
9 - блок оперативного реконфигурирования памятей стартовых конфигураций вычислительных ПЛИС;
101, …, 10N - группа из N памятей стартовых конфигураций вычислительных ПЛИС;
111, …, 11N - группа из N блоков индивидуального контроля и управления питанием вычислительных СБИС;
121, …, 12N - группа из N блоков индивидуальной настройки рабочих частот вычислительных СБИС;
131, …, 13N - группа из N индивидуальных блоков мониторинга вычислительных ПЛИС и вычислительных СБИС;
14 - блок автономного контроля и управления питанием модуля;
15 - блок сопряжения модуля с централизованной системой контроля и управления питанием;
16 - внешний порт контроля и управления питанием модуля;
17 - блок автономного мониторинга модуля;
18 - блок сопряжения модуля с централизованной системой мониторинга;
19 - внешний порт мониторинга модуля;
201, …, 20N - группа из N оперативных памятей вычислительных СБИС;
211, …, 21N - группа из N Flash памятей вычислительных СБИС;
22 - внешний сетевой порт модуля;
23 - оперативная память процессорного ядра;
24 - память стартовой программы процессорного ядра;
251, …, 25N - группа из N высокоскоростных последовательных интерфейсов между коммутатором высокоскоростных последовательных каналов и вычислительными ПЛИС;
26 - внешний порт консольного управления модуля;
27 - блок индикации состояния модуля;
281, …, 28N - группа из N индивидуальных шин синхронизации вычислительных СБИС;
291, …, 29N - группа из N индивидуальных шин оперативной реконфигурации памятей стартовых конфигураций вычислительных ПЛИС;
301, …, 30N - группа из N индивидуальных шин реконфигурации вычислительных ПЛИС;
311, …, 31N - группа из N индивидуальных шин настройки рабочих частот вычислительных СБИС;
321, …, 32N - группа из N индивидуальных двунаправленных информационных шин между вычислительными ПЛИС и вычислительных СБИС;
331, … 33N - группа из N индивидуальных шин мониторинга вычислительных ПЛИС;
34 - общая шина настройки рабочих частот вычислительных СБИС;
35 - общая шина мониторинга модуля;
36 - внешний порт контроля и управления СБИС.
37 - двунаправленная общая шина конфигурирования вычислительных ПЛИС 31, …, 3N.
ПОДРОБНОЕ ОПИСАНИЕ СУЩНОСТИ ИЗОБРЕТЕНИЯ
Процессорное ядро 7 предназначено для организации автономного режима (без управляющей вычислительной машины, в собственном адресном пространстве) работы вычислительного модуля, распределения фрагментов вычислительных задач между вычислительными ПЛИС 31, …, 3N и СБИС 511 … 5N1, …, 5 … 5, обеспечения взаимодействия с внешними компонентами по сетевому интерфейсу Ethernet. В зависимости от исполнения может быть реализовано на процессоре Cortex, в случае применения систем на кристалле (ZYNQ), а может быть реализовано и на ресурсах интерфейсной ПЛИС 2 (процессоре MicroBlaze), в случае применения микросхем фирмы Xilinx (Spartan/Virtex/Kintex/Artix).
Оперативная память 23 процессорного ядра предназначена для функционирования операционной системы (например, Linux), исполнительных программ, хранения исходных данных и результатов работы программ, а также хранения информации о текущем состоянии вычислительного модуля.
Память стартовой программы 24 предназначена для хранения и запуска после включения питания стартового загрузчика процессорного ядра, который обеспечивает инициализацию сетевого протокола по внешнему сетевому порту 22 модуля, необходимого для загрузки операционной системы и исполнительных программ.
Внешний порт 26 консольного управления предназначен для организации взаимодействия с вычислительным модулем без подключения его по внешнему сетевому порту 22 к общей сети Ethernet при отладке программ и контроля функционирования его компонент.
Блок 27 индикации состояния предназначен для поддержки визуального контроля состояния вычислительного модуля с целью оперативного принятия решений оператором при различных ситуациях, как в процессе отладки программ, так и в процессе его эксплуатации.
Коммутатор 1 высокоскоростных последовательных каналов предназначен для организации обмена информацией процессорного ядра 7 и интерфейсной ПЛИС 2 с N вычислительными ПЛИС 31, …, 3N и организации взаимодействия N вычислительных ПЛИС 31, …, 3N между собой. Коммутатор 1 содержит N+2 высокоскоростных порта, которые соединены с внешним портом 4, интерфейсной ПЛИС 2 с N вычислительными ПЛИС 31, …, 3N.
Внешний высокоскоростной последовательный порт 4 предназначен как для подключения к управляющей вычислительной машине, так и для объединения вычислительных модулей между собой в вычислительных системах при организации различных вычислительных структур.
Вычислительные ПЛИС 31, …, 3N предназначены для осуществления высокопроизводительной предварительной обработки поступающих входных данных, последующей дообработки результатов работы вычислительных СБИС. Кроме того, вычислительные ПЛИС 31, …, 3N осуществляют реконфигурацию собственных памятей 101, …, 10N, стартовых конфигураций, обмен информацией с индивидуальными блоками 131, …, 13N мониторинга, блоками 121, …, 12N индивидуальной настройке рабочих частот и блоками 111, …, 11N, индивидуального контроля и управления питанием, обеспечивая тем самым управление питанием вычислительных СБИС и осуществляя настройку частоты их работы.
Вычислительные СБИС 511 … 5N1, …, 5 … 5 являются заказными компонентами и предназначены для осуществления как прямой схемотехнической реализации критических участков трудоемких фрагментов вычислительных алгоритмов, так и выполнения программно-аппаратной обработки данных для более широких классов вычислительно сложных задач, используя Flash память 211, …, 21N для хранения кодов выполняемых программ, а оперативную память 201, …, 20N для хранения данных и промежуточных результатов.
Интерфейсная ПЛИС 2 предназначена для организации обмена информацией с блоком мониторинга вычислительного модуля 17, с блоком контроля и управления питанием вычислительного модуля 14, с блоками индивидуальной настройки рабочих частот 121, …, 12N вычислительных СБИС по общей шине настройки 34, для оперативного конфигурирования вычислительных ПЛИС 31, …, 3N по двунаправленной общей шине конфигурирования и реконфигурирования памятей стартовых конфигураций 101, …, 10N вычислительных ПЛИС путем взаимодействия с блоком 9 оперативного реконфигурирования, а также для организации взаимодействия компонент вычислительного модуля по внешнему порту 26 консольного управления, для организации взаимодействия с блоком индикации 27 по отображению текущего состояния вычислительного модуля, и обеспечения обмена процессорного ядра 7 и управляющей вычислительной машины с вычислительными ПЛИС 31, …, 3N по высокоскоростным последовательным интерфейсам 251, …, 25N.
Память 8 конфигурации интерфейсной ПЛИС 2, предназначенной для хранения ее рабочей конфигурации, которая загружается в нее по включению питания.
Памяти 101, …, 10N стартовых конфигураций вычислительных ПЛИС 31, …, 3N предназначены для хранения индивидуальных стартовых конфигураций вычислительных ПЛИС 31, …, 3N, которые загружаются в них по включению питания и могут быть как одинаковыми, так и различными.
Внешний порт 6 контроля и управления ПЛИС предназначен для организации контроля и управления интерфейсной ПЛИС 2 и вычислительными ПЛИС 31, …, 3N средствами САПР ПЛИС на этапе настройки модуля, а также для диагностики неисправностей.
Блок 14 автономного контроля и управления питанием вычислительного модуля предназначен для контроля уровней напряжения питания и управления включением источников питания модуля, посредством группы из N блоков 111, …, 11N индивидуального контроля и управления питанием вычислительных СБИС, и взаимодействия с централизованной системой контроля и управления питанием посредством блока 15 сопряжения модуля с системой контроля и управления питанием через внешний порт 16 контроля и управления питанием вычислительного модуля.
Группа из N блоков 111, …, 11N индивидуального контроля и управления питанием вычислительных СБИС предназначена для реализации возможности независимого контроля и управления питанием вычислительными ПЛИС 31, …, 3N одноименных N групп из К вычислительных СБИС.
Группа из N блоков 131, …, 13N индивидуального мониторинга вычислительных ПЛИС и СБИС предназначена для реализации возможности независимого мониторинга температурного режима вычислительных ПЛИС и вычислительных СБИС.
Блок 17 мониторинга вычислительного модуля предназначен для контроля температурного режима вычислительных ПЛИС и вычислительных СБИС путем взаимодействия с группой из N блоков 131, …, 13N индивидуального мониторинга по общей шине мониторинга модуля 35 и по индивидуальным шинам 331, …, 33N мониторинга вычислительных ПЛИС с использованием датчиков температуры, встроенных в вычислительные ПЛИС и вычислительные СБИС (датчики температуры на фиг. 1 не показаны). Блок 17 мониторинга вычислительного модуля также осуществляет взаимодействие с внешней системой мониторинга посредством блока 18 сопряжения модуля с централизованной системой мониторинга через внешний порт 19 мониторинга вычислительного модуля.
Блоки 121, …, 12N настройки рабочих частот предназначены для обеспечения требуемыми индивидуальными рабочими частотами соответствующих одноименных N групп по К вычислительных СБИС, с управлением от интерфейсной ПЛИС 2 по общей шине 34 настройки рабочих частот вычислительных СБИС, или от одноименных вычислительных ПЛИС 31, …, 3N по индивидуальным шинам 311, …, 31N настройки рабочих частот вычислительных СБИС.
Группа из N оперативных памятей 201, …, 20N предназначена для буферизации очередных заданий, обрабатываемых данных и полученных результатов при использовании заказных вычислительных СБИС с прямой схемотехнической реализацией критических участков трудоемких фрагментов вычислительных алгоритмов, и для хранения исполняемых модулей программ и промежуточных результатов при использовании заказных вычислительных СБИС с программной обработкой.
Внешний порт 36 контроля и управления СБИС предназначен для организации контроля и управления вычислительными СБИС средствами САПР СБИС на этапе настройки вычислительного модуля и для диагностики неисправностей.
Группа из N Flash памятей 211, …, 21N предназначена для хранения выполняемых программ при использовании вычислительных СБИС с программной реализацией трудоемких фрагментов вычислительных алгоритмов.
В зависимости от условий исполнения и применения вычислительный модуль может работать в следующих режимах:
1. В составе вычислительной системы в едином адресном пространстве, с единым питанием и охлаждением, подключенным к общей высокоскоростной последовательной сети (например, PCI-Express) вычислительной системы через внешние порты 4 и к централизованной системе мониторинга через внешний порт 19 мониторинга.
2. В составе вычислительной системы в адресном пространстве процессорного ядра 7, с единым питанием и охлаждением, подключенным к общей сети Ethernet вычислительной системы и к централизованной системе мониторинга через внешний порт 19 мониторинга, и с возможностью объединения с аналогичными модулями по высокоскоростному последовательному интерфейсу (например, PCI-Express) через внешние порты 4.
3. В автономном режиме в адресном пространстве процессорного ядра 7 и с независимыми системами питания и охлаждения, подключенным к любой пользовательской сети Ethernet, и с возможностью объединения с аналогичными модулями по высокоскоростному последовательному интерфейсу (например, PCI-Express) через внешние порты 4.
Первый режим работы практически полностью совпадает с режимом работы прототипа. Соотношение вычислительных СБИС и вычислительных ПЛИС зависит от конструктивных возможностей исполнения вычислительного модуля и обеспечивает увеличение вычислительной мощности модуля (при использовании однотипных СБИС) и расширение классов эффективно решаемых задач (при использовании различных СБИС).
Второй режим работы по отношению к прототипу, позволяет также увеличивать вычислительную мощность системы за счет подключения практически неограниченного количества дополнительных вычислительных модулей по сетевому интерфейсу Ethernet, не требующему распределения в адресном пространстве управляющих вычислительных машин, и осуществлять гибкое (программное) перераспределение вычислительных ресурсов между выполняемыми задачами в пределах сети Ethernet вычислительной системы.
Третий, автономный, режим работы расширяет область применения вычислительных модулей за счет реализации возможности использования их вычислительных ресурсов всеми агентами пользовательской сети Ethernet, к которой они подключены, в силу использования независимых систем питания и охлаждения, а также наличия собственной операционной системы у процессорного ядра 7, позволяющей формировать внутреннее адресное пространство для осуществления взаимодействий последнего с вычислительными компонентами (ПЛИС, СБИС), управлять включением и выключением источников питания и осуществлять мониторинг состояния компонент вычислительного модуля.
Питание автономного вычислительного модуля может осуществляться, например, от стандартного источника АТХ постоянным током первичными напряжениями +12V и +5V (в автономном режиме +5VSB), при этом питание вычислительных ПЛИС и СБИС осуществляется от +12V, а питание системной ПЛИС, процессорного ядра с его памятью от +5V (в автономном режиме +5VSB) через внешние разъемы (на чертеже не показаны) через соответствующие преобразователи напряжения, расположенные на вычислительном модуле (на чертеже не показаны). Так как питание +5VSB всегда присутствует на выходе источника АТХ при подключении его к первичному питанию ~220V и используется для питания компонент, осуществляющих управление его включением.
Предлагаемый автономный вычислительный модуль работает следующим образом.
После централизованной подачи первичного питания +5V и +12V на вычислительный модуль в первом и втором режимах осуществляется загрузка рабочей конфигурации в интерфейсную ПЛИС 2 из памяти 8 конфигурации интерфейсной ПЛИС и стартовые конфигурации в вычислительные ПЛИС 31, …, 3N из соответствующих памятей 101, …, 10N стартовых конфигураций.
При работе вычислительных ПЛИС в первом режиме по высокоскоростному последовательному интерфейсу PCI-Express требуется перезагрузка операционной системы управляющей вычислительной машины для распределения всех ПЛИС и портов коммутатора 1 как агентов PCI-Express в ее адресном пространстве.
При работе во втором режиме перезагрузка операционной системы управляющей вычислительной машины необходима только в случае объединения вычислительного модуля по высокоскоростному последовательному интерфейсу через внешний высокоскоростной последовательный порт 4 с последовательным интерфейсом PCI-Express управляющей вычислительной машины.
В третьем режиме после подачи первичного питания +5VSB осуществляется загрузка рабочей конфигурации только в интерфейсную ПЛИС 2, а стартовые конфигурации в вычислительные ПЛИС 31, …, 3N загружаются только после прихода в процессорное ядро 7 сетевой команды "Включить питание АТХ", после выполнения которой включается источник +12V. При работе в данном режиме вычислительных ПЛИС даже по высокоскоростному последовательному интерфейсу PCI-Express перезагрузки операционной системы не требуется, так как распределение всех ПЛИС и портов коммутатора 1 как агентов PCI-Express осуществляется в адресном пространстве процессорного ядра 7.
При использовании модулей для решения задач в первом режиме осуществляется обмен очередными данными и результатами между вычислительными ПЛИС 31, …, 3N и управляющей вычислительной машиной по высокоскоростному последовательному интерфейсу через внешний порт 4 (например, PCI-Express). Каждая транзакция сопровождается отправкой вычислительным ПЛИС 31, …, 3N слова состояния о ее завершении, для перехода к следующей транзакции. Информация о состоянии вычислительного модуля формируется интерфейсной ПЛИС 2 в виде кадра состояния вычислительного модуля, который, в зависимости от организации системы мониторинга, может либо оставаться в памяти управляющей вычислительной машины, либо посредством блока 18 сопряжения модуля с централизованной системой мониторинга через внешний порт 19 мониторинга модуля направляться дальше для хранения, анализа и принятия решений о дальнейшем управлении вычислительным модулем. При этом высокоскоростной внешний порт 4 полностью освобождается от передачи информации о мониторинге, что в среднем на 10-15% увеличивает суммарное время взаимодействия вычислительных ПЛИС 31, …, 3N на обмен данными и результатами выполнения задач пользователей по данному порту, что увеличивает и производительность модуля.
При использовании вычислительных модулей для решения задач во втором и в третьем, автономном, режимах в качестве управляющей вычислительной машины для вычислительных ПЛИС 31, …, 3N фактически выступает процессорное ядро 7, взаимодействующее с ними по высокоскоростному последовательному интерфейсу через коммутатор 1 (например, PCI-Express). Информация о состоянии вычислительного модуля формируется интерфейсной ПЛИС 2 также в виде кадра состояния вычислительного модуля, который может либо оставаться в памяти процессорного ядра 7, либо передаваться им через высокоскоростной внешний сетевой порт 22 модуля дальше в сеть.
Объединение вычислительных модулей по внешнему высокоскоростному последовательному порту 4 при использовании для обмена интерфейса PCI-Express и работе модулей в различных адресных пространствах должно осуществляться через непрозрачный порт (NT) у одного из модулей, при этом порт PCI-Express другого модуля должен быть выходным (DS). Подключение вычислительных модулей к управляющей вычислительной машине для работы в ее адресном пространстве осуществляется через входной порт (US), при этом порт PCI-Express управляющей машины должен быть выходным (DS). Настройка режима работы внешнего высокоскоростного последовательного порта 4 может осуществляться программным или аппаратным путем (на чертеже не показано).
В предлагаемом модуле имеется возможность отключать питание не только у вычислительных СБИС, а и у соответствующих им вычислительных ПЛИС, что осуществляется интерфейсной ПЛИС 2 посредством блока 14 контроля и управления питанием модуля.
Применение в предлагаемом вычислительном модуле расширенного набора вычислительных СБИС позволяет значительно расширить классы решаемых модулем задач.
ПРИМЕР ОСУЩЕСТВЛЕНИЯ ИЗОБРЕТЕНИЯ
Предлагаемый вычислительный модуль может быть выполнен на следующих элементах:
коммутатор 1 высокоскоростных последовательных каналов - в зависимости от типов используемых каналов может быть реализован, на микросхеме РЕХ8732 фирмы PLX Technology (при использовании высокоскоростных последовательных каналов PCI-Express) или ресурсах интерфейсной ПЛИС 2 (при реализации уникальных каналов);
интерфейсная ПЛИС 2 и процессорное ядро 7 - на микросхеме фирмы Xilinx ZYNQ-7 XC7Z007S-2CLG400E;
вычислительные ПЛИС 31, …, 3N - на микросхемах фирмы Xilinx Spartan-7 XC7S75-2FGGA484C;
память стартовой программы 24 процессорного ядра 7 и Flash памяти 211, …, 21N программ СБИС - на микросхемах на SPI-памяти N25Q064A11EF640;
оперативные памяти 201, …, 20N и 23 - на микросхемах MT46H128M16LFDD-48;
памяти 101, …, 10N стартовых конфигураций вычислительных ПЛИС и память 8 конфигурации интерфейсной ПЛИС - на микросхемах на SPI-памяти N25Q064A11EF640;
порты 6 и 36 контроля и управления ПЛИС и СБИС - с использованием штатных разъема MOLEX и микросхем CPLD ХС2С64А;
блоки 17 и 131, …, 13N мониторинга - на микросхемах TMP461AIRUNT и МАХ1239ЕЕЕ;
блоки 121, …, 12N настройки рабочих частот вычислительных СБИС - на микросхемах 570FCA000133DG.
Предлагаемый вычислительный модуль может быть выполнен в виде плат, устанавливаемых в отдельные корпуса, как с собственным источником питания АТХ, так и с внешним.
Охлаждение модулей осуществляется воздушным потоком, формируемым блоком вентиляторов (на чертеже не показан), проходящим через радиаторы их компонент (на чертеже не показаны) и выбираемыми в зависимости от мощности их потребления. Скорость вращения вентиляторов регулируется в зависимости от текущей температуры вычислительных ПЛИС и СБИС блоком 17 автономного мониторинга при автономном режиме, или централизованной системой мониторинга по информации, получаемой с внешних портов 19 мониторинга модулей.
Вышеизложенные сведения позволяют сделать вывод, что предлагаемый вычислительный модуль соответствует заявляемому техническому результату - увеличение производительности вычислительного модуля, а также расширение области его применения и классов эффективно решаемых вычислительно сложных задач.

Claims (1)

  1. Автономный вычислительный модуль, содержащий коммутатор (1) высокоскоростных последовательных каналов, интерфейсную ПЛИС (2), группу из N вычислительных ПЛИС (31, …, 3N), внешний высокоскоростной последовательный порт (4), первую группу из N вычислительных СБИС (511, …, 5N1), внешний порт (6) контроля и управления ПЛИС, память (8) конфигурации интерфейсной ПЛИС, блок (9) оперативного реконфигурирования памятей стартовых конфигураций вычислительных ПЛИС, группу из N памятей (101, …, 10N) стартовых конфигураций вычислительных ПЛИС, группу из N блоков (111, …, 11N) индивидуального контроля и управления питанием вычислительных СБИС, блок (17) автономного мониторинга модуля, группу из N блоков (121, …, 12N) индивидуальной настройки рабочих частот вычислительных СБИС, группу из N индивидуальных блоков (131, …, 13N) мониторинга вычислительных ПЛИС и вычислительных СБИС, группу из N оперативных памятей (201, …, 20N) вычислительных СБИС, блок (14) автономного контроля и управления питанием модуля, блок (15) сопряжения модуля с централизованной системой контроля и управления питанием, блок (18) сопряжения модуля с централизованной системой мониторинга, внешний сетевой порт (22) модуля, внешний порт (19) мониторинга модуля, внешний порт (16) контроля и управления питанием модуля, причем порты коммутатора (1) соединены высокоскоростным последовательным интерфейсом с интерфейсной ПЛИС (2), внешним высокоскоростным последовательным портом (4) и группой из N высокоскоростных последовательных интерфейсов (251, …, 25N) с соответствующими вычислительными ПЛИС (31, …, 3N), каждая из которых соединена индивидуальными двунаправленными информационными шинами (321, …, 32N) с соответствующими вычислительными СБИС первой группы (511, …, 5N1), интерфейсная ПЛИС (2) соединена с памятью конфигурации (8) интерфейсной ПЛИС, блоком (17) автономного мониторинга модуля, блоком (14) автономного контроля и управления питанием, двунаправленной общей шиной (37) конфигурирования с N вычислительными ПЛИС, общей шиной (34) настройки рабочих частот вычислительных СБИС с блоками (121, …, 12N) и с блоком (9) оперативного реконфигурирования памятей стартовых конфигураций вычислительных ПЛИС, который соединен с памятями (101, …, 10N) стартовых конфигураций вычислительных ПЛИС, которые соединены с соответствующими вычислительными ПЛИС (31, …, 3N) индивидуальными шинами (291, …, 29N) оперативной реконфигурации памятей стартовых конфигураций и индивидуальными шинами (301, …, 30N) реконфигурации вычислительных ПЛИС, а также вычислительные ПЛИС (31, …, 3N) соединены индивидуальными шинами с соответствующими блоками (111, …, 11N) индивидуального контроля и управления питанием вычислительных СБИС, кроме того, N блоков (121, …, 12N) индивидуальной настройки рабочих частот соединены шинами синхронизации (281, …, 28N) с соответствующими СБИС первой группы из N вычислительных СБИС (511, …, 5N1) и индивидуальными шинами (311, …, 31N) настройки рабочих частот с соответствующими вычислительными ПЛИС, причем блок (17) автономного мониторинга модуля соединен общей шиной (35) с N индивидуальными блоками (131, …, 13N) мониторинга, каждый из которых соединен индивидуальными шинами мониторинга (331, …, 33N) с соответствующими вычислительными ПЛИС, а также блок (17) автономного мониторинга модуля соединен с блоком (18) сопряжения модуля с централизованной системой мониторинга, который подключен к внешнему порту (19) мониторинга модуля, блок (14) автономного контроля и управления питанием модуля соединен общей шиной с N блоками (111, …, 11N) индивидуального контроля и управления питанием вычислительных СБИС и с блоком (15) сопряжения модуля с централизованной системой контроля и управления питанием, который соединен с внешним портом (16) контроля и управления питанием модуля, отличающийся тем, что в него дополнительно введены процессорное ядро (7), память (24) стартовой программы процессорного ядра, группа из N Flash памятей (211, …, 21N) вычислительных СБИС, оперативная память (23) процессорного ядра, внешний порт (26) консольного управления, блок (27) индикации состояния модуля, внешний порт (36) контроля и управления СБИС и (К-1) групп по N вычислительных СБИС (512, …, 5N2, …, 5, …, 5), причем процессорное ядро (7) соединено с внешним сетевым портом (22) модуля, оперативной памятью (23) процессорного ядра, памятью (24) стартовой программы процессорного ядра и интерфейсной ПЛИС (2), которая соединена с блоком (27) индикации состояния модуля, внешним портом (26) консольного управления, а вычислительные ПЛИС (31, …, 3N) соединены с соответствующими Flash памятями (211, …, 21N), оперативными памятями (201, …, 20N) и индивидуальными двунаправленными информационными шинами (321, …, 32N) с соответствующими одноименными вычислительными СБИС из (К-1) групп по N вычислительных СБИС, которые соединены шинами синхронизации (281, …, 28N) с блоками (121, …, 12N), кроме того, все К групп вычислительных СБИС (511, …, 5N1, …, 5, ..., 5) подключены к внешнему порту (36) контроля и управления СБИС, а вычислительные ПЛИС (31, …, 3N) совместно с интерфейсной ПЛИС (2) подключены к внешнему порту (6) контроля и управления ПЛИС.
RU2019139972A 2019-12-06 2019-12-06 Автономный вычислительный модуль RU2720556C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2019139972A RU2720556C1 (ru) 2019-12-06 2019-12-06 Автономный вычислительный модуль

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2019139972A RU2720556C1 (ru) 2019-12-06 2019-12-06 Автономный вычислительный модуль

Publications (1)

Publication Number Publication Date
RU2720556C1 true RU2720556C1 (ru) 2020-05-12

Family

ID=70735094

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2019139972A RU2720556C1 (ru) 2019-12-06 2019-12-06 Автономный вычислительный модуль

Country Status (1)

Country Link
RU (1) RU2720556C1 (ru)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2748299C1 (ru) * 2020-10-02 2021-05-21 Федеральное государственное унитарное предприятие "Научно-исследовательский институт "Квант" Автономный вычислительный модуль с субмодулями
RU207176U1 (ru) * 2021-06-25 2021-10-15 федеральное государственное бюджетное образовательное учреждение высшего образования "Российский государственный университет им. А.Н. Косыгина (Технологии. Дизайн. Искусство)" Устройство для управления конфигурацией вычислительной системы
RU2795419C1 (ru) * 2022-10-28 2023-05-03 Федеральное государственное унитарное предприятие "Научно-исследовательский институт "Квант" Тестер-верификатор

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU126236U1 (ru) * 2012-06-05 2013-03-20 Федеральное государственное унитарное предприятие "Научно-исследовательский институт "Квант" Вычислительное устройство
RU150420U1 (ru) * 2014-09-17 2015-02-20 Федеральное государственное унитарное предприятие "Научно-исследовательский институт "Квант" Многофункциональный вычислительный модуль
RU156778U1 (ru) * 2015-04-10 2015-11-20 Федеральное государственное унитарное предприятие "Научно-исследовательский институт "Квант" Реконфигурируемая вычислительная система
US9563599B2 (en) * 2013-11-04 2017-02-07 Lewis Rhodes Labs, Inc. Computing architecture for operating on sequential data
RU2686004C1 (ru) * 2018-07-26 2019-04-23 Федеральное государственное унитарное предприятие "Научно-исследовательский институт "Квант" Вычислительный модуль

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU126236U1 (ru) * 2012-06-05 2013-03-20 Федеральное государственное унитарное предприятие "Научно-исследовательский институт "Квант" Вычислительное устройство
US9563599B2 (en) * 2013-11-04 2017-02-07 Lewis Rhodes Labs, Inc. Computing architecture for operating on sequential data
RU150420U1 (ru) * 2014-09-17 2015-02-20 Федеральное государственное унитарное предприятие "Научно-исследовательский институт "Квант" Многофункциональный вычислительный модуль
RU156778U1 (ru) * 2015-04-10 2015-11-20 Федеральное государственное унитарное предприятие "Научно-исследовательский институт "Квант" Реконфигурируемая вычислительная система
RU2686004C1 (ru) * 2018-07-26 2019-04-23 Федеральное государственное унитарное предприятие "Научно-исследовательский институт "Квант" Вычислительный модуль

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2748299C1 (ru) * 2020-10-02 2021-05-21 Федеральное государственное унитарное предприятие "Научно-исследовательский институт "Квант" Автономный вычислительный модуль с субмодулями
RU207176U1 (ru) * 2021-06-25 2021-10-15 федеральное государственное бюджетное образовательное учреждение высшего образования "Российский государственный университет им. А.Н. Косыгина (Технологии. Дизайн. Искусство)" Устройство для управления конфигурацией вычислительной системы
RU2795419C1 (ru) * 2022-10-28 2023-05-03 Федеральное государственное унитарное предприятие "Научно-исследовательский институт "Квант" Тестер-верификатор

Similar Documents

Publication Publication Date Title
RU2720556C1 (ru) Автономный вычислительный модуль
US8793480B2 (en) Updating programmable logic devices in a multi-node system configured for symmetric multiprocessing
RU2413655C2 (ru) Модульная система авионики самолета
US9652252B1 (en) System and method for power based selection of boot images
RU168565U1 (ru) Реконфигурируемый вычислительный модуль
JP2001068993A (ja) 情報処理システム
RU156778U1 (ru) Реконфигурируемая вычислительная система
JP2000311156A (ja) 再構成可能並列計算機
KR20150100042A (ko) 3차원 다이 스택 디램에서의 가속 시스템
US20160048184A1 (en) Sharing firmware among agents in a computing node
RU2686004C1 (ru) Вычислительный модуль
RU150420U1 (ru) Многофункциональный вычислительный модуль
US7647485B2 (en) Data processing system for debugging utilizing halts in a parallel device
JP6689824B2 (ja) サブシステム電力管理制御
RU144357U1 (ru) Реконфигурируемый вычислительный модуль
RU174347U1 (ru) Вычислительный модуль
RU166961U1 (ru) Вычислительный модуль
RU2677363C1 (ru) Реконфигурируемая вычислительная система
US11029964B1 (en) Booting a system-on-chip
RU2713757C1 (ru) Реконфигурируемая вычислительная система
Monopoli et al. Exploiting fpga dynamic partial reconfiguration for a soft gpu-based system-on-chip
RU2748299C1 (ru) Автономный вычислительный модуль с субмодулями
RU2202123C2 (ru) Параллельная вычислительная система с программируемой архитектурой
RU2699254C1 (ru) Реконфигурируемая вычислительная система с многоуровневой подсистемой мониторинга и управления
KR20230156074A (ko) 다수의 라디오 아키텍처를 인에이블하는 재구성 가능한 믹서 설계