RU144357U1 - Реконфигурируемый вычислительный модуль - Google Patents

Реконфигурируемый вычислительный модуль Download PDF

Info

Publication number
RU144357U1
RU144357U1 RU2014114409/08U RU2014114409U RU144357U1 RU 144357 U1 RU144357 U1 RU 144357U1 RU 2014114409/08 U RU2014114409/08 U RU 2014114409/08U RU 2014114409 U RU2014114409 U RU 2014114409U RU 144357 U1 RU144357 U1 RU 144357U1
Authority
RU
Russia
Prior art keywords
fpga
interface
computing
pci
monitoring
Prior art date
Application number
RU2014114409/08U
Other languages
English (en)
Inventor
Ольга Анатольевна Будкина
Константин Игоревич Воротников
Таисия Михайловна Пестерева
Аркадий Васильевич Симонов
Антон Сергеевич Степанов
Александр Георгиевич Титов
Original Assignee
Федеральное государственное унитарное предприятие "Научно-исследовательский институт "Квант"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Федеральное государственное унитарное предприятие "Научно-исследовательский институт "Квант" filed Critical Федеральное государственное унитарное предприятие "Научно-исследовательский институт "Квант"
Priority to RU2014114409/08U priority Critical patent/RU144357U1/ru
Application granted granted Critical
Publication of RU144357U1 publication Critical patent/RU144357U1/ru

Links

Landscapes

  • Stored Programmes (AREA)
  • Logic Circuits (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)

Abstract

Реконфигурируемый вычислительный модуль, содержащий два внешних порта для обмена информацией, коммутатор PCI-Express, интерфейсную и восемь вычислительных ПЛИС, каждая из которых содержит высокоскоростной последовательный интерфейс PCI-Express, причем порты коммутатора PCI-Express соединены с внешними портами модуля и с интерфейсами PCI-Express интерфейсной ПЛИС и восемью вычислительными ПЛИС, объединенных кольцевым высокоскоростным последовательным каналом обмена информацией между интерфейсной ПЛИС и N вычислительными ПЛИС, организованным на базе двух дополнительных независимых высокоскоростных последовательных портов обмена информацией, введенных у интерфейсной ПЛИС и каждой из восьми вычислительных ПЛИС, отличающийся тем, что в него дополнительно введены блок оперативного конфигурирования ПЛИС, память стартовых конфигураций вычислительных ПЛИС, сетевой порт контроля и управления Ethernet, буферная память управления, блок контроля и управления питанием и блок мониторинга, соединенные двунаправленными шинами с интерфейсной ПЛИС, а также введены порт контроля и управления JTAG и память стартовой конфигурации интерфейсной ПЛИС, соединенные с блоком оперативного конфигурирования ПЛИС, причем интерфейсная ПЛИС соединена двунаправленной общей шиной с восьмью вычислительными ПЛИС, которые двунаправленной шиной мониторинга соединены с блоком мониторинга, над восьмью вычислительными ПЛИС установлен единый радиатор прямоугольной формы.

Description

Полезная модель относится к области вычислительной техники, в частности, к вычислительным устройствам с перестраиваемой архитектурой, использующим программируемые логические интегральные схемы (ПЛИС), и может быть использована в реконфигурируемых вычислительных блоках многопроцессорных вычислительных систем, предназначенных для решения трудоемких задач и обработки больших информационных массивов и потоков, с использованием распараллеливания и конвейеризации вычислительных процессов.
Известен реконфигурируемый вычислительный блок (Современные технологии автоматизации, №3, 2013, с. 70-72, рис. 3, http://www.cta.ru/) содержащий плату носитель с двумя внешними портами для обмена информацией и установленными на ней коммутатором PCI-Express, системной ПЛИС, четырьмя модулями ХМС с двумя вычислительными ПЛИС, каждая из которых снабжена автономным радиатором для отвода тепла и содержит высокоскоростной последовательный интерфейс PCI-Express, причем порты коммутатора PCI-Express соединены с внешними портами блока и с интерфейсами PCI-Express ПЛИС, и управляющий компьютер.
Недостатком данного вычислительного блока является недостаточно высокая скорость обмена информацией вычислительных ПЛИС по внешним портам, мало эффективная система охлаждения и конфигурирования.
Причинами, препятствующими достижению технического результата, является большой уровень накладных расходов на арбитраж и последовательный характер обслуживания вычислительных ПЛИС через внешние порты, отсутствие системы стартового конфигурирования вычислительных ПЛИС, а также модульное выполнение компонент с большим тепловыделением.
Наиболее близким устройством того же назначения, к заявленной полезной модели, по совокупности признаков является, принятый за прототип вычислительный модуль (RU №137137 U1, МПК G06F 15/16, заявлено 07.10.2013, опубликовано 21.01.2014, БИ №3), содержащий два внешних порта блока для обмена информацией, коммутатор PCI-Express, интерфейсную и N вычислительных ПЛИС, каждая из которых содержит высокоскоростной последовательный интерфейс PCI-Express, причем порты коммутатора PCI-Express соединены с внешними портами модуля и с интерфейсами PCI-Express интерфейсной ПЛИС и N вычислительных ПЛИС, объединенных кольцевым высокоскоростным последовательным каналом обмена информацией между интерфейсной ПЛИС и N вычислительными ПЛИС, организованным на базе двух дополнительных независимых высокоскоростных последовательных портов обмена информацией, введенных у интерфейсной ПЛИС и каждой из N вычислительных ПЛИС.
Недостатком данного модуля является малоэффективная система конфигурирования ПЛИС, и недостаточно высокая надежность работы модуля.
Причинами, препятствующими достижению технического результата, является отсутствие систем стартового конфигурирования, независимого оперативного реконфигурирования вычислительных ПЛИС, и мобильного, в зависимости от выполняемой задачи, реконфигурирования интерфейсной ПЛИС, а также отсутствие системы контроля и управления температурным режимом работы вычислительных ПЛИС.
Техническим результатом предлагаемой полезной модели является организация оперативного и независимого конфигурирования вычислительных ПЛИС, сокращение накладных расходов на реконфигурирование вычислительных ПЛИС и повышение надежности за счет контроля и управления их температурным режимом.
Для решения данной задачи в реконфигурируемый вычислительный модуль, содержащий два внешних порта для обмена информацией, коммутатор PCI-Express, интерфейсную и восемь вычислительных ПЛИС, каждая из которых содержит высокоскоростной последовательный интерфейс PCI-Express, причем порты коммутатора PCI-Express соединены с внешними портами модуля и с интерфейсами PCI-Express интерфейсной ПЛИС и восемью вычислительными ПЛИС, объединенных кольцевым высокоскоростным последовательным каналом обмена информацией между интерфейсной ПЛИС и N вычислительными ПЛИС, организованным на базе двух дополнительных независимых высокоскоростных последовательных портов обмена информацией, введенных у интерфейсной ПЛИС и каждой из восьми вычислительных ПЛИС, дополнительно введены блок оперативного конфигурирования ПЛИС, память стартовых конфигураций вычислительных ПЛИС, сетевой порт контроля и управления Ethernet, буферная память управления, блок контроля и управления питанием и блок мониторинга соединенные двунаправленными шинами с интерфейсной ПЛИС, а также введены порт контроля и управления JTAG и память стартовой конфигурации интерфейсной ПЛИС соединенные с блоком оперативного конфигурирования ПЛИС, причем интерфейсная ПЛИС соединена двунаправленной общей шиной с восьмью вычислительными ПЛИС, которые двунаправленной шиной мониторинга соединены с блоком мониторинга, над восьмью вычислительными ПЛИС установлен единый радиатор прямоугольной формы.
На фиг. 1 приведена функциональная схема предлагаемого реконфигурируемого вычислительного модуля с восьмью вычислительными ПЛИС.
На фиг. 1 приняты следующие обозначения:
1 - коммутатор PCI-Express;
2 - интерфейсная ПЛИС;
31, 32, …, 38 - восемь вычислительных ПЛИС;
4 - высокоскоростной входной порт последовательного интерфейса PCI-Express 4;
5 - высокоскоростной последовательный интерфейс PCI-Express между коммутатором PCI-Express 1;
61, 62, …, 68 - группа из восьми высокоскоростных последовательных интерфейсов PCI-Express между коммутатором PCI-Express 1 и вычислительными ПЛИС 31, 32, …, 38;
7 - кольцевой высокоскоростной последовательный канал обмена информацией между интерфейсной ПЛИС и вычислительными ПЛИС 31, 32, …, 38;
8- высокоскоростной выходной порт последовательного интерфейса PCI-Express;
9 - блок оперативного конфигурирования ПЛИС;
10 - память стартовых конфигураций вычислительных ПЛИС;
11 - порт контроля и управления JTAG;
12 - сетевой порт контроля и управления Ethernet;
13 - буферная память управления;
14 - общая шина;
15 - блок контроля и управления питанием;
16 - память стартовой конфигурации интерфейсной ПЛИС;
17 - блок мониторинга;
18 - шина мониторинга.
Коммутатор PCI-Express 1 предназначен для организации обмена информацией с интерфейсной ПЛИС 2 и вычислительными ПЛИС 31, 32, …, 38 по входному порту 4, подключения дополнительного оборудования по выходному порту 8 и организации взаимодействия вычислительных ПЛИС 31, …, 32, 38 между собой по интерфейсам PCI-Express 61, 62, …, 68. Коммутатор PCI-Express 1 содержит 11 высокоскоростных портов, которые соединены с входным портом PCI-Express 4, с интерфейсной ПЛИС 2 по интерфейсу PCI-Express 5, с восьмью вычислительными ПЛИС 31, 32, …, 38 по восьми интерфейсам PCI-Express 61, 62, …, 68 и выходным портом PCI-Express 8.
Вычислительные ПЛИС 31, 32, …, 38 предназначены для аппаратной реализации трудоемких алгоритмов вычислительных задач и осуществляют высокопроизводительную обработку поступающих входных данных.
Интерфейсная ПЛИС 2 предназначена для организации обмена информацией восьми вычислительных ПЛИС 31, 32, …, 38 по кольцевому высокоскоростному последовательному каналу 7 и входному порту PCI-Express 4 посредством ресурсов высокоскоростного последовательного интерфейса PCI-Express 5.
Блок оперативного конфигурирования ПЛИС 9 предназначен для организации конфигурирования восьми вычислительных ПЛИС 31, 32, …, 38 по сетевому порту Ethernet 12, интерфейсу PCI-Express 5, порту JTAG 11 и из памяти стартовых конфигураций 10, предназначенной для хранения начальной конфигурации для восьми вычислительных ПЛИС 31, 32, …, 38, а также конфигурирования интерфейсной ПЛИС 2 по порту JTAG 11 и из памяти стартовой конфигурации 16, предназначенной для хранения начальной конфигурации для интерфейсной ПЛИС 2.
Порт контроля и управления JTAG 11 предназначен для организации загрузки вычислительных ПЛИС 31, 32, …, 38 и интерфейсной ПЛИС 2 средствами САПР от управляющего компьютера.
Сетевой порт контроля и управления Ethernet 12 предназначен для обеспечения взаимодействия управляющего компьютера с интерфейсной ПЛИС 2.
Буферная память управления 13 предназначена для хранения текущих конфигураций, предназначенных для записи в вычислительные ПЛИС 31, 32, …, 38. По общей шине 14 выполняется управление конфигурированием вычислительных ПЛИС 31, 32, …, 38.
Блок контроля и управления питанием 15 предназначен для контроля напряжений питания и управления их подключения к восьми вычислительным ПЛИС 31, 32, …, 38.
Блок мониторинга 17 предназначен для контроля и управления температурным режимом восьми вычислительных ПЛИС 31, 32, …, 38 по шине мониторинга 18, с использованием термодатчиков, встроенных в вычислительные ПЛИС 31, 32, …, 38.
Предлагаемый реконфигурируемый вычислительный модуль работает следующим образом.
После включения питания осуществляется загрузка стартовой конфигурации в интерфейсную ПЛИС 2 блоком оперативного конфигурирования ПЛИС 9 из памяти стартовых конфигураций интерфейсной ПЛИС 16. Далее уже интерфейсная ПЛИС 2 конфигурирует вычислительные ПЛИС 31, 32, …, 38 по шине управления конфигурированием 14 из памяти стартовых конфигураций 10. При этом, в памяти управляющего компьютера, к которому подключен реконфигурируемый вычислительный модуль по высокоскоростному входному порту последовательного интерфейса PCI-Express 4, распределение всех устройств PCI-Express происходит одновременно при загрузке операционной системы, и в дальнейшем не требует ее перезагрузки при переконфигурировании вычислительных ПЛИС 31, 32, …, 38, что увеличивает время полезной работы последних.
Конфигурирование вычислительных ПЛИС 31, 32, …, 38 может быть также оперативно осуществлено по порту контроля и управления JTAG 11 и сетевому порту контроля и управления Ethernet 12, а также по высокоскоростному входному последовательному интерфейсу PCI-Express 4.
После инициализации портов коммутатора PCI-Express 1, высокоскоростного последовательного интерфейса PCI-Express 5, интерфейсной ПЛИС 2, переконфигурирования вычислительных ПЛИС 31, 32, …, 38 рабочими проектами, в зависимости от алгоритмов выполняемых задач, осуществляется высокоскоростной обмен информацией по входному порту 4 и портом PCI-Express 5 интерфейсной ПЛИС 2 и портами 61, 62, …, 68 вычислительных ПЛИС 31, 32, …, 38, а также выходным портом 8. Высокоскоростной выходной порт 8 последовательного интерфейса PCI-Express предназначен для расширения вычислительного ресурса, например, за счет подключения аналогичных реконфигурируемых вычислительных модулей.
Для повышения скорости и надежности переконфигурирования вычислительных ПЛИС 31, 32, …, 38 используется буферная память 13, в которую заранее, на фоне выполнения текущей задачи, могут подкачиваться следующие конфигурационные последовательности.
Предлагаемый реконфигурируемый вычислительный модуль поддерживает следующие системы обмена данными:
- обмен индивидуальными данными по входному порту 4 непосредственно с вычислительными ПЛИС 31, 32, …, 38 через коммутатор PCI-Express 1 с максимальной скоростью обмена , где - максимальная скорость обмена внешнего порта 4, а коэффициент 0.5 соответствует накладным расходам на арбитраж между восьмью вычислительными ПЛИС 31, 32, …, 38;
- обмен индивидуальными данными по входному порту 4 с вычислительными ПЛИС 31, 32, …, 38 через коммутатор PCI-Express 1, интерфейсную ПЛИС 2 и кольцевой высокоскоростной последовательный канал обмена информацией 7 с максимальной скоростью обмена при условии, что скорость передачи информации по кольцевому каналу 7 не меньше , где коэффициент 1.0 соответствует отсутствию накладных расходов на арбитраж, так как взаимодействие осуществляется посредством интерфейсной ПЛИС 2;
- передача в вычислительные ПЛИС 31, 32, …, 38 одного и того же входного потока информации по входному порту 4 через коммутатор PCI-Express 1, интерфейсную ПЛИС 2 и кольцевой высокоскоростной последовательный канал обмена информацией 7 с максимальной скоростью потока , при условии равенства потоков входной и выходной информации вычислительных ПЛИС.
В соответствии с этим ожидаемая скорость обмена информацией восьми вычислительных ПЛИС 31, 32, …, 38 через входной порт 4 будет находиться в диапазоне от до , в зависимости от текущего соотношения различных способов обмена восьми вычислительных ПЛИС 31, 32, …, 38 по входному порту.
В предлагаемом модуле имеется возможность установить индивидуальные пороги тепловой защиты для вычислительных ПЛИС 31, 32, …, 38. После запуска задачи модуль переходит в режим контроля температурного режима с возможностью индивидуального отключения рабочего напряжения от вычислительных ПЛИС 31, 32, …, 38, на основании информации получаемой с блока мониторинга 17 по шине 18 соединенной восьмью вычислительными ПЛИС 31, 32, …, 38. Введение единого радиатора прямоугольной формы установленного над восьмью вычислительными ПЛИС обеспечивает эффективное охлаждение, за счет равномерного их охлаждения, путем перераспределения тепла между ними, за счет введения секций ребер, выполненных из медной ленты и напаянных на плиту радиатора, и введения тепловых трубок, впаянных вдоль продольной оси плиты единого радиатора.
Предлагаемый реконфигурируемый вычислительный модуль может быть выполнен на следующих элементах: коммутатор PCI-Express 1 на базе микросхемы коммутатора PEX8648 фирмы PLX Technology, интерфейсная ПЛИС 2 - микросхеме фирмы Xilinx типа XC6VLX75T-1FFG784C, вычислительные ПЛИС 31, 32, …, 38 - микросхемах фирмы Xilinx типа XC7K410T-1FFG900C, блок оперативного конфигурирования ПЛИС 9 - с использованием CPLD XC2C64A, память стартовых конфигураций вычислительных ПЛИС 10 - с использованием Flash-памяти S29GL512P, порт контроля и управления JTAG 11
с использованием штатного разъема MOLEX и CPLD XC2C64A, сетевой порт контроля и управления Ethernet 12 - на микросхеме DP83865DVH, буферная память управления 13 - DDR3 SDRAM, память стартовой конфигурации интерфейсной ПЛИС 16 - на SPI-памяти M25P64, блок мониторинга 17 - на микросхемах MAX6656.
Таким образом, вышеизложенные сведения позволяют сделать вывод, что предлагаемый реконфигурируемый вычислительный модуль позволяет организовать оперативное и независимое конфигурирование вычислительных ПЛИС и выполнять вычисления больших объемов за счет сокращения накладных расходов на реконфигурирование вычислительных ПЛИС, а также повышена надежность модуля за счет контроля и управления температурным режимом ПЛИС.

Claims (1)

  1. Реконфигурируемый вычислительный модуль, содержащий два внешних порта для обмена информацией, коммутатор PCI-Express, интерфейсную и восемь вычислительных ПЛИС, каждая из которых содержит высокоскоростной последовательный интерфейс PCI-Express, причем порты коммутатора PCI-Express соединены с внешними портами модуля и с интерфейсами PCI-Express интерфейсной ПЛИС и восемью вычислительными ПЛИС, объединенных кольцевым высокоскоростным последовательным каналом обмена информацией между интерфейсной ПЛИС и N вычислительными ПЛИС, организованным на базе двух дополнительных независимых высокоскоростных последовательных портов обмена информацией, введенных у интерфейсной ПЛИС и каждой из восьми вычислительных ПЛИС, отличающийся тем, что в него дополнительно введены блок оперативного конфигурирования ПЛИС, память стартовых конфигураций вычислительных ПЛИС, сетевой порт контроля и управления Ethernet, буферная память управления, блок контроля и управления питанием и блок мониторинга, соединенные двунаправленными шинами с интерфейсной ПЛИС, а также введены порт контроля и управления JTAG и память стартовой конфигурации интерфейсной ПЛИС, соединенные с блоком оперативного конфигурирования ПЛИС, причем интерфейсная ПЛИС соединена двунаправленной общей шиной с восьмью вычислительными ПЛИС, которые двунаправленной шиной мониторинга соединены с блоком мониторинга, над восьмью вычислительными ПЛИС установлен единый радиатор прямоугольной формы.
    Figure 00000001
RU2014114409/08U 2014-04-11 2014-04-11 Реконфигурируемый вычислительный модуль RU144357U1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2014114409/08U RU144357U1 (ru) 2014-04-11 2014-04-11 Реконфигурируемый вычислительный модуль

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2014114409/08U RU144357U1 (ru) 2014-04-11 2014-04-11 Реконфигурируемый вычислительный модуль

Publications (1)

Publication Number Publication Date
RU144357U1 true RU144357U1 (ru) 2014-08-20

Family

ID=51384995

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2014114409/08U RU144357U1 (ru) 2014-04-11 2014-04-11 Реконфигурируемый вычислительный модуль

Country Status (1)

Country Link
RU (1) RU144357U1 (ru)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU168565U1 (ru) * 2016-11-21 2017-02-08 Федеральное государственное унитарное предприятие "Научно-исследовательский институт "Квант" Реконфигурируемый вычислительный модуль
RU174347U1 (ru) * 2017-05-18 2017-10-11 Федеральное государственное унитарное предприятие "Научно-исследовательский институт "Квант" Вычислительный модуль
RU184072U1 (ru) * 2018-04-04 2018-10-15 Дмитрий Андреевич Попов Высокопроизводительное вычислительное устройство для обработки данных криптовалюты
RU2686017C1 (ru) * 2018-06-14 2019-04-23 Российская Федерация, от имени которой выступает ФОНД ПЕРСПЕКТИВНЫХ ИССЛЕДОВАНИЙ Реконфигурируемый вычислительный модуль
RU2798443C1 (ru) * 2022-12-09 2023-06-22 Федеральное государственное унитарное предприятие "Научно-исследовательский институт "Квант" Реконфигурируемая вычислительная система

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU168565U1 (ru) * 2016-11-21 2017-02-08 Федеральное государственное унитарное предприятие "Научно-исследовательский институт "Квант" Реконфигурируемый вычислительный модуль
RU174347U1 (ru) * 2017-05-18 2017-10-11 Федеральное государственное унитарное предприятие "Научно-исследовательский институт "Квант" Вычислительный модуль
RU184072U1 (ru) * 2018-04-04 2018-10-15 Дмитрий Андреевич Попов Высокопроизводительное вычислительное устройство для обработки данных криптовалюты
RU2686017C1 (ru) * 2018-06-14 2019-04-23 Российская Федерация, от имени которой выступает ФОНД ПЕРСПЕКТИВНЫХ ИССЛЕДОВАНИЙ Реконфигурируемый вычислительный модуль
RU2798443C1 (ru) * 2022-12-09 2023-06-22 Федеральное государственное унитарное предприятие "Научно-исследовательский институт "Квант" Реконфигурируемая вычислительная система

Similar Documents

Publication Publication Date Title
RU168565U1 (ru) Реконфигурируемый вычислительный модуль
RU144357U1 (ru) Реконфигурируемый вычислительный модуль
RU150420U1 (ru) Многофункциональный вычислительный модуль
RU2413655C2 (ru) Модульная система авионики самолета
RU156778U1 (ru) Реконфигурируемая вычислительная система
CN107346163A (zh) 服务器机架电力管理
RU166961U1 (ru) Вычислительный модуль
US10444813B2 (en) Multi-criteria power management scheme for pooled accelerator architectures
EP3835922B1 (en) Activating and deactivating functional units of a line card
WO2019190682A1 (en) System, apparatus and method for handshaking protocol for low power state transitions
CN105677605B (zh) 一种高效的可配置片上互联系统及其实现方法、装置
US10656911B2 (en) Power control for a dataflow processor
CN104571442A (zh) 一种基于power平台的内存板上电时序的控制方法
US9830283B2 (en) Multi-mode agent
CN103885034A (zh) 一种雷达用数字信号处理装置
RU156777U1 (ru) Вычислительный модуль с автореконфигурацией
RU174347U1 (ru) Вычислительный модуль
US11012072B1 (en) Thermal load balancing of programmable devices
CN110851337A (zh) 适用于vpx架构的高带宽多通道的多dsp计算刀片装置
CN108845520A (zh) 一种基于p4080处理器的嵌入式处理模块
RU2720556C1 (ru) Автономный вычислительный модуль
RU2686004C1 (ru) Вычислительный модуль
RU2677363C1 (ru) Реконфигурируемая вычислительная система
Patel et al. Embedded Linux platform for data acquisition systems
CN105528319B (zh) 基于fpga的加速卡及其加速方法