RU2711726C1 - Majority block of elements "two of three" - Google Patents
Majority block of elements "two of three" Download PDFInfo
- Publication number
- RU2711726C1 RU2711726C1 RU2019106848A RU2019106848A RU2711726C1 RU 2711726 C1 RU2711726 C1 RU 2711726C1 RU 2019106848 A RU2019106848 A RU 2019106848A RU 2019106848 A RU2019106848 A RU 2019106848A RU 2711726 C1 RU2711726 C1 RU 2711726C1
- Authority
- RU
- Russia
- Prior art keywords
- output
- inputs
- input
- counter
- block
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F7/00—Methods or arrangements for processing data by operating upon the order or content of the data handled
- G06F7/38—Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation
- G06F7/48—Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation using non-contact-making devices, e.g. tube, solid state device; using unspecified devices
- G06F7/57—Arithmetic logic units [ALU], i.e. arrangements or devices for performing two or more of the operations covered by groups G06F7/483 – G06F7/556 or for performing logical operations
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/20—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
- H03K19/23—Majority or minority circuits, i.e. giving output having the state of the majority or the minority of the inputs
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Computing Systems (AREA)
- General Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Analysis (AREA)
- Mathematical Optimization (AREA)
- Pure & Applied Mathematics (AREA)
- Computational Mathematics (AREA)
- Computer Hardware Design (AREA)
- Mathematical Physics (AREA)
- Hardware Redundancy (AREA)
Abstract
Description
Изобретение относится к автоматике и вычислительной технике и может быть использовано для непрерывного контроля работоспособности средств вычислительной техники, функционирующих в условиях непрерывной динамики и постоянных изменений параметров внешних условий и с учетом повышенных требований к их надежности функционирования.The invention relates to automation and computer technology and can be used for continuous monitoring of the health of computer equipment operating in conditions of continuous dynamics and constant changes in the parameters of external conditions and taking into account the increased requirements for their reliability.
Наиболее близким по технической сущности является мажоритарный блок элементов «5 и более из 9» [1].The closest in technical essence is the majority block of elements “5 or more of 9” [1].
Недостатком данного устройства является невозможность идентификации часто сбоящего или вышедшего из строя канала при реализации им мажоритарной функции в адаптивных вычислительных системах.The disadvantage of this device is the inability to identify a frequently failed or failed channel when it implements a majority function in adaptive computing systems.
Задача изобретения - создать устройство, обеспечивающее идентификацию часто сбоящего или вышедшего из строя канала при реализации им мажоритарной функции в адаптивных вычислительных системах.The objective of the invention is to create a device that provides identification of a frequently failed or failed channel when it implements a majority function in adaptive computing systems.
Это решение достигается тем, что в мажоритарный блок, содержащий три элемента И 1, И 2, И 3, первый элемент ИЛИ 10, входы 22 и 24 блока подсоединены к первым двум входам первого элемента И 1, выход которого подсоединен к первому входу первого элемента ИЛИ 10, входы 24 и 26 блока подсоединены к первым двум входам второго элемента И 2, выход которого подсоединен к второму входу первого элемента ИЛИ 10, входы 22 и 26 блока подсоединены к первым двум входам третьего элемента И 3, выход которого подсоединен к третьему входу первого элемента ИЛИ 10, выход которого является первым выходом 29 блока, отличающееся тем, что в него дополнительно включены - четвертый элемент И 4, пятый элемент И 5, шестой элемент И 6, седьмой элемент И 7, восьмой элемент И 8, девятый элемент И 9, второй элемент ИЛИ 11, третий элемент ИЛИ 12, четвертый элемент ИЛИ 13, первый счетчик 14, второй счетчик 15 и третий счетчик 16, регистр 17, первая схема сравнения 18, вторая схема сравнения 19 и третья схема сравнения 20, элемент задержки 21, входы 23, 24 и 26 блока подсоединены к первым трем входам четвертого элемента И 4, выход которого подсоединен к первому входу второго элемента ИЛИ 11, входы 22, 25 и 27 блока подсоединены к первым трем входам пятого элемента И 5, выход которого подсоединен к второму входу второго элемента ИЛИ 11, выход которого подсоединен к входу первого счетчика 14, входы 23, 24 и 27 блока подсоединены к первым трем входам шестого элемента И 6, выход которого подсоединен к первому входу третьего элемента ИЛИ 12, входы 22, 25 и 26 блока подсоединены к первым трем входам седьмого элемента И 7, выход которого подсоединен к второму входу третьего элемента ИЛИ 12, выход которого подсоединен к входу второго счетчика 15, входы 23, 25 и 26 блока подсоединены к первым трем входам восьмого элемента И 8, выход которого подсоединен к первому входу четвертого элемента ИЛИ 13, входы 22, 24 и 27 блока подсоединены к первым трем входам девятого элемента И 9, выход которого подсоединен к второму входу четвертого элемента ИЛИ 13, выход которого подсоединен к входу третьего счетчика 16, вход 28 блока подсоединен к третьим входам элементов И1, И2, И3, к четвертым входам элементов И4, И5, И6, И7, И8, И9, выход регистра 17 подсоединен к первым входам первой 18, второй 19 и третьей 20 схем сравнения, выход первого счетчика 14 подсоединен к второму входу первой схемы сравнения 18, выход которой является вторым выходом 30 блока, выход второго счетчика 15 подсоединен к второму входу второй схемы сравнения 19, выход которой является третьим выходом 31 блока, выход третьего счетчика 16 подсоединен к второму входу третьей схемы сравнения 20, выход которой является четвертым выходом 32 блока, вход элемента задержки 21 подсоединен к входу 28 блока, а выход -к третьим входам схем сравнения 18, 19 и 20.This solution is achieved by the fact that in a majority block containing three elements AND 1, AND 2, AND 3, the first element OR 10, the
Проведенный поиск в известной научно-технической литературе не выявил наличие подобных технических решений.A search in the well-known scientific and technical literature did not reveal the presence of such technical solutions.
Сущность изобретения поясняется чертежом. На фиг. 1 представлено схематичное изображение предлагаемого блока.The invention is illustrated in the drawing. In FIG. 1 is a schematic representation of the proposed block.
Блок содержит элементы И 1 - И 9, элементы ИЛИ 10 - ИЛИ 13, счетчики 14, 15 и 16, регистр 17, схемы сравнения 18, 19 и 20, входы 21-27, выходы 28-31 устройства. На регистре 17 хранится код допустимого числа сбоев в работе канала в мажоритируемой вычислительной системе.The block contains elements AND 1 - AND 9, elements OR 10 - OR 13,
Во время работы устройства на его входы 21, 23 и 25 поступает произвольная последовательность двоичных символов «1» и «0» значений X1, Х2 и Х3 соответственно, а на входы 22, 24 и 26 устройства поступает произвольная последовательность двоичных символов «1» и «0» инверсных значений , и соответственно. На вход 27 устройства поступает последовательность тактирующих импульсов.During operation of the device, an arbitrary sequence of binary characters “1” and “0” of the values X 1 , X 2 and X 3, respectively, is received at its
Таблица истинности работы устройстваThe truth table of the device
На выходе устройства 28 появляется сигнал значения FM в соответствии с приведенной таблицей истинностиAt the output of
FM=X2X3∨X1X3∨X1X2 F M = X 2 X 3 ∨X 1 X 3 ∨X 1 X 2
На выходе элемента ИЛИ 11 появляется сигнал значенияAt the output of the
На выходе элемента ИЛИ 12 появляется сигнал значения F2,At the output of the
На выходе элемента ИЛИ 13 появляется сигнал значения F3 в соответствии с приведенной таблицей истинностиAt the output of the
При достижении счетчиком 14, 15 или 16 значения, хранящимся на регистре 17, на выходе соответствующей схемы сравнения 18, 19 или 20 появляется единичный сигнал тревоги.When the
Таким образом, мажоритарный блок элементов «два из трех» обеспечивает определение часто сбоящего или вышедшего из строя канала при функционировании высоконадежных вычислительных систем с мажоритированием.Thus, the majority of the “two out of three” elements block provides the definition of a channel that often fails or fails during the operation of highly reliable computing systems with majorization.
ЛитератураLiterature
1. SU №2665226, 2018.1. SU No. 2665226, 2018.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2019106848A RU2711726C1 (en) | 2019-03-12 | 2019-03-12 | Majority block of elements "two of three" |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2019106848A RU2711726C1 (en) | 2019-03-12 | 2019-03-12 | Majority block of elements "two of three" |
Publications (1)
Publication Number | Publication Date |
---|---|
RU2711726C1 true RU2711726C1 (en) | 2020-01-21 |
Family
ID=69184011
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU2019106848A RU2711726C1 (en) | 2019-03-12 | 2019-03-12 | Majority block of elements "two of three" |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU2711726C1 (en) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2764839C1 (en) * | 2021-04-14 | 2022-01-21 | ФЕДЕРАЛЬНОЕ ГОСУДАРСТВЕННОЕ КАЗЕННОЕ ВОЕННОЕ ОБРАЗОВАТЕЛЬНОЕ УЧРЕЖДЕНИЕ ВЫСШЕГО ОБРАЗОВАНИЯ "Военная академия Ракетных войск стратегического назначения имени Петра Великого" МИНИСТЕРСТВА ОБОРОНЫ РОССИЙСКОЙ ФЕДЕРАЦИИ | Adaptive majority block of elements “3 out of 5” |
RU2785218C1 (en) * | 2022-01-17 | 2022-12-05 | ФЕДЕРАЛЬНОЕ ГОСУДАРСТВЕННОЕ КАЗЕННОЕ ВОЕННОЕ ОБРАЗОВАТЕЛЬНОЕ УЧРЕЖДЕНИЕ ВЫСШЕГО ОБРАЗОВАНИЯ "Военная академия Ракетных войск стратегического назначения имени Петра Великого" МИНИСТЕРСТВА ОБОРОНЫ РОССИЙСКОЙ ФЕДЕРАЦИИ | METHOD FOR ADAPTIVE MAJORIZATION OF ELEMENTS “n OR MORE of (2n-1)” |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5383950A (en) * | 1993-10-04 | 1995-01-24 | Ford Motor Company | Apparatus for supporting a glass sheet during a tempering process |
RU2473954C1 (en) * | 2012-02-08 | 2013-01-27 | Закрытое акционерное общество "ИВЛА-ОПТ" | Majority module |
RU2533079C1 (en) * | 2013-07-09 | 2014-11-20 | Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" | Majority module |
RU2580801C1 (en) * | 2015-03-17 | 2016-04-10 | Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" | Majority module |
RU2665226C2 (en) * | 2016-01-21 | 2018-08-28 | Межрегиональное общественное учреждение "Институт инженерной физики" | “5 and more out of 9” majority element |
-
2019
- 2019-03-12 RU RU2019106848A patent/RU2711726C1/en not_active IP Right Cessation
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5383950A (en) * | 1993-10-04 | 1995-01-24 | Ford Motor Company | Apparatus for supporting a glass sheet during a tempering process |
RU2473954C1 (en) * | 2012-02-08 | 2013-01-27 | Закрытое акционерное общество "ИВЛА-ОПТ" | Majority module |
RU2533079C1 (en) * | 2013-07-09 | 2014-11-20 | Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" | Majority module |
RU2580801C1 (en) * | 2015-03-17 | 2016-04-10 | Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" | Majority module |
RU2665226C2 (en) * | 2016-01-21 | 2018-08-28 | Межрегиональное общественное учреждение "Институт инженерной физики" | “5 and more out of 9” majority element |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2764839C1 (en) * | 2021-04-14 | 2022-01-21 | ФЕДЕРАЛЬНОЕ ГОСУДАРСТВЕННОЕ КАЗЕННОЕ ВОЕННОЕ ОБРАЗОВАТЕЛЬНОЕ УЧРЕЖДЕНИЕ ВЫСШЕГО ОБРАЗОВАНИЯ "Военная академия Ракетных войск стратегического назначения имени Петра Великого" МИНИСТЕРСТВА ОБОРОНЫ РОССИЙСКОЙ ФЕДЕРАЦИИ | Adaptive majority block of elements “3 out of 5” |
RU2785218C1 (en) * | 2022-01-17 | 2022-12-05 | ФЕДЕРАЛЬНОЕ ГОСУДАРСТВЕННОЕ КАЗЕННОЕ ВОЕННОЕ ОБРАЗОВАТЕЛЬНОЕ УЧРЕЖДЕНИЕ ВЫСШЕГО ОБРАЗОВАНИЯ "Военная академия Ракетных войск стратегического назначения имени Петра Великого" МИНИСТЕРСТВА ОБОРОНЫ РОССИЙСКОЙ ФЕДЕРАЦИИ | METHOD FOR ADAPTIVE MAJORIZATION OF ELEMENTS “n OR MORE of (2n-1)” |
RU2789213C1 (en) * | 2022-06-09 | 2023-01-31 | Федеральное государственное казенное военное образовательное учреждение высшего образования "Военная академия Ракетных войск стратегического назначения имени Петра Великого" МО РФ | Method for majority signaling "2 out of 3" |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4323982A (en) | Logic circuit arrangement in the integrated MOS-circuitry technique | |
US20180006647A1 (en) | Capacitive switch having high accuracy | |
RU2711726C1 (en) | Majority block of elements "two of three" | |
GB2579512A (en) | Cognitive data filtering for storage environments | |
RU2701461C1 (en) | Majority module | |
CN111177479B (en) | Method and device for acquiring feature vector of node in relational network graph | |
RU2628117C1 (en) | Majority module "three of five" | |
RU2664004C1 (en) | Converter of unary signal into paraphase signal with zero spacer | |
RU2764839C1 (en) | Adaptive majority block of elements “3 out of 5” | |
RU2475952C1 (en) | Shaper of paraphase signal with low active level of control input | |
US2858429A (en) | Gated-delay counter | |
RU2726646C1 (en) | Majorization device with replacement | |
RU2563798C1 (en) | Apparatus for restoring operating capacity of standby system using majority decision elements | |
US2845617A (en) | Pulse-count coder | |
CN112286083B (en) | Control circuit | |
RU2626347C1 (en) | Majoritary module for fault-tolerant systems | |
RU2789213C1 (en) | Method for majority signaling "2 out of 3" | |
RU2591009C1 (en) | Method and device for arrangement of groups of numbers in homogeneous units of digital register | |
RU2626346C1 (en) | Multifunctional majoritary module | |
JPS62293441A (en) | Data outputting system | |
CN113360258B (en) | Data processing method, device, electronic equipment and storage medium | |
RU2546084C1 (en) | Multi-zone integrating regulator | |
RU2725778C1 (en) | Device of fault-tolerant discharge of self-synchronized storage register | |
RU2806343C1 (en) | Self-timed single-digit ternary adder with single spacer | |
RU2568392C2 (en) | Device for control over system redundant with majority elements |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | The patent is invalid due to non-payment of fees |
Effective date: 20210313 |