RU2640652C2 - Обеспечение очереди команд во встроенной памяти - Google Patents
Обеспечение очереди команд во встроенной памяти Download PDFInfo
- Publication number
- RU2640652C2 RU2640652C2 RU2016107809A RU2016107809A RU2640652C2 RU 2640652 C2 RU2640652 C2 RU 2640652C2 RU 2016107809 A RU2016107809 A RU 2016107809A RU 2016107809 A RU2016107809 A RU 2016107809A RU 2640652 C2 RU2640652 C2 RU 2640652C2
- Authority
- RU
- Russia
- Prior art keywords
- host
- command
- queue
- task
- control system
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0655—Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
- G06F3/0659—Command handling arrangements, e.g. command buffers, queues, command scheduling
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4204—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
- G06F13/4234—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a memory bus
- G06F13/4243—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a memory bus with synchronous protocol
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/061—Improving I/O performance
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0668—Interfaces specially adapted for storage systems adopting a particular infrastructure
- G06F3/0671—In-line storage system
- G06F3/0673—Single storage device
- G06F3/0679—Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/08—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers from or to individual record carriers, e.g. punched card, memory card, integrated circuit [IC] card or smart card
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2206/00—Indexing scheme related to dedicated interfaces for computers
- G06F2206/10—Indexing scheme related to storage interfaces for computers, indexing schema related to group G06F3/06
- G06F2206/1014—One time programmable [OTP] memory, e.g. PROM, WORM
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Physics & Mathematics (AREA)
- Human Computer Interaction (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer And Data Communications (AREA)
- Information Transfer Systems (AREA)
- Financial Or Insurance-Related Operations Such As Payment And Settlement (AREA)
- Indexing, Searching, Synchronizing, And The Amount Of Synchronization Travel Of Record Carriers (AREA)
- Memory System Of A Hierarchy Structure (AREA)
- Information Transfer Between Computers (AREA)
- Information Retrieval, Db Structures And Fs Structures Therefor (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
- Communication Control (AREA)
Abstract
Изобретение относится к компьютерной технике, в частности к обеспечению очереди команд для встроенной памяти. Технический результат заключается в повышении эффективности определения очередности команд в регистре встроенной памяти. Технический результат достигается за счет подачи команды устройству определить состояние регистра статуса очереди (QSR) в устройстве, определения предстоящего конца текущей передачи данных от устройства и приема ответа от устройства с информацией о QSR устройства перед предстоящим концом. 3 н. и 20 з.п. ф-лы, 1 табл., 5 ил.
Description
ПРИТЯЗАНИЕ НА ПРИОРИТЕТ
[0001] Настоящая заявка испрашивает приоритет на основе предварительной заявки на патент США № 61/875,721, поданной 10 сентября 2013 и озаглавленной «SYSTEMS AND METHODS FOR PROVIDING COMMAND QUEUING IN THE EMBEDDED MULTI-MEDIA CONTROLLER (eMMC) STANDARD» («СИСТЕМЫ И СПОСОБЫ ДЛЯ ОБЕСПЕЧЕНИЯ ОЧЕРЕДИ КОМАНД В СТАНДАРТЕ «ВСТРОЕННЫЙ МУЛЬТИМЕДИЙНЫЙ КОНТРОЛЛЕР» (eMMC))», которая включена в настоящий документ по ссылке во всей своей полноте.
[0002] Настоящая заявка также испрашивает приоритет на основе заявки на патент США № 14/478,032, поданной 5 сентября 2014 и озаглавленной «PROVIDING COMMAND QUEUING IN EMBEDDED MEMORIES» («ОБЕСПЕЧЕНИЕ ОЧЕРЕДИ КОМАНД ВО ВСТРОЕННОЙ ПАМЯТИ»), которая включена в настоящий документ по ссылке во всей своей полноте.
УРОВЕНЬ ТЕХНИКИ
I. Область техники, к которой относится изобретение
[0003] Технология раскрытия относится, в целом, к встроенной памяти и, в частности, к обеспечению очереди команд для нее.
II. Уровень техники
[0004] Многие мобильные устройства полагаются на флэш-память для хранения данных и/или программного обеспечения для использования мобильным устройством. Флэш-память имеет две основные разновидности: фиксированная (встроенная) и съемная. Съемная флэш-память обычно имеет форму съемной карты памяти и обычно используется в таких устройствах, как цифровые камеры или аудиоустройства. Встроенная флэш-память, как правило, припаяна или иным образом постоянно крепится к плате или другому опорному носителю в мобильном устройстве.
[0005] Объединенный инженерный совет по электронным устройствам (JEDEC) отвечает за создание стандартов «Встроенная мультимедийная карта» (eMMC), относящихся к одному типу встроенной флэш-памяти. eMMC описывает архитектуру, состоящую из решения для встроенного накопителя с интерфейсом мультимедийной карты, флэш-памятью и контроллером, все это в небольшом корпусе с массивом шариковых выводов (BGA). eMMC является в настоящее время синхронным протоколом, в котором хост отправляет команду на чтение из устройства или запись в устройство. Устройство отправляет ответ, а затем происходит передача блока данных. По завершении передачи данных хост отправляет другую команду, принимает другой ответ, и происходит другая передача данных. Эта синхронная структура команд имеет место для каждой передачи данных в и из памяти eMMC. Как правило, программное обеспечение участвует в каждой команде и ответе. Такое программное обеспечение, как правило, является медленно реагирующим объектом, и участие программного обеспечения в каждой команде и ответе добавляет задержку при совершении передачи данных.
[0006] В отличие от синхронной структуры команд eMMC другой стандарт памяти, универсальная флеш-память (UFS), использует хорошо известные модель архитектуры и протоколы команд интерфейса малых компьютерных систем (SCSI), поддерживающие несколько команд с функциями очереди команд и позволяющие использовать парадигму многопоточного программирования. На практике очередь команд позволяет хосту отправлять множество задач устройству до выполнения этих задач устройством. Эти задачи сохраняются в очереди в устройстве. Устройство затем выбирает задачу из множества задач, которые оно приняло, исполняет выбранную задачу и сообщает хосту о завершении.
[0007] Очередь команд позволяет более эффективно использовать шину, по которой происходит передача данных, потому что программное обеспечение в хосте и устройстве может работать одновременно, а не ждать друг друга. eMMC мог бы извлечь пользу из очереди команд и улучшения эффективности использования шины данных. Однако, учитывая, что в eMMC исторически не предусмотрена очередь команд, существует потребность определить, как хост может узнать о статусе задач в очереди в устройстве.
Сущность изобретения
[0008] Аспекты, раскрытые в подробном описании, включают в себя обеспечение очереди команд во встроенной памяти. В частности, аспекты, раскрытые в настоящем документе, относятся к процессу, посредством которого статус очереди передается хосту от устройства. Аспекты настоящего раскрытия используют структуру команд стандарта «Встроенная мультимедийная карта» (eMMC), так что хост может определить состояние очереди в устройстве вблизи от известного конца выполняющейся передачи данных. Таким образом, хост может выбрать задачу для начала после завершения текущей передачи данных, пока текущая передача данных все еще продолжается.
[0009] С связи с этим в одном аспекте раскрывается хост. Хост содержит приемопередатчик, выполненный с возможностью передачи сигналов и приема сигналов от устройства, совместимого со стандартом eMMC. Хост также содержит систему управления, функционально связанную с приемопередатчиком. Система управления выполнена с возможностью давать команду устройству определить состояние регистра статуса очереди (QSR) в устройстве. Система управления также выполнена с возможностью приема ответа от устройства с информацией о QSR устройства.
[0010] В другом аспекте раскрывается устройство. Устройство содержит приемопередатчик, выполненный с возможностью передачи сигналов и приема сигналов от хоста, совместимого со стандартом eMMC. Устройство также содержит систему управления, функционально связанную с приемопередатчиком. Система управления выполнена с возможностью приема команды от хоста определить состояние QSR в устройстве. Система управления дополнительно выполнена с возможностью передачи ответа хосту с информацией о QSR устройства.
[0011] В другом аспекте раскрывается способ функционирования хоста eMMC. Способ содержит этап, на котором передают сигналы от хоста eMMC устройству, включающие в себя команду определить состояние QSR в устройстве. Способ также содержит этап, на котором принимают ответ от устройства с информацией о QSR устройства.
Краткое описание чертежей
[0012] Фигура 1 является блок-схемой иллюстративного соединения между хостом и устройством с использованием стандарта «Встроенная мультимедийная карта» (eMMC);
[0013] фигура 2 является временной диаграммой сигналов между хостом и устройством с использованием контакта прерывания;
[0014] фигура 3 является временной диаграммой сигналов между хостом и устройством с использованием структуры команды в соответствии с иллюстративными аспектами настоящего раскрытия;
[0015] фигура 4 является блок-схемой последовательности операций иллюстративного процесса настоящего раскрытия и
[0016] фигура 5 является блок-схемой иллюстративной системы на основе процессора, которая может включать в себя хост и устройство фигуры 1, функционирующие в соответствии с аспектами настоящего раскрытия.
Подробное описание
[0017] Теперь со ссылкой на чертежи будут описаны несколько иллюстративных аспектов настоящего раскрытия. Слово «иллюстративный» в настоящем документе означает «служащий в качестве примера, образца или иллюстрации». Любой аспект, описанный в настоящем документе как «иллюстративный», не обязательно должен толковаться как предпочтительный или полезный по сравнению с другими аспектами.
[0018] Аспекты, раскрытые в подробном описании, включают в себя обеспечение организации очередей команд во встроенных запоминающих устройствах. В частности, аспекты, раскрытые в настоящем документе, относятся к процессу, посредством которого статус очереди передается хосту от устройства. Аспекты настоящего раскрытия используют структуру команд стандарта «Встроенная мультимедийная карта» (eMMC), так что хост может определить состояние очереди в устройстве вблизи от известного конца выполняющейся передачи данных. Таким образом, хост может выбрать задачу для начала после завершения текущей передачи данных, пока текущая передача данных все еще продолжается.
[0019] Когда хост создает задачу, он априорно знает, сколько данных будет передано. Учитывая, что хост также инструктирует устройство, когда начать передачу данных, хост может определить, когда передача данных, ассоциированная с конкретной задачей, будет близка к завершению. Соответственно хост может запланировать опрашивающий запрос в некоторый момент до завершения передачи данных. В иллюстративном аспекте опрашивающий запрос имеет вид сигнала команды SEND_QUEUE_STATUS (CMD13) от хоста устройству. Устройство отвечает информацией о статусе очереди. Хост затем имеет достаточно информации относительно того, какие задачи в очереди готовы к выполнению. В конце текущей передачи данных хост может дать команду на исполнение новой задачи. Такая конструкция позволяет избежать необходимости в дополнительном контакте. Избегание дополнительных контактов экономит место и стоимость. Аналогично, эта конструкция сокращает число опрашивающих запросов путем привязки события опроса к близкому концу передачи данных вместо того, чтобы полагаться на периодический опрос. То есть если опрос делается периодически, хост может совершить опрос дважды (или более) во время одной передачи данных. В противоположность этому настоящее раскрытие имеет только одно событие опроса в течение одной передачи данных (вблизи от конца передачи данных). Устранение дополнительного опроса обеспечивает более эффективное использование шины данных.
[0020] Добавление очереди команд в системе eMMC позволяет устройству оптимизировать порядок выполнения. Такая оптимизация может увеличить время работы от батареи и/или устранить задержку при выполнении задач. Очередь команд обеспечивает уведомление хоста устройством о текущем статусе очереди и улучшает обработку ошибок. Кроме того, очередь команд улучшает аспекты синхронизации для команд.
[0021] В связи с этим фигура 1 является блок-схемой хоста 10, соединенного с устройством 12 через проводники 14. Связи между хостом 10 и устройством 12 соответствуют стандарту eMMC, такому как электрический стандарт 5.0 eMMC, опубликованный объединенным инженерным советом по электронным устройствам (JEDEC) в июне 2012. Версия 5.01 была опубликована в июле 2014. В настоящее время ведется работа по завершению версии 5.1 с ориентировочной публикацией в декабре 2014. Копии этого стандарта доступны в JEDEC по адресу 3103 North 10th Street, Suite 240 South, Arlington VA 22201-2107. Хост 10 включает в себя контроллер 16 хоста, который является основанной на аппаратном обеспечении системой с соответствующим интерфейсом 18 связи. Контроллер 16 хоста взаимодействует с программным обеспечением 20 хоста. В совокупности контроллер 16 хоста и программное обеспечение 20 хоста являются системой управления.
[0022] С дальнейшей ссылкой на фигуру 1 устройство 12 включает в себя контроллер 22, который является основанной на аппаратном обеспечении системой с соответствующим интерфейсом 24 связи. Устройство 12 дополнительно включает в себя блок 26 памяти (например, устройство флэш-памяти типа ОТРИЦАНИЕ И или НЕ И (NAND)). Устройство 12 дополнительно включает в себя очередь 28 задач. В совокупности контроллер 22 и любое программное обеспечение и микропрограммное обеспечение, ассоциированное с работой контроллера 22, являются системой управления.
[0023] Имело место совместное предложение Samsung, SanDisk и Qualcomm для JEDEC включить постановку команд в очередь посредством контакта QRDY. Использование такого контакта QRDY может позволить постановку команд в очередь, но может увеличить затраты и/или ухудшить пространственные характеристики. Тем не менее, для помощи в сравнении аспектов настоящего раскрытия аспекты контакта QRDY приведены на фигуре 2. В частности, фигура 2 обеспечивает прогрессирование сигнала как функцию времени 30 для контакта QRDY.
[0024] В связи с этим фигура 2 изображает временную диаграмму. В частности, хост 10 отправляет команду 32 (C) и принимает ответ (R) 34. Команда 32 инструктирует устройство 12 начать выполнение задачи в очереди в устройстве 12. После ответа 34 начинается передача 36 данных. Пока происходит передача 36 данных, устройство 12 завершает подготовку задачи в очереди 28 задач для выполнения. Контакт 38 QRDY переводится из состояния высокого уровня в состояние низкого уровня (см. переход 40). Изменение уровня контакта 38 QRDY заставляет хост 10 отправить команду 42 устройству 12. В иллюстративном аспекте команда 42 является CMD13. Устройство 12 отправляет обратно ответ 44, который может включать в себя состояние очереди (QS), включающее в себя вновь подготовленную задачу. В конце передачи 36 данных хост отправляет новую команду 46, инструктирующую устройство 12 начать выполнение одной из подготовленных задач в очереди 28 задач. Использование контакта 38 QRDY позволяет хосту 10 знать, когда задачи готовы к выполнению. Хост 10 может дать соответствующие команды на выполнение в конце существующей передачи данных вместо того, чтобы ожидать конца передачи данных, запросить состояние очереди в конце потока данных и затем дать команду выполнения задания после запроса.
[0025] Хотя добавление контакта 38 QRDY обеспечивает очередь команд и соответствующую экономию времени и эффективное использование шины данных, добавление контакта увеличивает расходы на производство и ухудшает конструктивные характеристики, поскольку к новому контакту должен быть проведен дополнительный проводник. Кроме того, добавление контакта увеличивает габариты устройства и хоста с контактом относительно аналогичного устройства (и хоста) без дополнительного контакта. Таким образом, добавление контакта 38 QRDY является, в целом, нежелательным.
[0026] Аспекты настоящего раскрытия позволяют избежать использования контакта 38 QRDY путем использования знания, которое имеет хост 10 относительно активной в настоящий момент передачи данных, в связке с CMD13, чтобы обеспечить своевременное обновление статуса очереди в устройстве 12. Дополнительные регистры могут быть добавлены в предназначенном для производителя диапазоне карты регистров интерфейса хост-контроллера (HCI), чтобы помочь обеспечить процессы настоящего раскрытия. Перед рассмотрением добавленных регистров представлено общее описание процесса.
[0027] В связи с этим фигура 3 изображает прогрессирование сигнала как функцию времени 50. Сигналы начинаются с того, что хост 10 отправляет команду 52 устройству 12 и принимает ответ 54. Команда 52 инструктирует устройство 12 исполнить готовую задачу. Устройство 12 исполняет готовую задачу, и начинается передача 56 данных. Хост 10 априорно знает, сколько данных будет передано как часть передачи 56 данных, и, таким образом, знает (или может вычислить), когда наступит конец 58 передачи 56 данных. Таким образом, учитывая, что система управления хоста 10 может знать, когда наступит конец 58 передачи 56 данных, система управления хоста 10 может выбрать время до, но вблизи от конца 58. Система управления хоста 10 отправляет CMD13 60 устройству 12 в это выбранное время. CMD13 60 включает в себя запрос относительно состояния очереди 28 задач. Устройство 12 отвечает сигналом 62 QS, который имеет информацию о состоянии очереди 28 задач, включающую в себя информацию обо всех задачах, которые готовы к выполнению. На основании готовых задач хост 10 затем дает команду 64 исполнить задачу, и процесс повторяется.
[0028] Более ясная блок-схема последовательности операций процесса 98, стоящего за прогрессированием сигнала как функцией времени 50, представлена со ссылкой на фигуру 4. Процесс 98 начинается с того, что хост 10 создает одну или несколько задач для исполнения устройством 12 (блок 100). Хост 10 ставит задачи в очередь (блок 102) и передает одну или несколько задач устройству 12 (блок 104) с командой для постановки одной или нескольких задач в очередь. Устройство 12 ставит задачи в очередь и начинает подготавливать задачи для выполнения (блок 106). В некоторый момент устройство 12 завершает подготовку одной или нескольких задач для выполнения (блок 108), и устройство 12 обновляет очередь 28 задач.
[0029] Первоначально хост 10 отправляет CMD13 устройству 12 и узнает, что задача готова (блок 110). Хост 10 отдает команду устройству 12 исполнить готовую задачу (блок 112). Устройство 12 исполняет задачу, и происходит передача 56 данных. В то же время устройство 12 продолжает подготавливать задачи в очереди для исполнения (блок 114). Одна или несколько дополнительных задач могут быть подготовлены таким образом.
[0030] Хост 10 на основании его априорного знания того, когда наступит конец 58 передачи 56 данных, отправляет CMD13 60 до, но вблизи от конца 58 передачи 56 данных (блок 116). Устройство 12 отвечает сообщением о статусе очереди (блок 118), включающим в себя любые задачи, которые стали готовыми к исполнению со времени последнего обновления, предоставленного хосту 10. Если задачи, готовые к исполнению в блоке 118, отсутствуют, система возвращается к блоку 108 и выполняет периодический опрос до тех пор, пока задача не станет готова. Однако если имеется задача, готовая к исполнению, передача 56 данных завершается (блок 120), и хост 10 отправляет команду (CMD46 или CMD47) 64 устройству 12 для исполнения готовой задачи (блок 122). Процесс 98 затем повторяется, как отмечалось, с выполнением устройством 12 задачи.
[0031] Как отмечалось выше, ряд регистров может быть включен в качестве организации очереди команд HCI. Эти регистры приведены в Таблице 1 ниже.
Смещение от CQBASE | Символ | Название регистра | |
CFG & CAP | 00h | CQVER | Версия очереди команд |
04h | CQCAP | Возможности очереди команд (зарезервирован) | |
08h | CQCFG | Конфигурация очереди команд | |
0Ch | CQCTL | Управление очередью команд | |
Управление прерываниями | 10h | CQIS | Статус прерывания очереди команд |
14h | CQISTE | Включение статуса прерывания очереди команд | |
18h | CQISGE | Включение сигнала прерывания очереди команд | |
1Ch | CQIC | Объединение прерывания очереди команд | |
Предоставление задачи | 20h | CQTDLBA | Базовый адрес списка дескрипторов задач очереди команд |
24h | CQTDLBAU | Верхние 32 бита базового адреса списка дескрипторов задач очереди команд | |
28h | CQTDBR | Сигнальный регистр задачи очереди команд | |
2Ch | CQTCN | Уведомление о завершении задачи очереди команд | |
Управление задачами | 30h | CQDQS | Статус очереди устройства с очередью команд |
34h | CQDPT | Ожидающие обработки задачи устройства с очередью команд | |
38h | CQTCLR | Очистка задачи очереди команд | |
SQ и DCMD | 40h | CQSSC1 | Конфигурация 1 отправки статуса очереди команд |
44h | CQSSC2 | Конфигурации 2 отправки статуса очереди команд | |
48h | CQCRDCT | Ответ на команду для задачи с прямой командой очереди команд | |
Обработка ошибок | 50h | CQRMEM | Маска ошибки режима ответа очереди команд |
54h | CQTERRI | Информация об ошибке задачи очереди команд | |
58h | CQCRI | Индекс ответа на команду очереди команд | |
5Ch | CQCRA | Параметр ответа на команду очереди команд | |
Таблица 1 Список регистров |
[0032] Хотя эти регистры описываются подробно в первичной предварительной заявке, особенный интерес представляет поле «Таймер простоя команды отправки статуса» регистра «Конфигурация 1 отправки статуса», которое позволяет контроллеру 16 хоста знать период времени, через который необходимо опросить устройство 12 с использованием команды STATUS, чтобы проверить статус очереди команд. Периодический опрос используется, когда задачи ожидают обработки в устройстве 12, но не происходит никакой передачи данных. Дополнительно следует отметить, что в различных реализациях различные регистры могут иметь различные названиями (например, «Конфигурация 1 отправки статуса очереди команд»), не отступая от объема настоящего раскрытия.
[0033] Также особенный интерес представляет поле «Счетчик блока команды отправки статуса» регистра «Конфигурация 1 отправки статуса», которое указывает контроллеру 16 хоста, в каком блоке отправлять команду STATUS, чтобы проверить статус очереди команд. Хост 10 отправит команду статуса BLOCK_CNT-1 блоков перед концом передачи.
[0034] Хотя это не показано, система управления может выдать запрос управления очередью, который может включать в себя команду удалить задачу.
[0035] Системы и способы для обеспечения очереди команд в стандарте eMMC в соответствии с аспектами, раскрытыми в настоящем документе, могут быть обеспечены или интегрированы в любое устройство на основе процессора. Примеры, без ограничения, включают в себя телеприставку, развлекательный блок, навигационное устройство, устройство связи, блок данных с фиксированным местоположением, блок данных с мобильным местоположением, мобильный телефон, сотовый телефон, компьютер, портативный компьютер, настольный компьютер, карманный персональный компьютер (PDA), монитор, компьютерный монитор, телевизор, тюнер, радио, спутниковое радио, аудиоплеер, цифровой аудиоплеер, портативный аудиоплеер, цифровой видеоплеер, видеоплеер, проигрыватель цифровых видеодисков (DVD) и портативный цифровой видеоплеер.
[0036] С связи с этим фигура 5 изображает пример системы 140 на основе процессора, которая может использовать хост 10 и устройство 12, изображенные на фигуре 1. В этом примере система 140 на основе процессора включает в себя один или несколько центральных блоков обработки (CPU) 142, каждый из которых включает в себя один или несколько процессоров 144. Один или несколько CPU 142 могут быть ведущим устройством и выполнять программное обеспечение 20. Один или несколько CPU 142 могут иметь кэш-память 146, соединенную с процессором(ами) 144 для быстрого доступа к временно сохраненным данным. Один или несколько CPU 142 соединены с системной шиной 148 и могут соединять между собой устройства, входящие в состав системы 140 на основе процессора. Как известно, один или несколько CPU 142 осуществляют связь с этими другими устройствами путем обмена информацией об адресах, управляющей информацией и информацией в виде данных по системной шине 148. Например, один или несколько CPU 142 могут посылать запросы транзакций шины запоминающей системе 150, которая может быть устройством 12. Запросы транзакций могут проходить через контроллер 149 памяти, который может быть контроллером 16 хоста. Хотя это не изображено на фигуре 5, может быть обеспечено несколько системных шин 148, при этом каждая системная шина 148 представляет собой различную структуру.
[0037] С системной шиной 148 могут быть соединены другие устройства. Как изображено на фигуре 5, эти устройства могут включать в себя запоминающую систему 150, одно или несколько устройств 152 ввода, одно или несколько устройств 154 вывода, одно или несколько сетевых интерфейсных устройств 156 и один или несколько контроллеров 158 дисплея в качестве примеров. Устройство(а) 152 ввода может включать в себя любой тип устройства ввода, в том числе, но не ограничиваясь только этим, клавиши ввода, переключатели, речевые процессоры и т.д. Устройство(а) 154 вывода может включать в себя любой тип устройства вывода, в том числе, но не ограничиваясь только этим, аудио, видео, другие визуальные индикаторы и т.д. Сетевое интерфейсное устройство(а) 156 может быть любыми устройствами, выполненными с возможностью осуществлять обмен данными с сетью 160. Сеть 160 может быть любым типом сети, в том числе, но не ограничиваясь только этим, проводной или беспроводной сетью, частной или общедоступной сетью, локальной сетью (LAN), глобальной LAN, беспроводной LAN и Интернетом. Сетевое интерфейсное устройство(а) 156 может быть выполнено с возможностью поддержки любого желаемого типа протокола связи.
[0038] Один или несколько CPU 142 также могут быть выполнены с возможностью осуществления доступа к контроллеру(ам) 158 дисплея по системной шине 148 для управления информацией, посылаемой одному или нескольким дисплеям 162. Контроллер(ы) 158 дисплея посылает информацию дисплею(ям) 162 для отображения с помощью одного или нескольких видеопроцессоров 164, которые преобразовывают информацию, которая должна быть отображена, в формат, подходящий для дисплея(ев) 162. Дисплей(и) 162 может включать в себя любой тип дисплея, в том числе, но не ограничиваясь только этим, электронно-лучевую трубку (CRT), дисплей на светодиодах (LED), жидкокристаллический дисплей (LCD), плазменный дисплей и т.д.
[0039] Специалистам в данной области техники также будет понятно, что различные иллюстративные логические блоки, модули, электрические схемы и алгоритмы, описанные применительно к аспектам, раскрытым в настоящем документе, могут быть реализованы как электронное аппаратное обеспечение, инструкции, сохраненные в памяти или в другом компьютерно-читаемом носителе и выполняемые процессором, другим устройством обработки или их комбинациями. Хосты и устройства, описанные в настоящем документе, могут использоваться, например, в любой электрической схеме, компоненте аппаратного обеспечения, интегральной схеме (IC) или кристалле IC. Память, раскрытая в настоящем документе, может быть памятью любого типа и размера, и она может быть выполнена с возможностью хранения любого типа желаемой информации. Чтобы ясно проиллюстрировать эту взаимозаменяемость, различные иллюстративные компоненты, блоки, модули, электрические схемы и этапы были описаны выше в целом с точки зрения их функциональности. То, как такая функциональность реализуется, зависит от конкретного применения, конструктивных решений и/или конструктивных ограничений, наложенных на систему в целом. Специалисты в данной области техники могут реализовать описанную функциональность различным образом для каждого конкретного применения, но такие решения по реализации не должны интерпретироваться как отклонения от объема настоящего раскрытия.
[0040] Различные иллюстративные логические блоки, модули и электрические схемы, описанные применительно к аспектам, раскрытым в настоящем документе, могут быть реализованы или выполнены с помощью процессора, цифрового сигнального процессора (DSP), специализированной интегральной схемы (ASIC), программируемой пользователем вентильной матрицы (FPGA) или другого программируемого логического устройства, логического элемента на дискретных компонентах или транзисторных логических схемах, дискретных компонентах аппаратного обеспечения или любой их комбинации, предназначенной для выполнения функций, описанных в настоящем документе. Процессор может быть микропроцессором, но в альтернативном варианте процессор может быть любым традиционным процессором, контроллером, микроконтроллером или конечным автоматом. Процессор может также быть реализован как комбинация вычислительных устройств, например комбинация DSP и микропроцессора, множества микропроцессоров, одного или нескольких микропроцессоров в сочетании с DSP-ядром или любая другая такая конфигурация.
[0041] Аспекты, раскрытые в настоящем документе, могут быть воплощены в аппаратном обеспечении и в инструкциях, которые сохранены в аппаратном обеспечении, и могут находиться, например, в оперативном запоминающее устройстве (RAM), флэш-памяти, постоянном запоминающем устройстве (ROM), электрически программируемом ROM (EPROM), электрически стираемом программируемом ROM (EEPROМ), регистрах, жестком диске, съемном диске, CD-ROM или любой другой форме компьютерно-читаемого носителя, известного в данной области техники. Иллюстративный накопитель данных соединен с процессором, так что процессор может считывать и записывать информацию в накопитель данных. В качестве альтернативы, накопитель данных может являться неотъемлемой частью процессора. Процессор и накопитель данных могут находиться в ASIC. ASIC может находиться в удаленной станции. В альтернативном варианте процессор и накопитель данных могут находиться как дискретные компоненты в удаленной станции, базовой станции или сервере.
[0042] Также следует отметить, что операционные этапы, описанные в любом из иллюстративных аспектов в настоящем документе, описываются для того, чтобы обеспечить примеры и обсуждение. Описанные операции могут выполняться в различных последовательностях, отличных от изображенных последовательностей. Кроме того, операции, описанные в одном операционном этапе, могут фактически выполняться в нескольких различных этапах. Дополнительно, один или несколько операционных этапов, обсуждаемых в иллюстративных аспектах, могут комбинироваться. Следует понимать, что операционные этапы, проиллюстрированные в схемах последовательности операций, могут быть подвергнуты многочисленным различным модификациям, как будет очевидно для специалиста в данной области техники. Специалистам в данной области техники также будет понятно, что информация и сигналы могут быть представлены с использованием любой из множества различных технологий и методик. Например, данные, инструкции, команды, информация, сигналы, биты, символы и элементарные сигналы, которые могут упоминаться на всем протяжении описания, могут быть представлены напряжениями, токами, электромагнитными волнами, магнитными полями или частицами, оптическими полями или частицами или любой их комбинацией.
[0043] Предшествующее описание раскрытия обеспечено для того, чтобы позволить любому специалисту в данной области техники сделать или использовать раскрытие. Различные модификации раскрытия будут с легкостью очевидны для специалистов в данной области техники, а общие принципы, определенные в настоящем документе, могут быть применены к другим вариантам, не отступая от сущности или объема раскрытия. Таким образом, это раскрытие не должно ограничиваться примерами и конструкциями, описанными в настоящем документе, а должно соответствовать самому широкому объему, согласующемуся с принципами и новыми признаками, раскрытыми в настоящем документе.
Claims (35)
1. Хост, содержащий:
приемопередатчик, выполненный с возможностью передачи сигналов и приема сигналов от устройства, совместимого со стандартом «Встроенная мультимедийная карта» (eMMC); и
систему управления, функционально связанную с приемопередатчиком и выполненную с возможностью:
давать команду устройству определить состояние регистра статуса очереди (QSR) в устройстве;
определять предстоящий конец текущей передачи данных от устройства и
принимать ответ от устройства с информацией о QSR устройства перед предстоящим концом.
2. Хост по п. 1, в котором система управления дополнительно выполнена с возможностью давать команду по времени вблизи и перед предстоящим концом.
3. Хост по п. 1, в котором система управления дополнительно выполнена с возможностью давать команду поставить задачу в очередь.
4. Хост по п. 1, в котором система управления дополнительно выполнена с возможностью выдавать запрос управления очередью.
5. Хост по п. 4, в котором запрос управления очередью является командой удалить задачу.
6. Хост по п. 1, в котором система управления дополнительно выполнена с возможностью давать команду выполнить задачу по чтению.
7. Хост по п. 1, в котором система управления дополнительно выполнена с возможностью давать команду выполнить задачу по записи.
8. Хост по п. 1, интегрированный в устройство, выбранное из группы, состоящей из: телеприставки, развлекательного блока, навигационного устройства, устройства связи, блока данных с фиксированным местоположением, блока данных с мобильным местоположением, мобильного телефона, сотового телефона, компьютера, портативного компьютера, настольного компьютера, карманного персонального компьютера (PDA), монитора, компьютерного монитора, телевизора, тюнера, радио, спутникового радио, аудиоплеера, цифрового аудиоплеера, портативного аудиоплеера, цифрового видеоплеера, видеоплеера, проигрывателя цифровых видеодисков (DVD) и портативного цифрового видеоплеера.
9. Устройство передачи и приема сигналов от хоста, содержащее:
приемопередатчик, выполненный с возможностью передачи сигналов и приема сигналов от хоста, совместимого со стандартом «Встроенная мультимедийная карта» (eMMC); и
систему управления, функционально связанную с приемопередатчиком и выполненную с возможностью:
принимать команду от хоста для определения состояния регистра статуса очереди (QSR) в устройстве и
передавать ответ хосту с информацией о QSR устройства перед предстоящим концом текущей передачи данных от устройства.
10. Устройство по п. 9, в котором система управления дополнительно выполнена с возможностью определения состояния QSR в устройстве перед передачей ответа.
11. Устройство по п. 9, в котором система управления дополнительно выполнена с возможностью приема команды поставить задачу в очередь.
12. Устройство по п. 9, в котором система управления дополнительно выполнена с возможностью приема запроса управления очередью.
13. Устройство по п. 12, в котором запрос управления очередью является командой удалить задачу.
14. Устройство по п. 9, в котором система управления дополнительно выполнена с возможностью приема команды исполнить задачу по чтению.
15. Устройство по п. 9, в котором система управления дополнительно выполнена с возможностью приема команды исполнить задачу по записи.
16. Способ функционирования хоста встроенной мультимедийной карты (eMMC), содержащий этапы, на которых:
передают сигналы от хоста eMMC устройству, включающие в себя команду определить состояние регистра статуса очереди (QSR) в устройстве;
определяют предстоящий конец текущей передачи данных от устройстваи
принимают ответ от устройства с информацией о QSR устройства перед предстоящим концом.
17. Способ по п. 16, дополнительно содержащий этап, на котором дают команду вблизи по времени и перед предстоящим концом.
18. Способ по п. 17, дополнительно содержащий этап, на котором принимают ответ перед предстоящим концом.
19. Способ по п. 16, дополнительно содержащий этап, на котором дают команду поставить задачу в очередь.
20. Способ по п. 16, дополнительно содержащий этап, на котором выдают запрос управления очередью.
21. Способ по п. 20, в котором этап, на котором выдают запрос управления очередью, содержит этап, на котором устройству отдают команду удалить задачу.
22. Способ по п. 16, дополнительно содержащий этап, на котором дают команду исполнить задачу по чтению.
23. Способ по п. 16, дополнительно содержащий этап, на котором дают команду исполнить задачу по записи.
Applications Claiming Priority (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201361875721P | 2013-09-10 | 2013-09-10 | |
US61/875,721 | 2013-09-10 | ||
US14/478,032 US9519440B2 (en) | 2013-09-10 | 2014-09-05 | Providing command queuing in embedded memories |
US14/478,032 | 2014-09-05 | ||
PCT/US2014/054527 WO2015038468A1 (en) | 2013-09-10 | 2014-09-08 | Providing command queuing in embedded memories |
Publications (2)
Publication Number | Publication Date |
---|---|
RU2016107809A RU2016107809A (ru) | 2017-10-16 |
RU2640652C2 true RU2640652C2 (ru) | 2018-01-10 |
Family
ID=52626671
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU2016107809A RU2640652C2 (ru) | 2013-09-10 | 2014-09-08 | Обеспечение очереди команд во встроенной памяти |
Country Status (22)
Country | Link |
---|---|
US (1) | US9519440B2 (ru) |
EP (1) | EP3044688B1 (ru) |
JP (1) | JP6165342B2 (ru) |
KR (1) | KR101817932B1 (ru) |
CN (1) | CN105518640B (ru) |
AR (1) | AR099265A1 (ru) |
AU (1) | AU2014318040B2 (ru) |
BR (1) | BR112016005365B1 (ru) |
CA (1) | CA2920900C (ru) |
CL (1) | CL2016000559A1 (ru) |
ES (1) | ES2650121T3 (ru) |
HK (1) | HK1222006A1 (ru) |
HU (1) | HUE037357T2 (ru) |
MX (1) | MX349240B (ru) |
MY (1) | MY176801A (ru) |
NZ (1) | NZ717269A (ru) |
PH (1) | PH12016500353B1 (ru) |
RU (1) | RU2640652C2 (ru) |
SA (1) | SA516370692B1 (ru) |
SG (1) | SG11201600762WA (ru) |
TW (1) | TWI588662B (ru) |
WO (1) | WO2015038468A1 (ru) |
Families Citing this family (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9824004B2 (en) * | 2013-10-04 | 2017-11-21 | Micron Technology, Inc. | Methods and apparatuses for requesting ready status information from a memory |
KR102111741B1 (ko) * | 2014-01-10 | 2020-05-15 | 삼성전자주식회사 | 임베디드 멀티미디어 카드 및 이의 동작 방법 |
US10108372B2 (en) * | 2014-01-27 | 2018-10-23 | Micron Technology, Inc. | Methods and apparatuses for executing a plurality of queued tasks in a memory |
US9454310B2 (en) * | 2014-02-14 | 2016-09-27 | Micron Technology, Inc. | Command queuing |
KR102254099B1 (ko) * | 2014-05-19 | 2021-05-20 | 삼성전자주식회사 | 메모리 스와핑 처리 방법과 이를 적용하는 호스트 장치, 스토리지 장치 및 데이터 처리 시스템 |
US10073714B2 (en) | 2015-03-11 | 2018-09-11 | Western Digital Technologies, Inc. | Task queues |
KR20160111222A (ko) * | 2015-03-16 | 2016-09-26 | 에스케이하이닉스 주식회사 | 반도체 메모리 장치 및 메모리 컨트롤러를 포함하는 메모리 시스템, 그것을 포함하는 컴퓨팅 시스템 |
KR20160118836A (ko) * | 2015-04-03 | 2016-10-12 | 에스케이하이닉스 주식회사 | 호스트 커맨드 큐를 포함하는 메모리 컨트롤러 및 그것의 동작 방법 |
GB2539443B (en) * | 2015-06-16 | 2020-02-12 | Advanced Risc Mach Ltd | A transmitter, a receiver, a data transfer system and a method of data transfer |
US10318193B2 (en) | 2015-09-14 | 2019-06-11 | Sandisk Technologies Llc | Systems and methods of command authorization |
US10379781B2 (en) * | 2016-04-20 | 2019-08-13 | Sandisk Technologies Llc | Storage system and method for improved command flow |
TWI587214B (zh) * | 2016-04-21 | 2017-06-11 | 慧榮科技股份有限公司 | 資料儲存裝置、其控制單元及其任務排序方法 |
KR20190032809A (ko) * | 2017-09-20 | 2019-03-28 | 에스케이하이닉스 주식회사 | 메모리 시스템 및 그것의 동작 방법 |
CN107729140B (zh) * | 2017-09-22 | 2020-07-28 | 华南理工大学 | 一种并行实现多个eMMC主机接口命令排队功能的装置及方法 |
US10303384B1 (en) | 2017-11-28 | 2019-05-28 | Western Digital Technologies, Inc. | Task readiness for queued storage tasks |
CN108397046B (zh) * | 2018-04-23 | 2023-08-29 | 深圳市易联网络技术有限公司 | 智能钥匙扣联合管理系统与方法 |
CN108958950A (zh) * | 2018-05-29 | 2018-12-07 | 联发科技(新加坡)私人有限公司 | 电子存储设备的任务管理方法、主机和存储装置 |
KR20220048303A (ko) | 2020-10-12 | 2022-04-19 | 삼성전자주식회사 | 크레딧을 이용하는 호스트 장치와 스토리지 장치의 동작 방법 |
CN114116008B (zh) * | 2022-01-26 | 2022-05-27 | 深圳佰维存储科技股份有限公司 | 命令队列管理方法、装置、可读存储介质及电子设备 |
CN117827704A (zh) * | 2022-07-19 | 2024-04-05 | 荣耀终端有限公司 | 命令发送方法及电子设备 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2011077413A1 (en) * | 2009-12-24 | 2011-06-30 | St-Ericsson Sa | Memory management system offering direct as well as managed access to local storage memory |
WO2011148223A1 (en) * | 2010-05-27 | 2011-12-01 | Sandisk Il Ltd | Memory management storage to a host device |
US20130036258A1 (en) * | 2011-08-05 | 2013-02-07 | Phison Electronics Corp. | Memory storage device, memory controller thereof, and method for programming data thereof |
WO2013048490A1 (en) * | 2011-09-30 | 2013-04-04 | Intel Corporation | Non-volatile random access memory (nvram) as a replacement for traditional mass storage |
RU2486581C1 (ru) * | 2012-07-11 | 2013-06-27 | Открытое акционерное общество "Научно-исследовательский институт "Субмикрон" | Параллельная вычислительная система с программируемой архитектурой |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6751606B1 (en) | 1998-12-23 | 2004-06-15 | Microsoft Corporation | System for enhancing a query interface |
WO2005050432A1 (ja) * | 2003-11-19 | 2005-06-02 | Matsushita Electric Industrial Co., Ltd. | 記録媒体アクセス装置及び記録媒体アクセス方法 |
US20090094678A1 (en) | 2007-10-05 | 2009-04-09 | Nokia Corporation | Mulimode device |
KR101486987B1 (ko) * | 2008-05-21 | 2015-01-30 | 삼성전자주식회사 | 불휘발성 메모리를 포함하는 반도체 메모리 장치 및 불휘발성 메모리를 위한 커맨드 스케줄링 방법 |
TWI424435B (zh) * | 2009-08-31 | 2014-01-21 | Phison Electronics Corp | 對快閃記憶體下達程式化指令的方法、控制器與儲存系統 |
US9779057B2 (en) | 2009-09-11 | 2017-10-03 | Micron Technology, Inc. | Autonomous memory architecture |
US8356131B2 (en) * | 2009-10-25 | 2013-01-15 | Sony Mobile Communications Ab | System and method for controlling interruption of a process in electronic equipment based on priority of the process, and program |
US10026458B2 (en) | 2010-10-21 | 2018-07-17 | Micron Technology, Inc. | Memories and methods for performing vector atomic memory operations with mask control and variable data length and data unit size |
JP5762930B2 (ja) * | 2011-11-17 | 2015-08-12 | 株式会社東芝 | 情報処理装置および半導体記憶装置 |
TWI521343B (zh) * | 2011-08-01 | 2016-02-11 | Toshiba Kk | An information processing device, a semiconductor memory device, and a semiconductor memory device |
JP5547154B2 (ja) | 2011-09-21 | 2014-07-09 | 株式会社東芝 | メモリ・デバイス |
JP5505456B2 (ja) * | 2012-05-08 | 2014-05-28 | ブラザー工業株式会社 | デバイス制御システム及びプログラム |
-
2014
- 2014-09-05 US US14/478,032 patent/US9519440B2/en active Active
- 2014-09-08 RU RU2016107809A patent/RU2640652C2/ru not_active IP Right Cessation
- 2014-09-08 MY MYPI2016700398A patent/MY176801A/en unknown
- 2014-09-08 JP JP2016540459A patent/JP6165342B2/ja active Active
- 2014-09-08 AU AU2014318040A patent/AU2014318040B2/en not_active Ceased
- 2014-09-08 NZ NZ717269A patent/NZ717269A/en not_active IP Right Cessation
- 2014-09-08 CA CA2920900A patent/CA2920900C/en not_active Expired - Fee Related
- 2014-09-08 BR BR112016005365-6A patent/BR112016005365B1/pt active IP Right Grant
- 2014-09-08 EP EP14772505.5A patent/EP3044688B1/en active Active
- 2014-09-08 SG SG11201600762WA patent/SG11201600762WA/en unknown
- 2014-09-08 MX MX2016002986A patent/MX349240B/es active IP Right Grant
- 2014-09-08 CN CN201480049706.5A patent/CN105518640B/zh active Active
- 2014-09-08 HU HUE14772505A patent/HUE037357T2/hu unknown
- 2014-09-08 ES ES14772505.5T patent/ES2650121T3/es active Active
- 2014-09-08 WO PCT/US2014/054527 patent/WO2015038468A1/en active Application Filing
- 2014-09-08 KR KR1020167007265A patent/KR101817932B1/ko active IP Right Grant
- 2014-09-09 TW TW103131040A patent/TWI588662B/zh active
- 2014-09-09 AR ARP140103369A patent/AR099265A1/es not_active Application Discontinuation
-
2016
- 2016-02-22 PH PH12016500353A patent/PH12016500353B1/en unknown
- 2016-03-07 SA SA516370692A patent/SA516370692B1/ar unknown
- 2016-03-10 CL CL2016000559A patent/CL2016000559A1/es unknown
- 2016-08-23 HK HK16110014.3A patent/HK1222006A1/zh unknown
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2011077413A1 (en) * | 2009-12-24 | 2011-06-30 | St-Ericsson Sa | Memory management system offering direct as well as managed access to local storage memory |
WO2011148223A1 (en) * | 2010-05-27 | 2011-12-01 | Sandisk Il Ltd | Memory management storage to a host device |
US20130036258A1 (en) * | 2011-08-05 | 2013-02-07 | Phison Electronics Corp. | Memory storage device, memory controller thereof, and method for programming data thereof |
WO2013048490A1 (en) * | 2011-09-30 | 2013-04-04 | Intel Corporation | Non-volatile random access memory (nvram) as a replacement for traditional mass storage |
RU2486581C1 (ru) * | 2012-07-11 | 2013-06-27 | Открытое акционерное общество "Научно-исследовательский институт "Субмикрон" | Параллельная вычислительная система с программируемой архитектурой |
Also Published As
Similar Documents
Publication | Publication Date | Title |
---|---|---|
RU2640652C2 (ru) | Обеспечение очереди команд во встроенной памяти | |
JP6599397B2 (ja) | フラッシュメモリにおけるコマンド完了の確認 | |
US20150012607A1 (en) | Techniques to Replicate Data between Storage Servers | |
WO2013109640A1 (en) | Techniques for command validation for access to a storage device by a remote client | |
US9881680B2 (en) | Multi-host power controller (MHPC) of a flash-memory-based storage device | |
US9632953B2 (en) | Providing input/output virtualization (IOV) by mapping transfer requests to shared transfer requests lists by IOV host controllers | |
KR20180019595A (ko) | 주변 컴포넌트 상호접속(PCI)익스프레스 (PCIe) 트랜잭션 계층에 대한 코히런시 구동 강화 | |
US20190310964A1 (en) | Speculative read mechanism for distributed storage system | |
CN110837482A (zh) | 分布式块存储低延迟控制方法、系统及设备 | |
US9880748B2 (en) | Bifurcated memory management for memory elements |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | The patent is invalid due to non-payment of fees |
Effective date: 20190909 |