RU2595542C2 - Устройство и способ для передачи и приема данных в системе связи/широковещания - Google Patents

Устройство и способ для передачи и приема данных в системе связи/широковещания Download PDF

Info

Publication number
RU2595542C2
RU2595542C2 RU2013133357/08A RU2013133357A RU2595542C2 RU 2595542 C2 RU2595542 C2 RU 2595542C2 RU 2013133357/08 A RU2013133357/08 A RU 2013133357/08A RU 2013133357 A RU2013133357 A RU 2013133357A RU 2595542 C2 RU2595542 C2 RU 2595542C2
Authority
RU
Russia
Prior art keywords
bits
ldpc
parity
codeword
punctured
Prior art date
Application number
RU2013133357/08A
Other languages
English (en)
Other versions
RU2013133357A (ru
Inventor
Хонг-Сил ДЗЕОНГ
Сунг-Риул ЙУН
Хиун-Коо ЯНГ
Ален МУРА
Исмаэль ГУТЬЕРРЕС
Original Assignee
Самсунг Электроникс Ко., Лтд.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Самсунг Электроникс Ко., Лтд. filed Critical Самсунг Электроникс Ко., Лтд.
Priority claimed from PCT/KR2012/000446 external-priority patent/WO2012099398A2/en
Publication of RU2013133357A publication Critical patent/RU2013133357A/ru
Application granted granted Critical
Publication of RU2595542C2 publication Critical patent/RU2595542C2/ru

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/11Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
    • H03M13/1102Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
    • H03M13/1148Structural properties of the code parity-check or generator matrix
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/13Linear codes
    • H03M13/15Cyclic codes, i.e. cyclic shifts of codewords produce other codewords, e.g. codes defined by a generator polynomial, Bose-Chaudhuri-Hocquenghem [BCH] codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/11Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/11Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
    • H03M13/1102Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
    • H03M13/1148Structural properties of the code parity-check or generator matrix
    • H03M13/116Quasi-cyclic LDPC [QC-LDPC] codes, i.e. the parity-check matrix being composed of permutation or circulant sub-matrices
    • H03M13/1162Array based LDPC codes, e.g. array codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/11Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
    • H03M13/1102Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
    • H03M13/1148Structural properties of the code parity-check or generator matrix
    • H03M13/116Quasi-cyclic LDPC [QC-LDPC] codes, i.e. the parity-check matrix being composed of permutation or circulant sub-matrices
    • H03M13/1165QC-LDPC codes as defined for the digital video broadcasting [DVB] specifications, e.g. DVB-Satellite [DVB-S2]
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/13Linear codes
    • H03M13/15Cyclic codes, i.e. cyclic shifts of codewords produce other codewords, e.g. codes defined by a generator polynomial, Bose-Chaudhuri-Hocquenghem [BCH] codes
    • H03M13/151Cyclic codes, i.e. cyclic shifts of codewords produce other codewords, e.g. codes defined by a generator polynomial, Bose-Chaudhuri-Hocquenghem [BCH] codes using error location or error correction polynomials
    • H03M13/152Bose-Chaudhuri-Hocquenghem [BCH] codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/13Linear codes
    • H03M13/17Burst error correction, e.g. error trapping, Fire codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/25Error detection or forward error correction by signal space coding, i.e. adding redundancy in the signal constellation, e.g. Trellis Coded Modulation [TCM]
    • H03M13/253Error detection or forward error correction by signal space coding, i.e. adding redundancy in the signal constellation, e.g. Trellis Coded Modulation [TCM] with concatenated codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/25Error detection or forward error correction by signal space coding, i.e. adding redundancy in the signal constellation, e.g. Trellis Coded Modulation [TCM]
    • H03M13/255Error detection or forward error correction by signal space coding, i.e. adding redundancy in the signal constellation, e.g. Trellis Coded Modulation [TCM] with Low Density Parity Check [LDPC] codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/29Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes
    • H03M13/2906Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes using block codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/29Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes
    • H03M13/2957Turbo codes and decoding
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/61Aspects and characteristics of methods and arrangements for error correction or error detection, not provided for otherwise
    • H03M13/618Shortening and extension of codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/63Joint error correction and other techniques
    • H03M13/635Error control coding in combination with rate matching
    • H03M13/6356Error control coding in combination with rate matching by repetition or insertion of dummy data, i.e. rate reduction
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/63Joint error correction and other techniques
    • H03M13/635Error control coding in combination with rate matching
    • H03M13/6362Error control coding in combination with rate matching by puncturing
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/63Joint error correction and other techniques
    • H03M13/635Error control coding in combination with rate matching
    • H03M13/6362Error control coding in combination with rate matching by puncturing
    • H03M13/6368Error control coding in combination with rate matching by puncturing using rate compatible puncturing or complementary puncturing
    • H03M13/6393Rate compatible low-density parity check [LDPC] codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/65Purpose and implementation aspects
    • H03M13/6522Intended application, e.g. transmission or communication standard
    • H03M13/6552DVB-T2
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0001Systems modifying transmission characteristics according to link quality, e.g. power backoff
    • H04L1/0006Systems modifying transmission characteristics according to link quality, e.g. power backoff by adapting the transmission format
    • H04L1/0007Systems modifying transmission characteristics according to link quality, e.g. power backoff by adapting the transmission format by modifying the frame length
    • H04L1/0008Systems modifying transmission characteristics according to link quality, e.g. power backoff by adapting the transmission format by modifying the frame length by supplementing frame payload, e.g. with padding bits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0001Systems modifying transmission characteristics according to link quality, e.g. power backoff
    • H04L1/0009Systems modifying transmission characteristics according to link quality, e.g. power backoff by adapting the channel coding
    • H04L1/0013Rate matching, e.g. puncturing or repetition of code symbols

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Probability & Statistics with Applications (AREA)
  • Theoretical Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Quality & Reliability (AREA)
  • Algebra (AREA)
  • General Physics & Mathematics (AREA)
  • Pure & Applied Mathematics (AREA)
  • Multimedia (AREA)
  • Error Detection And Correction (AREA)

Abstract

Группа изобретений относится к области кодирования/декодирования и может быть использована для передачи и приема данных в беспроводной связи. Техническим результатом является обеспечение возможности кодировать/декодировать потоки информационных битов различных длин и одновременно поддерживать оптимальную производительность. Способ содержит: определение количества битов дополнения нулями, определение количества (Npad) групп битов, в которых все биты дополняются с помощью нулей, дополнение всех битов в с 0-й по (Npad-1)-ю группах битов, указанных посредством шаблона сокращения, с помощью нулей, отображение информационных битов в битовые положения, которые не дополняются в информационных битах Боуза-Чоудхури-Хоквингема (BCH), кодирование по методу BCH информационных битов BCH, чтобы генерировать информационные биты проверки четности с малой плотностью (LDPC), и кодирование по методу LDPC информационных битов LDPC, чтобы генерировать дополненное с помощью нулей кодовое слово, при этом шаблон сокращения определяется как порядок групп битов, определенный как 6, 5, 4, 9, 3, 2, 1, 8, 0, 7, 10 и 11. 6 н. и 8 з.п. ф-лы, 12 ил., 59 табл.

Description

Область техники, к которой относится изобретение
Настоящее изобретение, в общем, относится к системе связи/широковещания.
Уровень техники
Производительность линии связи в системе связи/широковещания поддается ухудшению вследствие любого канального шума, замирания и межсимвольных помех (ISI). Соответственно, чтобы реализовывать высокоскоростные цифровые системы связи/широковещания, требующие высокоскоростную пропускную способность данных и надежность, такие как мобильная связь следующего поколения, цифровое широковещание и мобильный Интернет, необходима технология для преодоления такого шума, замирания и ISI. С этой целью, проводятся исследования над кодом с исправлением ошибок как способом для эффективного восстановления искажения информации и повышения надежности связи/широковещания.
Код проверки четности с малой плотностью (LDPC), впервые введенный Галлагером в 1960-ых, не принимался в течение многих лет вследствие сложности в реализации в те годы. Однако так как турбо-код, раскрытый Берроу, Главье и Ситимашимой в 1993, указал производительность, близкую к пропускной способности канала Шэннона, было представлено много интерпретаций относительно производительности и характеристики турбо-кода, наряду с тем, что проводились интенсивные исследования в отношении итеративного декодирования и основывающегося на графах канального кодирования. В этой связи, код LDPC был повторно исследован во второй половине 1990-ых, и, как известно, продемонстрировал производительность, близкую к пропускной способности канала Шэннона, итеративное декодирование применялось на основе алгоритма "сумма-произведение", чтобы выполнять декодирование на графе Таннера, соответствующем коду LDPC.
Код LDPC, в общем, определяется как матрица проверки четности и выражается с использованием двудольного графа, известного как граф Таннера. Кодер LDPC генерирует кодовое слово LDPC, скомпонованное из Nldpc битов, посредством приема ввода информационного слова LDPC, скомпонованного из Nldpc битов. Для удобства описания, предполагаем, что кодовое слово компонуется из Nldpc битов посредством приема входного сигнала из информационного слова LDPC, скомпонованного из Kldpc битов. То есть, посредством выполнения кодирования LDPC для информационного слова LDPC
Figure 00000001
, скомпонованного из входных Kldpc битов, генерируется кодовое слово LDPC
Figure 00000002
. То есть кодовое слово LDPC является битовым потоком, скомпонованным из множества битов, и бит кодового слова LDPC представляет каждый из битов, составляющих кодовое слово. Также, информационное слово LDPC является битовым потоком, скомпонованным из множества битов, и бит информационного слова LDPC представляет каждый из битов, составляющих информационное слово. В то же время, в систематическом коде, кодовое слово скомпоновано из
Figure 00000003
Здесь,
Figure 00000004
обозначает биты четности, и количество битов четности задается как Nparity=Nldpc-Kldpc.
Кодирование LDPC включает в себя процесс определения кодового слова, удовлетворяющего условию Уравнения (1) следующим образом.
Figure 00000005
, где
Figure 00000006
(1)
В Уравнении (1), 'H' обозначает матрицу проверки четности, 'c' обозначает кодовое слово, 'ci' обозначает i-ый бит кодового слова, и 'Nldpc' обозначает длину кодового слова.
Матрица проверки четности (H) скомпонована из Nldpc столбцов, и представляет, что i-ый столбец имеет связь с i-ым битом кодового слова (ci).
Согласно коду LDPC, кодирование, в общем, выполняется, когда уже было определено, что длина информационного слова и длина кодового слова равны 'Kldpc' и 'Nldpc', соответственно. Поэтому, существует необходимость в подходящем способе, когда вводится информационное слово более короткой длины, чем 'Kldpc' или предполагается генерировать кодовое слово более короткой длины, чем 'Nldpc'. Например, передатчик сокращает (Kldpc-Ki) битов, когда информационное слово, имеющее длину KI, вводится кодер. KI меньше, чем длина (Kldpc) информационного слова, требуемого для кодирования. Также, передатчик выкалывает (Nparity-Ntxparity) битов, когда требуемая длина четности (Ntxparity) меньше, чем длина четности (Nparity). 'Ntxparity' обозначает длину фактически передаваемой четности, и определяется согласно
Figure 00000007
, которая вводится, и кодовой скорости, которая необходима для передачи.
Когда некоторые биты сокращаются или выкалываются, принимая во внимание длину информационного слова и длину четности, производительность кодового слова значительно изменяется согласно тому, какие биты сокращаются или выкалываются. Соответственно, имеется необходимость в выборе сокращаемых битов и выкалываемых битов, чтобы поддерживать оптимальную производительность.
Раскрытие изобретения
Решение проблемы
Настоящее изобретение предназначено, чтобы, по существу, решать, по меньшей мере, вышеописанные проблемы и/или недостатки и чтобы обеспечивать, по меньшей мере, нижеприводимые преимущества. Соответственно, один аспект настоящего изобретения состоит в том, чтобы обеспечить устройство и способ для выбора сокращаемых и выкалываемых битов при поддержании оптимальной производительности в системе связи/широковещания.
Вышеописанные аспекты достигаются посредством обеспечения устройства и способа для передачи и приема данных в системе связи/широковещания.
Согласно одному аспекту настоящего изобретения, способ работы передатчика в системе связи включает в себя определение количества битов дополнения нулями, определение количества (Npad) групп битов, в которых все биты дополняются с помощью нулей, дополнение всех битов в с 0-ой по (Npad-1)-ой группах битов, указанных посредством шаблона сокращения, с помощью нулей, отображение информационных битов в битовые положения, которые не дополняются в информационных битах Боуза-Чоудхури-Хоквингема (BCH), кодирование по методу BCH информационных битов BCH, чтобы генерировать информационные биты проверки четности с малой плотностью (LDPC), и кодирование по методу LDPC информационных битов LDPC, чтобы генерировать дополненное с помощью нулей кодовое слово. Здесь шаблон сокращения определяется как порядок групп битов, определенный как 6, 5, 4, 9, 3, 2, 1, 8, 0, 7, 10 и 11.
Согласно одному аспекту настоящего изобретения, способ работы передатчика в системе связи включает в себя кодирование по методу LDPC информационных битов LDPC, чтобы генерировать кодовое слово, определение количества битов, подлежащих выкалыванию в битах четности LDPC кодового слова, определение количества (Npunc) групп битов четности, в которых все биты выкалываются, выкалывание всех битов в с 0-ой по (Npunc-1)-ой группах битов четности, указанных посредством шаблона выкалывания. Здесь шаблон выкалывания определяется как порядок групп битов четности, определенный как 29, 45, 43, 27, 32, 35, 40, 38, 0, 19, 8, 16, 41, 4, 26, 36, 30, 2, 13, 42, 46, 24, 37, 1, 33, 11, 44, 28, 20, 9, 34, 3, 17, 6, 21, 14, 23, 7, 22, 47, 5, 10, 12, 15, 18, 25, 31 и 39.
Согласно одному аспекту настоящего изобретения, способ работы приемника в системе связи включает в себя прием сокращенного кодового слова, определение количества битов дополнения нулями, определение количества (Npad) групп битов, в которых все биты дополняются с помощью нулей, установку входных значений декодера LDPC, соответствующих всем информационным битам в с 0-ой по (Npad-1)-ой группах битов, указанных посредством шаблона сокращения, посредством значений, которые представляют сокращенные информационные биты LDPC, установку входных значений декодера LDPC, соответствующих информационным битам, которые не дополняются нулями, посредством значений на основе принятого сокращенного кодового слова, декодирование LDPC входных значений декодера LDPC, чтобы генерировать информационные биты LDPC, и декодирование Боуза-Чоудхури-Хоквингема (BCH) информационных битов LDPC, чтобы генерировать информационные биты BCH. Здесь, шаблон сокращения определяется как порядок групп битов, определенный как 6, 5, 4, 9, 3, 2, 1, 8, 0, 7, 10 и 11.
Согласно одному аспекту настоящего изобретения, способ работы приемника в системе связи включает в себя прием проколотого кодового слова, определение количества битов, выколотых в битах четности LDPC проколотого кодового слова, определение количества (Npunc_group) групп битов четности, в которых все биты выколоты, установку входных значений декодера LDPC, соответствующих всем битам четности в с 0-ой по (Npunc_group-1)-ой группах битов четности в кодовом слове LDPC, указанных посредством шаблона выкалывания, посредством значения, представляющего выколотые биты четности, и установку входных значений декодера LDPC для невыколотых оставшихся битов четности в кодовом слове LDPC согласно значениям приема сокращенного и проколотого кодового слова. Здесь, шаблон выкалывания определяется как порядок групп битов четности, определенный как 29, 45, 43, 27, 32, 35, 40, 38, 0, 19, 8, 16, 41, 4, 26, 36, 30, 2, 13, 42, 46, 24, 37, 1, 33, 11, 44, 28, 20, 9, 34, 3, 17, 6, 21, 14, 23, 7, 22, 47, 5, 10, 12, 15, 18, 25, 31 и 39.
Согласно одному аспекту настоящего изобретения, устройство для передатчика в системе связи включает в себя блок дополнения для дополнения всех битов в с 0-ой по (Npad-1)-ой группах битов, указанных посредством шаблона сокращения, с помощью нулей, и для отображения информационных битов в битовые положения, которые не дополняются в информационных битах BCH, блок кодирования для кодирования по методу BCH информационных битов BCH, чтобы генерировать информационные биты LDPC, и для кодирования по методу LDPC информационных битов LDPC, чтобы генерировать дополненное с помощью нулей кодовое слово, и передатчик для передачи сокращенного кодового слова. Здесь шаблон сокращения определяется как порядок групп битов, определенный как 6, 5, 4, 9, 3, 2, 1, 8, 0, 7, 10 и 11.
Согласно одному аспекту настоящего изобретения, устройство для передатчика в системе связи включает в себя блок кодирования для кодирования по методу LDPC информационных битов LDPC, чтобы генерировать кодовое слово, блок выкалывания для определения количества битов, подлежащих выкалыванию в битах четности LDPC кодового слова, для определения количества (Npunc) групп битов четности, в которых все биты выкалываются, и для выкалывания всех битов в с 0-ой по (Npunc-1)-ой группах битов четности, указанных посредством шаблона выкалывания, и передатчик для передачи проколотого кодового слова. Здесь шаблон выкалывания определяется как порядок групп битов четности, определенный как 29, 45, 43, 27, 32, 35, 40, 38, 0, 19, 8, 16, 41, 4, 26, 36, 30, 2, 13, 42, 46, 24, 37, 1, 33, 11, 44, 28, 20, 9, 34, 3, 17, 6, 21, 14, 23, 7, 22, 47, 5, 10, 12, 15, 18, 25, 31 и 39.
Согласно одному аспекту настоящего изобретения, устройство для приемника в системе связи включает в себя приемник для приема сокращенного кодового слова, блок восстановления сокращенных битов для установки входных значений декодера LDPC, соответствующих всем информационным битам в с 0-ой по (Npad-1)-ой группах битов, указанных посредством шаблона сокращения, посредством значений, которые представляют сокращенные информационные биты LDPC, и для установки входных значений декодера LDPC, соответствующих информационным битам, которые не дополняются с помощью нулей, посредством значений на основе принятого сокращенного кодового слова, и блок декодирования для декодирования LDPC для кодового слова LDPC, восстановленного посредством блока восстановления сокращенных битов, и для декодирования Боуза-Чоудхури-Хоквингема (BCH) для информационных битов LDPC, сгенерированных как результат декодирования LDPC. Здесь, шаблон сокращения определяется как порядок групп битов, определенный как 6, 5, 4, 9, 3, 2, 1, 8, 0, 7, 10 и 11.
Согласно одному аспекту настоящего изобретения, устройство для приемника в системе связи включает в себя приемник для приема проколотого кодового слова, и блок восстановления выколотых битов для определения количества битов, выколотых в битах четности LDPC проколотого кодового слова, для определения количества (Npunc_group) групп битов четности, в которых все биты выколоты, для установки входных значений декодера LDPC, соответствующих всем битам четности в с 0-ой по (Npunc_group-1)-ой группах битов четности в кодовом слове LDPC, указанных посредством шаблона выкалывания, посредством значения, представляющего выколотые биты четности, и для установки входных значений декодера LDPC для невыколотых оставшихся битов четности в кодовом слове LDPC согласно значениям приема сокращенного и проколотого кодового слова. Здесь, шаблон сокращения определяется как порядок групп битов четности, определенный как 29, 45, 43, 27, 32, 35, 40, 38, 0, 19, 8, 16, 41, 4, 26, 36, 30, 2, 13, 42, 46, 24, 37, 1, 33, 11, 44, 28, 20, 9, 34, 3, 17, 6, 21, 14, 23, 7, 22, 47, 5, 10, 12, 15, 18, 25, 31 и 39.
Другие аспекты, преимущества, и характерные признаки изобретения станут видны специалистам в данной области техники из последующего подробного описания, которое, при рассмотрении совместно с прилагаемыми чертежами, раскрывает варианты осуществления изобретения.
Краткое описание чертежей
Для более полного понимания настоящего раскрытия и его преимуществ, теперь осуществляется ссылка на последующее описание, рассматриваемое совместно с сопровождающими чертежами, на которых сходные ссылочные позиции представляют сходные части, при этом:
Фиг. 1 иллюстрирует пример матрицы проверки четности, доступной в системе связи/широковещания, согласно одному варианту осуществления настоящего изобретения;
Фиг. 2 иллюстрирует конструкцию передатчика в системе связи/широковещания согласно одному варианту осуществления настоящего изобретения;
Фиг. 3A по 3C иллюстрируют формулы отношений между матрицей проверки четности и кодовым словом в системе связи/широковещания согласно одному варианту осуществления настоящего изобретения;
Фиг. 4A и 4B иллюстрируют группирование информационных битов в системе связи/широковещания согласно одному варианту осуществления настоящего изобретения;
Фиг. 5A и 5B иллюстрируют группирование битов четности в системе связи/широковещания согласно одному варианту осуществления настоящего изобретения;
Фиг. 6 иллюстрирует процедуру дополнения в системе связи/широковещания согласно одному варианту осуществления настоящего изобретения;
Фиг. 7A и 7B иллюстрируют процедуру работы передатчика в системе связи/широковещания согласно одному варианту осуществления настоящего изобретения;
Фиг. 8A и 8B иллюстрируют процедуру работы приемника в системе связи/широковещания согласно одному варианту осуществления настоящего изобретения;
Фиг. 9 иллюстрирует конструкцию передатчика в системе связи/широковещания согласно одному варианту осуществления настоящего изобретения; и
Фиг. 10 иллюстрирует конструкцию приемника в системе связи/широковещания согласно одному варианту осуществления настоящего изобретения.
Всюду на чертежах, сходные ссылочные позиции должны пониматься как ссылающиеся на сходные части, компоненты и структуры.
Наилучший вариант осуществления изобретения
Предпочтительные варианты осуществления настоящего изобретения будут описываться здесь ниже со ссылкой на сопровождающие чертежи. В последующем описании, хорошо известные функции или конструкции для ясности и краткости подробно не описываются.
Последующее раскрывает технологию для сокращения или выкалывания некоторых битов без ухудшения производительности в кодовом слове, зависящем от кода LDPC, в системе связи/широковещания согласно одному варианту осуществления настоящего изобретения.
Настоящее изобретение использует понятия и названия, которые определены в системе наземного цифрового широковещания видео 2-ого поколения (DVB-T2), которая является европейским стандартом цифрового широковещания, и системе мобильного цифрового широковещания видео следующего поколения (DVB-NGH), которая в настоящее время находится в процессе стандартизации. Однако настоящее изобретение не ограничено этим, и применимо к другим имеющим отношение системам, которые имеют схему кодирования или декодирования.
Настоящее изобретение рассматривает матрицу проверки четности структуры, проиллюстрированной на фиг. 1, которая является систематической структурой, в которой кодовое слово включает в себя нетронутое информационное слово. Настоящее изобретение, как изложено ниже, будет описываться на основе матрицы проверки четности из фиг. 1, но применимый объем настоящего изобретения этим не ограничивается.
На фиг. 1, 'Nldpc' обозначает длину кодового слова LDPC и также обозначает длину столбцов матрицы проверки четности из фиг. 1, и 'Kldpc' обозначает длину информационного слова и также обозначает длину столбцов матрицы 110 части информационного слова из фиг. 1. Длина кодового слова LDPC или информационного слова представляет количество бит, включенных в кодовое слово LDPC или информационное слово, таким образом, информационное слово может, в общем, называться информационные биты. 'M' обозначает интервал, в котором шаблон столбца повторяется в матрице 110 части информационного слова, и 'Qldpc' обозначает размер, в котором каждый столбец сдвинут в матрице 110 части информационного слова. Значения целых чисел (M и Qldpc) определяются так, что удовлетворяется
Figure 00000008
. Также
Figure 00000009
является целым числом. Значения 'M' и 'Qldpc' изменяются согласно длине кодового слова и кодовой скорости.
Ссылаясь на фиг. 1, в матрице проверки четности выделяют матрицу 110 части информационного слова и матрицу 120 части четности. Матрица 110 части информационного слова включает в себя Kldpc столбцов. Матрица 120 части четности включает в себя Nparity=Nldpc-Kldpc столбцов. Количество строк матрицы проверки четности является равным количеству (Nldpc-Kldpc) столбцов матрицы 120 части четности.
В матрице 120 части четности, включающей в себя Kldpc-ый столбец матрицы проверки четности по (Nldpc-1)-ый столбец, положения элементов, имеющих вес 1, т.е. значение '1', имеют двойную диагональную структуру. Соответственно, степени оставшихся столбцов за исключением (Nldpc-1)-ого столбца среди столбцов, включенных в матрицу 120 части четности, все равны '2', и степень последнего (Nldpc-1)-ого столбца равняется '1'.
Ссылаясь на фиг. 1, структура матрицы 110 части информационного слова, включающая в себя 0-ой столбец по (Kldpc-1)-ый столбец в матрице проверки четности, подчиняется следующему правилу. Во-первых, Kldpc столбцов, соответствующих информационному слову в матрице проверки четности, разделяются на
Figure 00000010
групп столбцов. Столбцы, принадлежащие одной и той же группе столбцов, имеют отношение, в котором столбцы взаимно сдвинуты настолько, как 'Qldpc'. Во-вторых, предполагая, что 'Di' обозначает степень 0-ого столбца i-ой
Figure 00000011
группы столбцов и
Figure 00000012
обозначает положение каждой строки, где располагается '1', индекс
Figure 00000013
строки, в которой располагается k-ый вес 1 в j-ом столбце внутри i-ой группы столбцов, определяется как в Уравнении (2) следующим образом.
Figure 00000014
(2)
Figure 00000015
В Уравнении (2) выше,
Figure 00000016
обозначает индекс строки, в которой k-ый вес 1 располагается в j-ом столбце внутри i-ой группы столбцов, 'Nldpc' обозначает длину кодового слова LDPC, 'Kldpc' обозначает длину информационного слова, 'Di' обозначает степени столбцов, принадлежащих i-ой группе столбцов, и 'M' обозначает количество столбцов, принадлежащих одной группе столбцов.
Согласно вышеописанному правилу, степени столбцов, принадлежащих i-ой группе столбцов, равны 'Di' и являются одинаковыми. Информация хранения кода LDPC в матрице проверки четности согласно вышеописанному правилу просто выражается следующим образом.
Например, когда 'Nldpc' равняется '30', 'Kldpc' равняется '15', и 'Qldpc' равняется '3', информация положения строк, в которых располагается вес 1 в каждом из 0-вых столбцов среди трех групп столбцов, выражается как последовательности, известные как 'последовательность положений веса 1', и указана в Уравнении (3) следующим образом.
Figure 00000017
(3)
В Уравнении (3),
Figure 00000018
обозначает индекс строки, в которой k-ый вес 1 располагается в j-ом столбце внутри i-ой группы столбцов.
Последовательность положений веса 1 из Уравнения 3 выше, обозначающая индекс строки, в которой '1' располагается в 0-ом столбце каждой из групп столбцов, более просто выражается как в Таблице 1 следующим образом.
Figure 00000019
Таблица 1 представляет положение элемента, имеющего вес 1, т.е. значение '1' в матрице проверки четности. i-ая последовательность положений веса 1 выражается посредством индекса строки, в которой вес 1 располагается в 0-ом столбце, принадлежащем i-ой группе столбцов. С использованием Таблицы 1, является доступным генерировать 15×15 матрицу части информационного слова 30×15 матрицы проверки четности. И, с использованием Таблицы 1, является также доступным генерировать полную 30×15 матрицу проверки четности, так как структура 15×15 матрицы части четности определяется, как имеющая двойную диагональную структуру.
Фиг. 2 иллюстрирует передатчик в системе связи/широковещания согласно одному варианту осуществления настоящего изобретения.
Как проиллюстрировано на фиг. 2, передатчик включает в себя контроллер 202, блок 204 дополнения нулями (0), кодер 206 Боуза, Чоудхури, Хоквингхема (BCH), кодер 208 LDPC, и блок 210 выкалывания. Кодер обычно состоит из кодера 206 BCH и кодера 208 LDPC или кодер также состоит из блока 204 дополнения нулями, кодера 206 BCH, кодера 208 LDPC и блока 210 выкалывания.
Блок 204 дополнения нулями дополняет, по меньшей мере, один бит, имеющий значение '0', к информационным битам. Посредством этого, блок 204 дополнения нулями обеспечивает соответствующую длину входного битового потока кодера 206 BCH. Например, блок 204 дополнения нулями может дополнительно дополнять каждый из информационных битов после определения положения, по меньшей мере, одного бита 0. Также, блок 204 дополнения нулями может заменять информационные биты вместо битов 0 в положении не бита 0 в потоке битов 0 длины входного битового потока кодера 206 BCH, полностью скомпонованного из битов 0. Подробно, информационные биты
Figure 00000020
, имеющие длину KI, вводятся в блок 204 дополнения нулями. И, блок 204 дополнения нулями принимает информацию для дополнения нулями от контроллера 202. Информация для дополнения нулями является битовыми положениями, подлежащими дополнению с помощью нулей, и/или количеством битов, подлежащих дополнению с помощью нулей. И блок 204 дополнения нулями дополняет биты с помощью нулей с использованием упомянутой информации, тем самым генерируя информационные биты BCH
Figure 00000021
, имеющие длину Kbch. Процесс определения положений и/или количества битов, подлежащих дополнению, описывается следующим образом.
Посредством выполнения кодирования BCH для информационных битов BCH
Figure 00000022
, кодер 206 BCH генерирует (Kldpc-Kbch) битов четности BCH, и генерирует кодовое слово BCH
Figure 00000023
. Кодовое слово BCH
Figure 00000024
является информационными битами LDPC для кодирования LDPC, и вводится в кодер 208 LDPC. Кодирование BCH является технологией, широко известной в данной области техники, и раскрывается в документах, таких как "Bose, R. C.; Ray-Chaudhuri, D. K. (March 1960), "On A Class of Error Correcting Binary Group Codes", and Information and Control 3 (1): 68-79, ISSN 0890-5401". Таким образом, в настоящем изобретении его подробное описание опускается.
Посредством выполнения кодирования LDPC для информационных битов LDPC
Figure 00000025
, кодер 208 LDPC генерирует кодовое слово LDPC
Figure 00000026
. То есть, кодер 208 LDPC определяет кодовое слово LDPC
Figure 00000027
на основе матрицы проверки четности.
Блок 210 выкалывания принимает кодовое слово LDPC
Figure 00000028
и выкалывает некоторые биты в кодовом слове LDPC. Блок 210 выкалывания может удалять, вместе с выкалыванием, биты, дополненные посредством блока 204 дополнения нулями. В этом случае, блок 210 выкалывания может называться 'блок удаления и выкалывания нулей'. Когда функция удаления дополненных битов исключена, блок 204 дополнения нулями также пропускается. То есть, вместо дополнения битов и генерирования информационных битов BCH в блоке 204 дополнения нулями, контроллер 202 может удалять столбец, соответствующий дополненному биту, в матрице проверки четности, используемой в кодере 208 LDPC. И затем вышеописанная матрица проверки четности, чьи некоторые столбцы удалены, может сохраняться в памяти. Посредством удаления столбца, соответствующего дополненному биту, получается идентичный результат, несмотря на отсутствие обработки дополнения и удаления.
Контроллер 202 обеспечивает блок 204 дополнения нулями информацией для определения положения и/или количества битов, подлежащих дополнению с помощью нулей, обеспечивает кодер 206 BCH информацией, относящейся к количеству и положениям битов четности BCH, обеспечивает кодер 208 LDPC информацией, такой как кодовая скорость, длина кодового слова и матрица проверки четности, и обеспечивает блок 210 выкалывания информацией для определения количества и/или положений битов, подлежащих выкалыванию. Когда блок 210 выкалывания имеет функцию устранения нулей, контроллер 202 обеспечивает блок 210 выкалывания информацией для определения положения и/или количества битов, подлежащих дополнению с помощью нулей, идентично с обеспечением в блок 204 дополнения нулями. Также, когда операции блока 204 дополнения нулями, кодера 206 BCH, и блока 210 выкалывания являются ненужными, контроллер 202 может управлять блоком 204 дополнения нулями, кодером 206 BCH, и блоком 210 выкалывания, чтобы они не осуществляли операции.
В вышеописанной конструкции, после дополнения посредством блока 204 дополнения нулями, биты, дополненные с помощью нулей, не передаются, так как биты, дополненные с помощью нулей, удаляются посредством блока 210 выкалывания. Сокращение, в общем, содержит дополнение битами с помощью нулей перед кодированием и устранение дополненных с помощью нулей битов после кодирования.
В одном варианте осуществления, проиллюстрированном на фиг. 2, вывод блока 204 дополнения нулями вводится в кодер 206 BCH. Однако согласно другому варианту осуществления настоящего изобретения, кодер 206 BCH пропускается. То есть, система может не использовать код BCH и, в этом случае, вывод блока 204 дополнения нулями напрямую вводится в кодер 208 LDPC. Согласно одному варианту осуществления настоящего изобретения, кодер 206 BCH и блок 204 дополнения нулями меняются местами. То есть, начальные информационные биты перед дополнением вводятся в кодер 206 BCH, вывод кодера 206 BCH обеспечивается в блок 204 дополнения нулями, и вывод блока 204 дополнения нулями обеспечивается в кодер 208 LDPC.
Передатчик может предварительно сохранять информацию положения битов, подлежащих сокращению или выкалыванию, согласно предварительно определенному индексному порядку или, после определения посредством операции согласно предварительно определенному правилу, может выбирать положения битов, подлежащих сокращению или выкалыванию, из информационных битов или кодового слова LDPC на основе количества сокращаемых или выкалываемых битов. Для удобства описания, в настоящем изобретении, порядок сокращаемых битов называется 'шаблон сокращения', и порядок выкалываемых битов называется 'шаблон выкалывания'. Шаблон сокращения или шаблон выкалывания также означает порядок сокращаемых групп битов или порядок выкалываемых групп битов четности, который описывается ниже.
Чтобы применять сокращение и выкалывание к входному битовому потоку переменной длины, настоящее изобретение определяет шаблон сокращения и шаблон выкалывания, и выбирает биты, подлежащие сокращению/выкалыванию, согласно количеству сокращаемых/выкалываемых битов и шаблону сокращения/выкалывания.
Последующее является примером сокращения и выкалывания. Предполагая, что длина (KI) информационных битов, вводимых в блок 204 дополнения нулями, равняется '5', длина (Kbch) информационных битов BCH, которые являются входным битовым потоком кодера 206 BCH, равняется '8', длина (Kldpc) информационных битов LDPC, которые являются входным битовым потоком кодера 208 LDPC, равняется '10', и длина (Nldpc) кодового слова LDPC, которое является выходным битовым потоком кодера 208 LDPC, равняется '20', количество (Kbch-KI) сокращаемых битов равняется '3(=8-5)'. Предполагая, что шаблон сокращения определяется как {7, 1, 4, 6, 2, 8, 3, 5, 0, 9}, шаблон выкалывания определяется как {1, 4, 8, 6, 3, 0, 2, 5, 7, 9}, и количество выкалываемых битов равняется '4', сокращение и выкалывание выполняются следующим образом.
Например, если
Figure 00000029
вводится в блок 204 дополнения нулями, из блока 204 дополнения нулями выводятся информационные биты BCH
Figure 00000030
. Количество сокращаемых битов равняется '3', так что используются предшествующие три значения в шаблоне сокращения, и равны '7', '1', и '4', так что сокращение выполняется в положениях
Figure 00000031
. Другими словами, биты в положениях
Figure 00000032
дополняются с помощью нулей и входные биты
Figure 00000033
последовательно отображаются в положения, в которых биты не дополняются. То есть, выходные информационные биты BCH блока 204 дополнения нулями задаются как
Figure 00000034
=
Figure 00000035
Figure 00000036
. 'M' вводится в кодер 206 BCH, и информационные биты LDPC, которые являются входным битовым потоком
Figure 00000037
кодера 208 LDPC, выводятся из кодера 206 BCH. Код BCH является систематическим кодом, и нетронутые информационные биты BCH существуют в кодовом слове. Поэтому, информационные биты LDPC, которые являются выходным битовым потоком (Ildpc) кода BCH, задаются как в Уравнении (4) следующим образом.
Figure 00000038
(4)
В Уравнении (4), 'Ildpc' обозначает кодовое слово BCH, которое является информационными битами LDPC, 'ij' обозначает j-ый бит информационных битов LDPC, 'mj' является j-ым битом дополненного с помощью 0 битового потока и обозначает j-ый информационный бит BCH информационных битов LDPC, 'pbch,j' обозначает j-ый бит четности информационных битов LDPC, и 'sj' обозначает j-ый бит информационных битов.
Выходной битовый поток (Cldpc) кодера 208 LDPC задается как в Уравнении (5) следующим образом.
Figure 00000039
(5)
В Уравнении (5), 'Cldpc' обозначает кодовое слово LDPC, 'cj' обозначает j-ый бит кодового слова LDPC, 'ij' обозначает j-ый бит кодового слова BCH, который является информационными битами LDPC, 'mj' является j-ым битом дополненного с помощью 0 битового потока и обозначает j-ый информационный бит BCH информационных битов LDPC, 'sj' обозначает j-ый бит информационных битов, 'pbch,j' обозначает j-ый бит четности информационных битов LDPC, и 'pj' обозначает j-ый бит четности кодового слова LDPC.
Выходной битовый поток (Cldpc), который является кодовым словом LDPC, вводится в блок 210 выкалывания, биты, дополненные посредством блока 204 дополнения нулями, удаляются, четыре бита четности выкалываются согласно шаблону выкалывания. Предшествующие четыре значения в шаблоне выкалывания равны '1', '4', '8', и '6', что означает, что
Figure 00000040
и p6 выкалываются. Таким образом, выходной битовый поток, который является сокращенным и выколотым кодовым словом, задается как в Уравнении (6) следующим образом.
Figure 00000041
(6)
В Уравнении (6), 'sj' обозначает j-ый бит информационных битов, 'pbch,j' обозначает j-ый бит четности кодового слова BCH, которое является информационными битами LDPC, и 'pj' обозначает j-ый бит четности кодового слова LDPC.
Как описано выше, когда передатчик выполняет сокращение и выкалывание для потока информационных битов (S) переменной длины, передатчик определяет шаблон сокращения и шаблон выкалывания, и определяет положения сокращаемых и выкалываемых битов в шаблоне сокращения и шаблоне выкалывания, с использованием такого количества значений как количество сокращаемых и выкалываемых битов.
В частности, при выполнении кодирования LDPC на основе матрицы проверки четности, имеющей структуру из фиг. 1, порядок сокращаемых и выкалываемых битов определяется в единице группы битов. То есть, настоящее изобретение разделяет информационные биты и биты четности на множество групп, включающих в себя биты предварительно определенного количества, определяет порядок сокращаемых и выкалываемых групп, и затем сокращает и выкалывает такое количество битов как требуемое количество согласно шаблону сокращения и шаблону выкалывания, определенным в единице группы битов.
В вышеописанной обработке сокращения и выкалывания, дополнение выполняется для входных битов кодера 206 BCH, порядок входных битов кодера 206 BCH являются таким же как порядок входных битов кодера 208 LDPC. Также, в комбинированной производительности кода LDPC и кода BCH, производительность кодового слова LDPC является более доминирующей, таким образом порядок сокращения определяется на основе характеристики кодового слова LDPC. В частности, порядок сокращения определяется в единице группы битов информационных битов, соответствующих группе столбцов в матрице проверки четности, когда код LDPC основывается на матрице проверки четности, имеющей структуру из фиг. 1.
Фиг. 3A по 3C иллюстрируют формулы отношений между матрицей проверки четности и кодовым словом в системе связи/широковещания согласно одному варианту осуществления настоящего изобретения.
Фиг. 3A иллюстрирует отношение между матрицей проверки четности (H) и кодовым словом (c). Как описано выше, условие
Figure 00000042
удовлетворяется и, в кодовом слове
Figure 00000043
Figure 00000044
, информационные биты задаются как
Figure 00000045
и биты четности задаются как
Figure 00000046
Figure 00000047
.
Фиг. 3B иллюстрирует другое выражение условия
Figure 00000048
. На фиг. 3B, перемножение матрицы проверки четности (H) и кодового слова (c) выражается как сумма умножений соответствующих битов кодового слова и соответствующих столбцов матрицы проверки четности. То есть,
Figure 00000049
является линейной комбинацией битов кодового слова и столбцов матрицы проверки четности (H). То есть, если бит кодового слова
Figure 00000050
равняется '0', i-ый столбец (hi) матрицы проверки четности умножается на '0'. Это тождественно тому, что i-ый столбец (hi) не входит в линейную комбинацию. Другими словами, когда бит кодового слова
Figure 00000051
сокращается, задано
Figure 00000052
. Таким образом, получается идентичный результат, как если бы i-ый столбец
Figure 00000053
был удален в матрице проверки четности. Поэтому, определение, сокращать ли какие-либо биты, является эквивалентным определению, удалять ли какие-либо столбцы среди столбцов матрицы проверки четности. Также, в настоящем изобретении, обработка сокращения описана выше на основе кодирования после дополнения битов с помощью нулей и устранения дополненных битов из числа кодированных битов, что является идентичным кодированию на основе матрицы проверки четности, в которой столбцы, соответствующие битам, подлежащим дополнению с помощью нулей, удалены в матрице проверки четности.
В последующей обработке сокращения, настоящее изобретение определяет, в качестве шаблона сокращения, порядок положений, в которых биты дополняются с помощью нулей, кодирует после дополнения битов с помощью нулей, и удаляет дополненные с помощью нулей биты согласно шаблону сокращения в кодовом слове. Однако согласно другому варианту осуществления настоящего изобретения, шаблон сокращения используется, чтобы определять не порядок положений, в которых биты дополняются, а порядок положений, в которых вводятся информационные биты. Шаблон сокращения представляет порядок положений, в которых биты дополняются с помощью нулей. Таким образом, порядок положений, в которых информационные биты отображаются в кодовое слово, может получаться с использованием шаблона сокращения.
Также, в последующей обработке выкалывания, настоящее изобретение определяет, в качестве шаблона выкалывания, порядок выбора выкалываемых битов, и выкалывает биты согласно шаблону выкалывания. Однако согласно другому варианту осуществления настоящего изобретения, шаблон выкалывания используется, чтобы определять не порядок положений битов, подлежащих выкалыванию, но порядок битов, не подлежащих выкалыванию. Шаблон выкалывания представляет порядок выкалываемых битов. Таким образом, если считывать шаблон выкалывания в обратном порядке, он становится порядком невыкалываемых битов. Соответственно, обработка выкалывания выполняется посредством определения невыкалываемых битов в обратном порядке шаблона выкалывания, и выкалывания оставшихся битов. В частности, когда выкалывание выполняется для фиксированной вместо переменной длины, невыкалываемые биты определяются на основе шаблона выкалывания.
Ссылаясь также на фиг. 3C, перемножение матрицы проверки четности (H) и кодового слова (c) выражается посредством каждой строки. То есть, четыре строки выражаются посредством четырех формул 331 по 334. Когда известны только положения сокращаемых битов, передатчик и приемник знают, что был введен '0'. Что касается выкалываемых битов, хотя положения выкалываемых битов известны, передатчик и приемник не могут знать, равен ли соответствующий бит '0' или '1', таким образом, эта информация обрабатывается как неизвестное значение, что влияет на формулу строки, включающей в себя '1' в положении столбца, имеющего отношение к выкалываемому биту. Соответственно, в определении выкалываемых битов, должны рассматриваться характеристики строк, включающих в себя '1' в положении столбца, имеющего отношение к выкалываемому биту в матрице проверки четности.
Изменение положений столбцов матрицы проверки четности является таким же как изменение положений битов кодового слова. Поэтому, когда положения столбцов матрицы проверки четности изменяются, если четные положения сокращаемых информационных битов и положения выкалываемых битов четности изменяются посредством идентичного шаблона, гарантируется аналогичная производительность. В этом случае, набор кодовых слов не изменяется. Например, как на фиг. 3B, предполагается, что столбцы матрицы проверки четности задаются как
Figure 00000054
, и положения сокращаемых битов задаются как c0,c3. Если положения столбцов матрицы проверки четности изменяются как с
Figure 00000055
=
Figure 00000056
Figure 00000057
, 0-ой столбец матрицы проверки четности изменяется в 7-ой столбец, и 3-ий столбец матрицы проверки четности изменяется в 6-ой столбец. Таким образом, если
Figure 00000058
сокращаются, гарантируется та же производительность.
Как описано выше, когда входная длина информационных битов (KI) и длина сокращенного и проколотого кодового слова меньше, чем длина информационных битов (Kldpc) и длина кодового слова (Nldpc) кодового слова LDPC, применяются сокращение и выкалывание. Выкалываемые биты могут выбираться среди всех битов в кодовом слове (
Figure 00000059
по
Figure 00000060
), или среди битов четности в кодовом слове. В настоящем изобретении, предполагая случай выбора выкалываемых битов среди битов четности, описание осуществляется следующим образом. Когда входная длина информационных битов (KI) является переменной, то есть, когда
Figure 00000061
больше, чем '1' и меньше, чем
Figure 00000062
, требуется порядок сокращения и выкалывания для переменной длины. То есть, необходимо осуществлять определение в отношении шаблона сокращения для случая, когда один бит сокращается, до случая, когда Kldpc-1 битов сокращаются, и шаблона выкалывания для случая, когда один бит выкалывается, до случая, когда Nparity-1 битов выкалываются.
В настоящем изобретении, процесс определения порядка сокращения и выкалывания в единице группы битов, с предположением матрицы проверки четности, имеющей структуру из фиг. 1, описывается следующим образом, и подробно описывается порядок сокращения и выкалывания.
Во-первых, порядок сокращения для информационных битов определяются следующим образом.
Все информационные биты BCH
Figure 00000063
разделяются на Ngroup, каждая группа битов выражается как в Уравнении (7) следующим образом.
Figure 00000064
для
Figure 00000065
(7)
В Уравнении (7) выше,
Figure 00000066
обозначает j-ую группу битов,
Figure 00000067
обозначает k-ый информационный бит BCH информационных битов BCH, 'M' обозначает количество столбцов, включенных в одну группу столбцов матрицы проверки четности формы из фиг. 1, то есть 'M' обозначает количество битов, включенных в одну группу битов. 'As' обозначает переменную, определяющую размер группы битов,
Figure 00000068
обозначает максимальное целое число, не превосходящее
Figure 00000069
,
Figure 00000070
обозначает длину информационных битов BCH, и
Figure 00000071
обозначает количество групп битов.
Ngroup является таким же как
Figure 00000072
.
Figure 00000073
обозначает минимальное целое число, превосходящее
Figure 00000074
.
Figure 00000075
является любым целым числом, которое является делителем
Figure 00000076
, и переменной, определяющей размер каждой группы битов. То есть, размер каждой группы битов равняется (M/As). Например, размер группы битов равняется
Figure 00000077
, когда
Figure 00000078
равняется '1'. Производительность системы согласно одному варианту осуществления настоящего изобретения может изменяться в зависимости от размера группы битов. Например, производительность улучшается, когда размер каждой группы битов является делителем количества столбцов, включенных в группу столбцов матрицы проверки четности. Соответственно,
Figure 00000079
выбирается как значение, подходящее для производительности системы.
Относительно групп битов, сконструированных как в Уравнении (7) выше, фиг. 4A и 4B иллюстрируют группы битов информационных битов. Ссылаясь на фиг. 4A и 4B,
Figure 00000080
равняется '1' и каждая группа битов включает в себя
Figure 00000081
битов, и последняя группа битов включает в себя
Figure 00000082
битов, где
Figure 00000083
обозначает количество групп, включающих в себя биты четности кода BCH (BCHFEC). На фиг. 4A,
Figure 00000084
равняется '1', и на фиг. 4B,
Figure 00000085
равняется '2'. В системе, не использующей код BCH, является очевидным, что 'Kbch' и 'Kldpc' являются идентичными друг с другом.
Настоящее изобретение определяет шаблон сокращения в единице группы битов. Как описано выше, информационные биты BCH являются идентичными оставшимся битам за исключением битов четности BCH среди информационных битов LDPC, таким образом настоящее изобретение определяет порядок сокращения, принимая во внимание информационные биты LDPC, и на основе заданной матрицы проверки четности. Процесс определения порядка сокращения на основе заданной матрицы проверки четности описывается следующим образом.
В матрице проверки четности структуры из фиг. 1, матрица 110 части информационного слова разделяется на группы столбцов, скомпонованные из 'M' непрерывных столбцов. Соответственно, информационные биты LDPC, соответствующие столбцам внутри группы столбцов, имеющей 'M' столбцов, составляют группы битов Уравнения 7 выше, имеющие 'M' битов. То есть, 0-ая группа битов из фиг. 4A имеет соответствие с 0-ой группой столбцов из фиг. 1. И, 0-ая группа битов содержит, по меньшей мере, один бит и каждый бит в 0-ой группе битов из фиг. 4A имеет соответствие с каждым столбцом в 0-ой группе столбцов из фиг. 1. Также, i-ая группа битов из фиг. 4A включает в себя биты, которые имеют соответствие со столбцами в i-ой группе столбцов из фиг. 1. Соответственно, шаблон сокращения определяется посредством определения, в единице групп столбцов, порядка групп столбцов, подлежащих удалению в матрице проверки четности. Другими словами, преобразование порядка удаления группы столбцов в порядок групп битов, соответствующих каждой группе столбцов, является шаблоном сокращения.
Шаблон сокращения представляет порядок сокращаемых битов или порядок сокращаемых групп битов. Если шаблон сокращения определяется в порядке групп битов, порядок сокращаемых битов внутри каждой сокращаемой группы битов может определяться по-разному. Определение порядка сокращения в единице группы может получать аналогичную производительность, что и определение порядка сокращения в единице бита, так как биты, принадлежащие одной и той же группе, имеют соответствующие степени и циклическую производительность.
Фиг. 5A и 5B иллюстрируют группирование битов четности в системе связи/широковещания согласно одному варианту осуществления настоящего изобретения.
Как проиллюстрировано на фиг. 5A, все биты четности LDPC
Figure 00000086
разделяются на
Figure 00000087
групп, скомпонованных из
Figure 00000088
битов. Здесь, 'Qldpc' является равным значению, делящему число
Figure 00000089
битов четности на
Figure 00000090
, и
Figure 00000091
является переменной, определяющей размер группы битов четности. Каждая группа битов четности определяется как в Уравнении (8) следующим образом.
Figure 00000092
для
Figure 00000093
(8)
В Уравнении (8),
Figure 00000094
обозначает j-ую группу битов четности,
Figure 00000095
обозначает k-ый бит четности,
Figure 00000096
обозначает базовое количество групп битов четности,
Figure 00000097
обозначает переменную, определяющую размер группы битов четности,
Figure 00000098
обозначает длину кодового слова LDPC, и
Figure 00000099
обозначает длину информационных битов LDPC.
Figure 00000100
является любым целым числом, которое является делителем
Figure 00000101
и определяет размер каждой группы битов четности и количество. То есть, размер каждой группы битов четности равняется (M/Ap), и количество групп битов четности равняется
Figure 00000102
Figure 00000103
. Например, размер группы битов четности равняется
Figure 00000104
, когда
Figure 00000105
равняется '1'.
Как проиллюстрировано на фиг. 5B, если порядок битов четности преобразовывается согласно Уравнению 9, задаются группы битов четности, определенные в Уравнении 10. Уравнение (9), как изложено ниже, производит эффект перемежения битов четности.
Figure 00000106
для
Figure 00000107
(9)
В Уравнении (9), 'dj' обозначает j-ый бит четности после преобразования, 'pj' обозначает j-ый бит четности до преобразования, и
Figure 00000108
обозначает количество групп битов четности.
Figure 00000109
для
Figure 00000110
(10)
В Уравнении (10),
Figure 00000111
обозначает j-ую группу битов четности до преобразования,
Figure 00000112
обозначает j-ый бит четности после преобразования,
Figure 00000113
обозначает количество столбцов, включенных в одну группу столбцов матрицы проверки четности формы из фиг. 1, 'Ap' обозначает переменную, определяющую размер группы битов четности,
Figure 00000114
обозначает длину кодового слова LDPC, и
Figure 00000115
обозначает длину информационных битов LDPC.
Figure 00000116
является любым целым числом, которое является делителем
Figure 00000117
, и определяет размер каждой группы битов четности и количество. То есть, размер каждой группы битов четности равняется
Figure 00000118
, и количество групп битов четности равняется
Figure 00000119
. Например,
Figure 00000120
равняется '1'.
Биты четности, составляющие j-ую группу битов четности
Figure 00000121
, указанную в Уравнениях 9 и 10, являются идентичными друг другу. Другими словами, биты четности, составляющие каждую группу четности, не изменяются. Однако, если положения битов четности преобразовываются согласно Уравнению (9), непрерывные биты конструируются как одна группа на основе битов четности
Figure 00000122
после преобразования. Это увеличивает удобство обработки. Выкалывание битов четности в единице группы битов четности может реализовываться с или без обработки преобразования, соответствующей Уравнению (9) и (10) и фиг. 5A и 5B.
Так как биты внутри одной и той же группы имеют одну и ту же степень и одну и ту же циклическую характеристику, определение шаблона выкалывания в единице группы гарантирует аналогичную производительность как нахождение оптимального шаблона выкалывания в единице бита. Поэтому, настоящее изобретение определяет шаблон выкалывания в единице группы битов четности.
Последующее применимо, когда осуществляется сокращение Nshort битов и выкалывание Npunc битов для кода заданной длины Nldpc, Kldpc, определение шаблона сокращения и шаблона выкалывания, которые находятся в порядке оптимальных сокращаемых битов и выкалываемых битов как выше.
При использовании комбинации кода BCH и кода LDPC, является желательным не сокращать биты четности BCH. Поэтому, группа, включающая в себя биты четности кода BCH, сокращается последней, и в группе, включающей в себя биты четности кода BCH, количество сокращаемых битов определяется, чтобы быть
Figure 00000123
, где '
Figure 00000124
' является количеством групп, включающих в себя биты четности BCH. Если количество битов четности кода BCH больше, чем количество (M) битов группы битов, две или более групп могут иметь самый последний порядок сокращения. На фиг. 4, биты четности кода BCH включены в последнюю группу. Положения битов четности кода BCH могут изменяться согласно кодовой скорости и размеру кода.
Шаблон сокращения и шаблон выкалывания согласно одному варианту осуществления настоящего изобретения определяется на основе следующих правил.
[Правило 1] Для кода заданной длины Nldpc, Kldpc, когда количество информационных битов фиксировано и когда оно является переменным, определяются разные шаблон сокращения и шаблон выкалывания. Когда количество информационных битов фиксировано, является достаточным определять оптимальный шаблон сокращения и шаблон выкалывания только для одной длины. Однако когда количество информационных битов является переменным, требуется оптимальный шаблон сокращения и шаблон выкалывания для множества длин.
[Правило 2] Определяются шаблон сокращения и шаблон выкалывания, изменяющиеся согласно схеме модуляции.
[Правило 3] Определяются другие шаблоны сокращения и шаблоны выкалывания, изменяющиеся согласно скорости сокращения и выкалывания. Например, формула отношения между количеством сокращаемых битов и количеством выкалываемых битов применяется как в Уравнении (11) следующим образом. В этом случае, скорость сокращения и выкалывания определяется согласно значениям констант 'A' и 'B'.
Figure 00000125
(11)
В Уравнении (11),
Figure 00000126
обозначает количество выкалываемых битов,
Figure 00000127
обозначает количество сокращаемых битов, и 'A' и 'B' обозначают постоянные, определяющие скорость сокращения и выкалывания. 'A', которая является постоянной, большей, чем '0', обозначает скорость выкалывания и сокращения. Другими словами, значение 'A' относится к кодовой скорости. 'B' является значением положительного числа, отрицательного числа, или '0', и обозначает коэффициент коррекции. Является очевидным, что значение количества (Npunc) фактически выкалываемых битов также корректируется, принимая во внимание схему модуляции, схему передачи и подобное, используемые в значении Npunc, получаемом на основе Уравнения 11. Например, чтобы делать, чтобы количество фактически передаваемых битов кодового слова было кратным битов согласно схеме модуляции, является возможным корректировать 'Npunc', полученное на основе Уравнения 11.
Согласно Уравнению (11), количество (Npunc) выкалываемых битов, соответствующих заданному количеству (Nshort) сокращаемых битов, определяется согласно значениям 'A' и 'B'. Соответственно, согласно значениям 'A' и 'B' определяются другие шаблоны выкалывания или шаблоны сокращения.
Процесс определения шаблона сокращения и шаблона выкалывания согласно настоящему изобретению подробно описывается следующим образом.
[Этап 1] Настоящее изобретение разделяет биты кодового слова LDPC на группы битов, включающие в себя биты в количестве
Figure 00000128
, и группы битов четности, включающие в себя
Figure 00000129
битов.
[Этап 2] Настоящее изобретение определяет сокращаемую группу битов среди множества групп битов. Сокращаемая группа битов имеет соответствие с группой столбцов, удаляемых в матрице проверки четности. Оптимальная производительность кодирования поддерживается, когда удаляется подходящая группа столбцов.
[Этап 3] Настоящее изобретение определяет количество выкалываемых битов четности согласно Уравнению (11) на основе количества сокращаемых битов или сокращаемых групп битов, и выбирает группы битов четности, подлежащие выкалыванию, в таком количестве, как количество групп битов четности, соответствующее количеству выкалываемых битов. То есть, когда группы битов в количестве
Figure 00000130
сокращаются, это означает, что сокращаются биты в количестве
Figure 00000131
, так что должны выкалываться
Figure 00000132
групп битов четности. Соответственно, настоящее изобретение определяет шаблон выкалывания, чтобы выбирать группу битов четности, соответствующую 'Y' группам столбцов части четности в матрице проверки четности, что, несмотря на выкалывание, будет обеспечивать превосходную производительность в матрице проверки четности, и выкалывать группы битов четности, соответствующие выбранным группам столбцов четности в матрице проверки четности. Где группы столбцов части четности в матрице проверки четности означают столбцы части четности, соответствующей битам в группах битов четности. Чтобы делать степень строки матрицы проверки четности постоянной, выбираются
Figure 00000133
групп столбцов.
[Этап 4] Настоящее изобретение повторяет Этапы 2 и 3 выше до тех пор, когда будут выбраны все группы битов.
Примеры шаблона сокращения и шаблона выкалывания, определенных для множества матриц проверки четности структуры из фиг. 1, согласно настоящему изобретению описываются следующим образом, с использованием As=1,Ap=1.
Относительно длины кодового слова LDPC (Nldpc) и кодовой скорости (R), длина информационных битов LDPC (Kldpc), M, количество групп битов (Ngroup), и количество групп битов четности (Nparity_group) определяются как в Таблице 2 следующим образом. Количество групп битов (Ngroup) может изменяться согласно количеству битов четности BCH. Здесь, M обозначает количество столбцов, включенных в одну группу столбцов матрицы проверки четности формы из фиг. 1, то есть 'M' обозначает количество битов, включенных в одну группу битов и группу битов четности, когда As=1 и Ap=1.
Figure 00000134
Когда длина кодового слова LDPC (Nldpc) равняется '16200', кодовая скорость (R) равняется '1/3', и 'M' равняется '360', матрица проверки четности задается как в Таблице 3 следующим образом. В выражении матрицы проверки четности, индекс группы столбцов, в общем, исключается как в Таблице 3 следующим образом.
Figure 00000135
Когда длина кодового слова LDPC (Nldpc) равняется '16200', кодовая скорость (R) равняется '1/5', и 'M' равняется '360', матрица проверки четности задается как в Таблице 4 следующим образом.
Figure 00000136
Когда длина кодового слова LDPC (Nldpc) равняется '4320', кодовая скорость (R) равняется '2/3', и 'M' равняется '72', матрица проверки четности задается как в Таблице 5 следующим образом.
Figure 00000137
Когда длина кодового слова LDPC (Nldpc) равняется '4320', кодовая скорость (R) равняется '1/2', и 'M' равняется '72', матрица проверки четности задается как в Таблице 6 следующим образом.
Figure 00000138
Когда длина кодового слова LDPC (Nldpc) равняется '4320', кодовая скорость (R) равняется '1/3', и 'M' равняется '72', матрица проверки четности задается как в Таблице 7 следующим образом.
Figure 00000139
Когда длина кодового слова LDPC (Nldpc) равняется '4320', кодовая скорость (R) равняется '1/4', и 'M' равняется '72', матрица проверки четности задается как в Таблице 8 следующим образом.
Figure 00000140
Когда длина кодового слова LDPC (Nldpc) равняется '4320', кодовая скорость (R) равняется '1/5', и 'M' равняется '72', матрица проверки четности задается как в Таблице 9 следующим образом.
Figure 00000141
Когда используется схема модуляции двоичной фазовой манипуляции (BPSK) или квадратурной фазовой манипуляции (QPSK) на основе матрицы проверки четности, для которой 'Nldpc' равняется '16200' и 'R' равняется '1/3' как в Таблице 3 выше, и заданы 'A=5/3' и 'B=0' из Уравнения 11 выше, шаблон сокращения определяется как в Таблице 10 следующим образом, и шаблон выкалывания определяется как в Таблице 11 следующим образом.
Figure 00000142
Figure 00000143
обозначает индекс x-ой сокращаемой группы битов. То есть, индекс
Figure 00000144
0-ой сокращаемой группы битов равняется '13', и сначала сокращается 13-ая группа битов (X13) на 0-ой группе битов.
Figure 00000145
Figure 00000146
обозначает индекс x-ой выкалываемой группы битов четности. То есть, индекс (πp(0)) 0-ой выкалываемой группы битов четности равняется '27', и сначала выкалывается 27-ая группа битов четности (P27).
Когда используется схема модуляции BPSK или QPSK на основе матрицы проверки четности, для которой 'Nldpc' равняется '16200' и 'R' равняется '1/3' как в Таблице 3 выше, и заданы 'A=7/4' и 'B=0' из Уравнения 11 выше, шаблон сокращения определяется как в Таблице 12 следующим образом, и шаблон выкалывания определяется как в Таблице 13 следующим образом.
Figure 00000147
Figure 00000148
обозначает индекс x-ой сокращаемой группы битов. То есть, индекс
Figure 00000149
0-ой сокращаемой группы битов равняется '13', и сначала сокращается 13-ая группа битов (X13).
Figure 00000150
Figure 00000151
обозначает индекс x-ой выкалываемой группы битов четности. То есть, индекс (πp(0)) 0-ой выкалываемой группы битов четности равняется '27', и сначала выкалывается 27-ая группа битов четности (P27).
Когда используется схема модуляции BPSK или QPSK на основе матрицы проверки четности, для которой 'Nldpc' равняется '16200' и 'R' равняется '1/3' как в Таблице 3 выше, и заданы 'A=9/5' и 'B=0' из Уравнения 11 выше, шаблон сокращения определяется как в Таблице 14 следующим образом, и шаблон выкалывания определяется как в Таблице 15 следующим образом.
Figure 00000152
Figure 00000153
обозначает индекс x-ой сокращаемой группы битов. То есть, индекс
Figure 00000154
0-ой сокращаемой группы битов равняется '13', и сначала сокращается 13-ая группа битов (X13).
Figure 00000155
Figure 00000156
обозначает индекс x-ой выкалываемой группы битов четности. То есть, индекс (πp(0)) 0-ой выкалываемой группы битов четности равняется '27', и сначала выкалывается 27-ая группа битов четности (P27).
Когда используется схема модуляции 16-позиционной квадратурной амплитудной модуляции (16QAM) на основе матрицы проверки четности, для которой 'Nldpc' равняется '16200' и 'R' равняется '1/3' как в Таблице 3 выше, и заданы 'A=5/3' и 'B=0' из Уравнения (11) выше, шаблон сокращения определяется как в Таблице 16 следующим образом, и шаблон выкалывания определяется как в Таблице 17 следующим образом.
Figure 00000157
Figure 00000158
Когда используется схема модуляции 16QAM на основе матрицы проверки четности, для которой 'Nldpc' равняется '16200' и 'R' равняется '1/3' как в Таблице 3 выше, и заданы 'A=7/4' и 'B=0' из Уравнения (11) выше, шаблон сокращения определяется как в Таблице 18 следующим образом, и шаблон выкалывания определяется как в Таблице 19 следующим образом.
Figure 00000159
Figure 00000160
Когда используется схема модуляции 16QAM на основе матрицы проверки четности, для которой 'Nldpc' равняется '16200' и 'R' равняется '1/3' как в Таблице 3 выше, и заданы 'A=9/5' и 'B=0' из Уравнения (11) выше, шаблон сокращения определяется как в Таблице 20 следующим образом, и шаблон выкалывания определяется как в Таблице 21 следующим образом.
Figure 00000161
Figure 00000162
Когда используется схема модуляции BPSK или QPSK на основе матрицы проверки четности, для которой 'Nldpc' равняется '16200' и 'R' равняется '1/5' как в Таблице 4 выше, и заданы 'A=7/2' и 'B=0' из Уравнения (11) выше, шаблон сокращения определяется как в Таблице 22 следующим образом, и шаблон выкалывания определяется как в Таблице 23 следующим образом.
Figure 00000163
Figure 00000164
Когда используется схема модуляции BPSK или QPSK на основе матрицы проверки четности, для которой 'Nldpc' равняется '16200' и 'R' равняется '1/5' как в Таблице 4 выше, и заданы 'A=11/3' и 'B=0' из Уравнения (11) выше, шаблон сокращения определяется как в Таблице 24 следующим образом, и шаблон выкалывания определяется как в Таблице 25 следующим образом.
Figure 00000165
Figure 00000166
Когда используется схема модуляции BPSK или QPSK на основе матрицы проверки четности, для которой 'Nldpc' равняется '16200' и 'R' равняется '1/5' как в Таблице 4 выше, и заданы 'A=15/4' и 'B=0' из Уравнения (11) выше, шаблон сокращения определяется как в Таблице 26 следующим образом, и шаблон выкалывания определяется как в Таблице 27 следующим образом.
Figure 00000167
Figure 00000168
Когда используется схема модуляции 16QAM на основе матрицы проверки четности, для которой 'Nldpc' равняется '16200' и 'R' равняется '1/5' как в Таблице 4 выше, и заданы 'A=7/2' и 'B=0' из Уравнения (11) выше, шаблон сокращения определяется как в Таблице 28 следующим образом, и шаблон выкалывания определяется как в Таблице 29 следующим образом.
Figure 00000169
Figure 00000170
Когда используется схема модуляции 16QAM на основе матрицы проверки четности, для которой 'Nldpc' равняется '16200' и 'R' равняется '1/5' как в Таблице 4 выше, и заданы 'A=11/3' и 'B=0' из Уравнения (11) выше, шаблон сокращения определяется как в Таблице 30 следующим образом, и шаблон выкалывания определяется как в Таблице 31 следующим образом.
Figure 00000171
Figure 00000172
Когда используется схема модуляции 16QAM на основе матрицы проверки четности, для которой 'Nldpc' равняется '16200' и 'R' равняется '1/5' как в Таблице 4 выше, и заданы 'A=15/4' и 'B=0' из Уравнения (11) выше, шаблон сокращения определяется как в Таблице 32 следующим образом, и шаблон выкалывания определяется как в Таблице 33 следующим образом.
Figure 00000173
Figure 00000174
Когда используется схема модуляции BPSK, QPSK или 16QAM на основе матрицы проверки четности, для которой 'Nldpc' равняется '4320' и 'R' равняется '1/4' как в Таблице 8 выше, и заданы 'A=7/4' и 'B=0', или 'A=9/5' и 'B=0' из Уравнения (11) выше, шаблон сокращения определяется как в Таблице 34 следующим образом, и шаблон выкалывания определяется как в Таблице 35 следующим образом.
Figure 00000175
Figure 00000176
Когда используется схема модуляции BPSK или QPSK на основе матрицы проверки четности, для которой 'Nldpc' равняется '4320' и 'R' равняется '1/5' как в Таблице 9 выше, и заданы 'A=15/4' и 'B=0' из Уравнения (11) выше, шаблон сокращения определяется как в Таблице 36 следующим образом, и шаблон выкалывания определяется как в Таблице 37 следующим образом.
Figure 00000177
Когда количество битов четности кода BCH равняется или больше, чем 'M=72', 'πs(11)=11' удаляется.
Figure 00000178
Когда используется схема модуляции BPSK или QPSK на основе матрицы проверки четности, для которой 'Nldpc' равняется '4320' и 'R' равняется '1/5' как в Таблице 9 выше, и заданы 'A=15/4' и 'B=525' из Уравнения (11) выше, шаблон сокращения определяется как в Таблице 38 следующим образом, и шаблон выкалывания определяется как в Таблице 39 следующим образом.
Figure 00000179
Когда количество битов четности кода BCH больше, чем или равно 'M=72', 'πs(11)=11' удаляется.
Figure 00000180
Когда используется схема модуляции BPSK или QPSK на основе матрицы проверки четности, для которой 'Nldpc' равняется '4320' и 'R' равняется '1/5' как в Таблице 9 выше, и заданы 'A=7/2' и 'B=0' из Уравнения (11) выше, шаблон сокращения определяется как в Таблице 40 следующим образом, и шаблон выкалывания определяется как в Таблице 41 следующим образом.
Figure 00000181
Когда количество битов четности кода BCH равняется или больше, чем 'M=72', 'πs(11)=11' удаляется.
Figure 00000182
Когда используется схема модуляции BPSK или QPSK на основе матрицы проверки четности, для которой 'Nldpc' равняется '4320' и 'R' равняется '1/3' как в Таблице 7 выше, и заданы 'A=9/5' и 'B=380' из Уравнения (11) выше, шаблон сокращения определяется как в Таблице 42 следующим образом, и шаблон выкалывания определяется как в Таблице 43 следующим образом.
Figure 00000183
Когда количество битов четности кода BCH больше, чем или равно 'M=72', 'πs(19)=19' удаляется.
Figure 00000184
Как описано выше со ссылкой на фиг. 3, когда положение группы столбцов матрицы проверки четности изменяется, даже шаблон сокращения может изменяться, чтобы соответствовать этому. Например, группа столбцов высокой степени располагается в передней части матрицы проверки четности.
Когда длина кодового слова LDPC (Nldpc) равняется '4320', кодовая скорость (R) равняется '1/4', и 'M' равняется '72', матрица проверки четности из Таблицы 8 выше может изменяться как в Таблице 44 следующим образом.
Figure 00000185
Когда длина кодового слова (Nldpc) равняется '4320', кодовая скорость (R) равняется '1/5', и 'M' равняется '72', матрица проверки четности из Таблицы 9 выше может изменяться как в Таблице 45 следующим образом.
Figure 00000186
В системе, выполняющей кодирование LDPC на основе измененной матрицы проверки четности, даже является возможным изменять соответствующим образом шаблон сокращения для измененной матрицы проверки четности, как описано выше со ссылкой на фиг. 3. Однако используется идентичный шаблон выкалывания, так как изменяется только матрица части информационного слова матрицы проверки четности.
Когда используется схема модуляции BPSK, QPSK или 16QAM на основе матрицы проверки четности, для которой 'Nldpc' равняется '4320' и 'R' равняется '1/4' как в Таблице 44 выше, и заданы 'A=7/4' и 'B=0' или 'A=5/9' и 'B=0' из Уравнения 11 выше, шаблон сокращения определяется как в Таблице 46 следующим образом, и шаблон выкалывания определяется как в Таблице 47 следующим образом.
Figure 00000187
Когда количество битов четности кода BCH равняется или больше, чем 'M=72', 'πs(14)=14' удаляется.
Figure 00000188
Когда используется схема модуляции BPSK или QPSK на основе матрицы проверки четности, для которой 'Nldpc' равняется '4320' и 'R' равняется '1/5' как в Таблице 45 выше, и заданы 'A=15/4' и 'B=0' из Уравнения 11 выше, шаблон сокращения определяется как в Таблице 48 следующим образом, и шаблон выкалывания определяется как в Таблице 49 следующим образом.
Figure 00000189
Когда количество битов четности кода BCH равняется или больше, чем 'M=72', 'πs(11)=11' удаляется.
Figure 00000190
Когда используется схема модуляции BPSK или QPSK на основе матрицы проверки четности, для которой 'Nldpc' равняется '4320' и 'R' равняется '1/5' как в Таблице 45 выше, и заданы 'A=15/4' и 'B=525' из Уравнения (11) выше, шаблон сокращения определяется как в Таблице 50 следующим образом, и шаблон выкалывания определяется как в Таблице 51 следующим образом.
Figure 00000191
Когда количество битов четности кода BCH равняется или больше, чем 'M=72', 'πs(11)=11' удаляется.
Figure 00000192
Когда используется схема модуляции BPSK или QPSK на основе матрицы проверки четности, для которой 'Nldpc' равняется '4320' и 'R' равняется '1/5' как в Таблице 45 выше, и заданы 'A=7/2' и 'B=0' из Уравнения (11) выше, шаблон сокращения определяется как в Таблице 52 следующим образом, и шаблон выкалывания определяется как в Таблице 53 следующим образом.
Figure 00000193
Когда количество битов четности кода BCH больше, чем или равно 'M=72', 'πs(11)=11' удаляется.
Figure 00000194
В настоящем изобретении, длина кодового слова, кодовая скорость, шаблон выкалывания и сокращения, и шаблон сокращения и шаблон выкалывания на основе схемы модуляции описываются посредством Таблиц 10-43 и 46-53 выше.
Когда длина кодового слова LDPC (Nldpc) равняется '16200', кодовая скорость (R) равняется '1/3', и 'M' равняется '360', задается другая матрица проверки четности как в Таблице 54 следующим образом.
Figure 00000195
Когда используется схема модуляции BPSK или QPSK на основе матрицы проверки четности, для которой 'Nldpc' равняется '16200' и 'R' равняется '1/3' как в Таблице 54 выше, и заданы 'A=9/5' и 'B=0' из Уравнения (11) выше, шаблон сокращения определяется как в Таблице 55 следующим образом, и шаблон выкалывания определяется как в Таблице 56 следующим образом.
Figure 00000196
Figure 00000197
Когда длина кодового слова LDPC (Nldpc) равняется '16200', кодовая скорость (R) равняется '1/5', и 'M' равняется '360', задается другая матрица проверки четности как в Таблице 57 следующим образом.
Figure 00000198
Когда используется схема модуляции BPSK или QPSK на основе матрицы проверки четности, для которой 'Nldpc' равняется '16200' и 'R' равняется '1/5' как в Таблице 57 выше, и заданы 'A=4/15' и 'B=0' из Уравнения (11) выше, шаблон сокращения определяется как в Таблице 58 следующим образом, и шаблон выкалывания определяется как в Таблице 59 следующим образом.
Figure 00000199
Figure 00000200
В настоящем изобретении, длина кодового слова, кодовая скорость, шаблон выкалывания и сокращения, и шаблон сокращения и шаблон выкалывания на основе схемы модуляции описываются посредством Таблиц 55, 56, 58 и 59 выше.
Обработка выполнения сокращения и выкалывания в единице группы с использованием шаблонов сокращения и шаблонов выкалывания из Таблиц 10-43, Таблиц 46-53, Таблиц 55 и 56, и Таблиц 58 и 59 выше согласно настоящему изобретению описывается следующим образом со ссылкой на фиг. 2.
Контроллер 202 обеспечивает значение длины (Kbch) информационных битов BCH и значение длины информационных битов (KI) в блок 204 дополнения нулями. Также, контроллер 202 определяет количество выкалываемых битов или выкалываемых групп битов четности, и уведомляет блок 210 выкалывания о количестве выкалываемых битов или выкалываемых групп битов четности.
Согласно значению 'Kbch', значению KI, и шаблону сокращения из, по меньшей мере, одной из Таблиц 10-43, Таблиц 46-53, Таблиц 55 и 56, и Таблиц 58 и 59 выше, блок 204 дополнения нулями дополняет биты, имеющие значение '0', в соответствующие положения, и отображает каждый бит информационных битов в оставшиеся положения. Конкретно, блок 204 дополнения нулями определяет количество групп, в которых все биты должны дополняться, как в Уравнении (12) следующим образом.
Figure 00000201
(12)
В Уравнении (12),
Figure 00000202
обозначает количество групп, в которых все биты должны дополняться,
Figure 00000203
обозначает количество информационных битов BCH,
Figure 00000204
обозначает количество информационных битов, и
Figure 00000205
обозначает количество битов, включенных в группу. Например, если в группу включены 72 бита, M=72.
То есть, для
Figure 00000206
групп
Figure 00000207
, все биты групп дополняются с помощью нулей. Другими словами, блок 204 дополнения нулями устанавливает, на '0', значения всех битов, включенных в Npad групп
Figure 00000208
, и блок 204 дополнения нулями дополняет
Figure 00000209
битов в группе
Figure 00000210
дополнительно. Например, в группе
Figure 00000211
, дополненные биты являются первыми или последними (Kbch-
Figure 00000212
битами, и блок 204 дополнения нулями последовательно отображает KI информационных битов в битовые положения, которые не дополняются в информационных битах BCH. Здесь, шаблон сокращения
Figure 00000213
является значением, определенным согласно кодовой скорости, схеме модуляции, и скорости сокращения и выкалывания, и определяется как в, по меньшей мере, одной из Таблиц 10-43, Таблиц 46-53, Таблиц 55 и 56, и Таблиц 58 и 59 выше. Фактически шаблон сокращения, описанный выше, может определяться и сохраняться в памяти заранее. Здесь, 'Xj' обозначает j-ую группу битов, выраженную как в Уравнении (7).
Когда количество (M) битов, включенных в одну группу, больше, чем или равно количеству информационных битов, является желательным, чтобы степень группы столбцов матрицы проверки четности, соответствующая группе последнего порядка сокращения, была высокой. Поэтому, группа последнего порядка сокращения задается как
Figure 00000214
. В этом случае, блок 204 дополнения нулями определяет количество (Npad) групп, в которых все биты должны дополняться как в Уравнении (13) следующим образом.
Если
Figure 00000215
Иначе,
Figure 00000216
(13)
В Уравнении (13),
Figure 00000217
обозначает количество информационных битов,
Figure 00000218
обозначает количество битов, включенных в одну группу,
Figure 00000219
обозначает количество групп, в которых все биты должны дополняться,
Figure 00000220
обозначает количество групп битов, и
Figure 00000221
обозначает количество информационных битов BCH.
То есть, для
Figure 00000222
групп
Figure 00000223
, все биты групп дополняются с помощью нулей. Другими словами, блок 204 дополнения нулями устанавливает, на '0', значения всех битов, включенных в Npad групп
Figure 00000224
. Если
Figure 00000225
является таким же как
Figure 00000226
, блок 204 дополнения нулями дополняет
Figure 00000227
информационных битов в группу
Figure 00000228
дополнительно. Например, в группе
Figure 00000229
, дополненные биты являются первыми или последними
Figure 00000230
битами. Если
Figure 00000231
не равно 'Ninfogroup-1', блок 204 дополнения нулями дополняет
Figure 00000232
битов в группе
Figure 00000233
дополнительно. Например, в группе
Figure 00000234
, дополненные биты являются первыми или последним
Figure 00000235
битами. Здесь, шаблон сокращения,
Figure 00000236
определяется согласно кодовой скорости, схеме модуляции, и скорости сокращения и выкалывания, и определяется как в, по меньшей мере, одной из Таблиц 10-43, Таблиц 46-53, Таблиц 55 и 56, и Таблиц 58 и 59 выше. Здесь,
Figure 00000237
обозначает j-ую группу битов, выраженную как в Уравнении (7), когда
Figure 00000238
.
Для заданного количества
Figure 00000239
выкалываемых битов, блок 210 выкалывания определяет количество групп, в которых все биты четности выкалываются, как в Уравнении (14) следующим образом.
Figure 00000240
для
Figure 00000241
(14)
В Уравнении (14),
Figure 00000242
обозначает количество групп, в которых все биты четности выкалываются,
Figure 00000243
обозначает количество выкалываемых битов,
Figure 00000244
обозначает количество битов, включенных в одну группу битов четности,
Figure 00000245
обозначает длину кодового слова LDPC, и
Figure 00000246
обозначает количество информационных битов LDPC. Например, если в группу битов четности включены 72 бита, M=72.
Блок 210 выкалывания выкалывает все биты четности в
Figure 00000247
группах битов четности
Figure 00000248
, и блок 210 выкалывания выкалывает (Npunc-
Figure 00000249
битов четности в группе
Figure 00000250
дополнительно. Например, в группе
Figure 00000251
, выкалываемые биты являются первыми или последними (Npunc-M
Figure 00000252
битами. Здесь, шаблон выкалывания, 'πp(x)' определяется согласно кодовой скорости, длине кодового слова, схеме модуляции, скорости выкалывания и сокращения, и определяется как в, по меньшей мере, одной из Таблиц 10-43, Таблиц 46-53, Таблиц 55 и 56, и Таблиц 58 и 59 выше. Фактически, шаблон выкалывания, описанный выше, может определяться и сохраняться в памяти заранее. Здесь,
Figure 00000253
обозначает j-ую группу битов четности, выраженную как в уравнении (8) или (10), когда Ap=1.
Также, блок 210 выкалывания может удалять дополненные биты в блоке 204 дополнения нулями. Хотя описание, приведенное здесь, рассматривает сокращение и выкалывание совместно, альтернативно сокращение и выкалывание могут выполняться независимо.
Фиг. 6 иллюстрирует процедуру дополнения в системе связи/широковещания согласно одному варианту осуществления настоящего изобретения.
На этапе 600, система получает Npad как в Уравнении 12.
Figure 00000254
является количеством групп битов, в которых дополняются все биты. Значение 'M' задается как 'M=72', когда длина кодового слова LDPC (Nldpc) равняется '4320', и 'M' задается как 'M=360', когда 'Nldpc' равняется '16200'. На этапе 602, система дополняет все биты в Npad группах битов
Figure 00000255
с помощью нулей.
Figure 00000256
является индексным значением группы битов, определенной в, по меньшей мере, одной из Таблиц 10-43, Таблиц 46-53, Таблиц 55 и 56, и Таблиц 58 и 59 выше, и изменяется согласно кодовой скорости, схеме модуляции, и скорости выкалывания и сокращения. На этапе 604, система дополняет
Figure 00000257
-
Figure 00000258
битов в последнем бите группы битов
Figure 00000259
с помощью нулей дополнительно. Альтернативно, система может дополнять
Figure 00000260
битов от первого бита группы битов
Figure 00000261
с помощью нулей дополнительно. Этап 604 может пропускаться согласно количеству битов, подлежащих дополнению. Например, когда биты в количестве
Figure 00000262
равны '0', то есть, когда количество битов, подлежащих дополнению, равняется кратному 'M', дополнительное дополнение из этапа 604 может пропускаться. На этапе 606, система отображает информационные биты в битовые положения, которые не дополняются.
Например, когда
Figure 00000263
равняется '4320', 'R' равняется '1/4', 'A' равняется '7/4', 'B' равняется '0', и используется схема модуляции BPSK, количество групп битов равняется '15' и количество битов внутри одной группы равняется '72'. Предположим, что количество входных битов задается как
Figure 00000264
=300,
Figure 00000265
задано, и количество информационных битов BCH задается как Kbch. Посредством этапа 600, задается
Figure 00000266
. Посредством этапа 602, система дополняет все биты девяти групп битов
Figure 00000267
, т.е.
Figure 00000268
. Посредством этапа 604, система дополняет '0' к последним битам в
Figure 00000269
до битов в количестве
Figure 00000270
=
Figure 00000271
=32. Посредством этапа 606, система отображает
Figure 00000272
в битовые положения, которые не дополняются.
Фиг. 7A и 7B иллюстрируют процедуру работы передатчика в системе связи/широковещания согласно одному варианту осуществления настоящего изобретения.
Ссылаясь на фиг. 7A и 7B, на этапе 701, передатчик определяет количество битов дополнения нулями, когда количество входных битов для кодирования, то есть количество информационных битов BCH, больше, чем количество обеспеченных информационных битов. То есть, посредством вычитания количества информационных битов из количества информационных битов BCH, то есть входных битов для кодирования, передатчик определяет количество битов дополнения нулями.
Далее, передатчик переходит на этап 703 и определяет шаблон сокращения, подлежащий применению. То есть, передатчик сохранил, по меньшей мере, один шаблон сокращения, из которого он выбирает шаблон сокращения, соответствующий текущему условию. Например, шаблон сокращения определяется согласно длине кодового слова, кодовой скорости, скорости сокращения и выкалывания, или схеме модуляции. Например, по меньшей мере, один шаблон сокращения определяется в единице группы битов, разделяющей информационные биты в предварительно определенной единице, и может включать в себя, по меньшей мере, одну из Таблицы 10, Таблицы 12, Таблицы 14, Таблицы 16, Таблицы 18, Таблицы 20, Таблицы 22, Таблицы 24, Таблицы 26, Таблицы 28, Таблицы 30, Таблицы 32, Таблицы 34, Таблицы 36, Таблицы 38, Таблицы 40, Таблицы 42, Таблицы 46, Таблицы 48, Таблицы 50, Таблицы 52, Таблицы 55, и Таблицы 58 выше. Альтернативно, передатчик генерирует шаблон сокращения на основе текущего условия без предварительного сохранения. Сгенерированный шаблон сокращения может быть, по меньшей мере, одной из Таблицы 10, Таблицы 12, Таблицы 14, Таблицы 16, Таблицы 18, Таблицы 20, Таблицы 22, Таблицы 24, Таблицы 26, Таблицы 28, Таблицы 30, Таблицы 32, Таблицы 34, Таблицы 36, Таблицы 38, Таблицы 40, Таблицы 42, Таблицы 46, Таблицы 48, Таблицы 50, Таблицы 52, Таблицы 55, и Таблицы 58 выше.
После определения шаблона сокращения, передатчик переходит на этап 705 и определяет количество (Npad) групп битов, в которых все биты дополняются с помощью нулей. То есть, передатчик делит количество битов, подлежащих дополнению, на количество битов в расчете на группу и определяет, в качестве 'Npad', максимальное целочисленное значение, меньшее, чем результат деления. Если количество информационных битов меньше, чем количество битов в расчете на группу, все информационные биты включаются в одну группу битов. Соответственно, 'Npad' меньше на '1', чем количество полных групп битов.
Передатчик затем переходит на этап 707 и определяет, больше ли 'Npad' чем '0'. Другими словами, передатчик определяет, существует ли, по меньшей мере, одна группа битов, в которой все биты дополняются с помощью нулей. Если 'Npad' меньше, чем или равно '0', передатчик переходит на этап 711 и пропускает этап 709.
В противоположность, если 'Npad' больше, чем '0', передатчик переходит на этап 709 и дополняет все биты в с 0-ой по (Npad-1)-ой группах битов, указанных посредством шаблона сокращения, определенного на этапе 703, с помощью нулей. Далее, передатчик переходит на этап 711 и дополняет некоторые биты в первой или последней части Npad-ой группы битов с помощью нулей. Однако, когда количество битов, подлежащих дополнению, является целым кратным количества битов в расчете на группу, этап 711 пропускается и передатчик переходит на этап 713 и отображает информационные биты в битовые положения, которые не дополняются в информационных битах BCH. То есть, передатчик дополняет биты в группы битов согласно порядку, указанному посредством шаблона сокращения, и отображает информационные биты в положение оставшихся битов.
После этого, передатчик переходит на этап 715 и выполняет кодирование для информационных битов BCH. Передатчик может выполнять способы каскадного кодирования. Например, передатчик может последовательно выполнять кодирование BCH и кодирование LDPC. В этом случае, передатчик может выполнять кодирование BCH для информационных битов BCH, и выполнять кодирование LDPC для информационных битов LDPC, то есть кодового слова BCH, сгенерированного как результат кодирования BCH. Согласно другому варианту осуществления настоящего изобретения, передатчик может выполнять только кодирование LDPC для информационных битов BCH. Если выполняется только кодирование LDPC без кодирования BCH, информационные биты BCH могут называться информационными битами LDPC.
После выполнения кодирования, передатчик переходит на этап 717 и определяет количество битов, подлежащих выкалыванию, согласно значению, связанному с кодовой скоростью и количеством сокращаемых битов, другими словами, скоростью выкалывания и сокращения. Например, значение, связанное с кодовой скоростью и количеством сокращаемых битов, другими словами, скоростью выкалывания и сокращения, определяется как в Уравнении 11 выше.
После определения количества битов, подлежащих выкалыванию, передатчик переходит на этап 719 и определяет шаблон выкалывания, подлежащий применению. То есть, передатчик сохранил предварительно определенный, по меньшей мере, один шаблон выкалывания, из которого он выбирает шаблон выкалывания, соответствующий текущему условию. Например, шаблон выкалывания определяется согласно длине кодового слова, кодовой скорости, скорости сокращения и выкалывания, или схеме модуляции. Например, по меньшей мере, один шаблон выкалывания определяется как порядок групп, на которые информационные биты кодового слова разделяются и включают в себя предварительно определенное количество битов. Например, упомянутый, по меньшей мере, один шаблон выкалывания может включать в себя, по меньшей мере, одну из Таблицы 11, Таблицы 13, Таблицы 15, Таблицы 17, Таблицы 19, Таблицы 21, Таблицы 23, Таблицы 25, Таблицы 27, Таблицы 29, Таблицы 31, Таблицы 33, Таблицы 35, Таблицы 37, Таблицы 39, Таблицы 41, Таблицы 43, Таблицы 47, Таблицы 49, Таблицы 51, Таблицы 53, Таблицы 56, и Таблицы 59 выше. Альтернативно, передатчик генерирует шаблон выкалывания на основе текущего условия без предварительного сохранения. Сгенерированный шаблон выкалывания может быть, по меньшей мере, одной из Таблицы 10, Таблицы 12, Таблицы 14, Таблицы 16, Таблицы 18, Таблицы 20, Таблицы 22, Таблицы 24, Таблицы 26, Таблицы 28, Таблицы 30, Таблицы 32, Таблицы 34, Таблицы 36, Таблицы 38, Таблицы 40, Таблицы 42, Таблицы 46, Таблицы 48, Таблицы 50, Таблицы 52, Таблицы 55, и Таблицы 58 выше.
После определения шаблона выкалывания, передатчик переходит на этап 721 и определяет количество (Npunc_group) групп битов четности, в которых все биты четности подлежат выкалыванию. То есть, передатчик делит количество битов, подлежащих выкалыванию, на количество битов в расчете на группу, и определяет, в качестве 'Npunc_group', максимальное целочисленное значение, меньшее, чем результат деления. Если количество битов, не подлежащих выкалыванию, меньше, чем количество битов, включенных в одну группу битов четности, биты, не подлежащие выкалыванию, все включаются в одну группу битов четности. Соответственно, 'Npunc_group' меньше на '1', чем количество групп битов четности.
После этого, передатчик переходит на этап 723 и определяет, больше ли 'Npunc_group', чем '0'. Другими словами, передатчик определяет, существует ли, по меньшей мере, одна группа битов четности, в которой все биты подлежат выкалыванию. Если 'Npunc_group' меньше, чем или равно '0', передатчик переходит на этап 727 и пропускает этап 725.
В противоположность, если 'Npunc_group' больше, чем '0', передатчик переходит на этап 725 и выкалывает все биты в с 0-ой по (Npunc_group-1)-ой группах битов четности, указанных посредством шаблона выкалывания, определенного на этапе 719. Передатчик затем переходит на этап 727 и выкалывает дополнительно некоторые биты в первой или последней части Npunc_group-ой группы битов четности. То есть, передатчик выкалывает биты внутри групп битов четности согласно порядку, указанному посредством шаблона выкалывания, посредством этапов 725 и 727. Однако, когда количество битов, подлежащих выкалыванию, является целым кратным количества битов в расчете на группу, этап 727 пропускается.
Далее, передатчик переходит на этап 729 и удаляет биты дополнения нулями. Другими словами, передатчик удаляет биты дополнения нулями, дополненные на этапах 709 и 711. После этого, передатчик переходит на этап 731 и передает проколотое и сокращенное кодовое слово.
Фиг. 8A и 8B иллюстрируют процедуру работы приемника в системе связи/широковещания согласно одному варианту осуществления настоящего изобретения.
Ссылаясь на фиг. 8A и 8B, на этапе 801, приемник определяет, принято ли сокращенное и проколотое кодовое слово.
Если на этапе 801 определяется, что сокращенное и проколотое кодовое слово принято, приемник переходит на этап 803 и определяет количество сокращенных битов. Сокращение происходит, когда количество входных битов для кодирования больше, чем количество информационных битов. То есть, посредством вычитания обеспеченного количества битов принятых информационных битов в сокращенном и проколотом кодовом слове из количества битов информационных битов в кодовом слове LDPC. Другими словами, приемник определяет количество дополненных с помощью нулей битов.
Далее, приемник переходит на этап 805 и определяет шаблон сокращения, подлежащий применению. То есть, приемник сохранил предварительно определенный, по меньшей мере, один шаблон сокращения и, из сохраненного, по меньшей мере, одного шаблона сокращения, выбирает шаблон сокращения, соответствующий текущему условию. Например, шаблон сокращения определяется согласно длине кодового слова, кодовой скорости, скорости сокращения и выкалывания, или схеме модуляции. По меньшей мере, один шаблон сокращения определяется как порядок групп, на которые информационные биты кодового слова разделяются и включают в себя биты предварительно определенного количества. Например, упомянутый, по меньшей мере, один шаблон сокращения может включать в себя, по меньшей мере, одну из Таблицы 10, Таблицы 12, Таблицы 14, Таблицы 16, Таблицы 18, Таблицы 20, Таблицы 22, Таблицы 24, Таблицы 26, Таблицы 28, Таблицы 30, Таблицы 32, Таблицы 34, Таблицы 36, Таблицы 38, Таблицы 40, Таблицы 42, Таблицы 46, Таблицы 48, Таблицы 50, Таблицы 52, Таблицы 55, и Таблицы 58 выше. Альтернативно, приемник генерирует шаблон сокращения на основе текущего условия без предварительного сохранения. Сгенерированный шаблон сокращения может быть, по меньшей мере, одной из Таблицы 10, Таблицы 12, Таблицы 14, Таблицы 16, Таблицы 18, Таблицы 20, Таблицы 22, Таблицы 24, Таблицы 26, Таблицы 28, Таблицы 30, Таблицы 32, Таблицы 34, Таблицы 36, Таблицы 38, Таблицы 40, Таблицы 42, Таблицы 46, Таблицы 48, Таблицы 50, Таблицы 52, Таблицы 55, и Таблицы 58 выше. Информация о текущем условии, относящемся к длине кодового слова, кодовой скорости, скорости сокращения и выкалывания, может приниматься от передатчика. Согласно другому варианту осуществления настоящего изобретения, приемник может использовать указанный шаблон сокращения от передатчика посредством отдельной сигнализации.
После определения шаблона сокращения, приемник переходит на этап 807 и определяет количество (Npad) групп битов, в которых все биты дополняются с помощью нулей в передатчике. То есть, приемник делит количество битов, подлежащих дополнению, на количество битов в расчете на группу и определяет, в качестве 'Npad', максимальное целочисленное значение, меньшее, чем результат деления. Если количество принятых информационных битов в сокращенном и проколотом кодовом слове меньше, чем количество битов, включенных в одну группу битов, принятые информационные биты в сокращенном и проколотом кодовом слове все включаются в одну группу битов. Соответственно, 'Npad' меньше на '1', чем количество полных групп битов.
Далее, приемник переходит на этап 809 и определяет, больше ли 'Npad', чем '0'. Другими словами, приемник определяет, существует ли, по меньшей мере, одна группа битов, в которой все биты дополняются с помощью нулей. Если 'Npad' не больше, чем '0', приемник переходит на этап 813 и пропускает этап 811.
В противоположность, если 'Npad' больше, чем '0', входные значения декодера LDPC, соответствующие сокращенным информационным битам LDPC, устанавливаются посредством некоторых значений, которые представляют сокращенные информационные биты LDPC. Например, если входные значения декодера LDPC основываются на LLR (логарифмическом отношении правдоподобия), вышеуказанное некоторое значение является плюс или минус бесконечным.
Приемник переходит на этап 811 и устанавливает входные значения декодера LDPC, соответствующие всем информационным битам в с 0-ой по (Npad-1)-ой группах битов, указанных посредством шаблона сокращения, определенного на этапе 805, посредством некоторых значений, которые представляют сокращенные информационные биты LDPC, которые сокращаются в передатчике.
Далее, приемник переходит на этап 813 и устанавливает входные значения декодера LDPC, соответствующие некоторым битам в первой или последней части Npad-ой группы битов, посредством некоторых значений, которые представляют сокращенные информационные биты LDPC, которые сокращаются в передатчике. Приемник переходит на этап 815 и устанавливает входные значения декодера LDPC, соответствующие информационным битам, которые не дополняются с помощью нулей в информационных битах кодового слова LDPC, посредством некоторых значений на основе приема сокращенного и проколотого кодового слова. Например, когда кодовое слово LDPC, то есть входное значение декодирования, является значением логарифмического отношения правдоподобия (LLR), значение, представляющее бит 0, указывает значение LLR для случая, когда вероятность, что оно будет равняться '0', равняется '1', и вероятность, что оно будет равняться '1', равняется '0'. То есть, посредством этапа 811 по этап 815, приемник восстанавливает информационные биты кодового слова LDPC, которое сгенерировано посредством кодирования в передатчике.
После этого, приемник переходит на этап 817 и определяет количество выколотых битов согласно значению, связанному с кодовой скоростью и количеством сокращенных битов, другими словами, скоростью выкалывания и сокращения. Например, значение, связанное с кодовой скоростью и количеством сокращенных битов, другими словами, скоростью выкалывания и сокращения, определяется как в Уравнении 11 выше.
После определения количества выколотых битов, приемник переходит на этап 819 и определяет шаблон выкалывания, подлежащий применению. То есть, приемник сохранил предварительно определенный, по меньшей мере, один шаблон выкалывания, из которого он выбирает шаблон выкалывания, соответствующий текущему условию. Например, шаблон выкалывания определяется согласно длине кодового слова, кодовой скорости, скорости сокращения и выкалывания, или схеме модуляции. По меньшей мере, один шаблон выкалывания определяется как порядок групп, на которые биты четности кодового слова разделяются и включают в себя предварительно определенное количество битов. Упомянутый, по меньшей мере, один шаблон выкалывания может включать в себя, по меньшей мере, одну из Таблицы 11, Таблицы 13, Таблицы 15, Таблицы 17, Таблицы 19, Таблицы 21, Таблицы 23, Таблицы 25, Таблицы 27, Таблицы 29, Таблицы 31, Таблицы 33, Таблицы 35, Таблицы 37, Таблицы 39, Таблицы 41, Таблицы 43, Таблицы 47, Таблицы 49, Таблицы 51, Таблицы 53, Таблицы 56, и Таблицы 59 выше. Альтернативно, приемник генерирует шаблон выкалывания на основе текущего условия без предварительного сохранения. Сгенерированный шаблон выкалывания может быть, по меньшей мере, одной из Таблицы 10, Таблицы 12, Таблицы 14, Таблицы 16, Таблицы 18, Таблицы 20, Таблицы 22, Таблицы 24, Таблицы 26, Таблицы 28, Таблицы 30, Таблицы 32, Таблицы 34, Таблицы 36, Таблицы 38, Таблицы 40, Таблицы 42, Таблицы 46, Таблицы 48, Таблицы 50, Таблицы 52, Таблицы 55, и Таблицы 58 выше. Информация о текущем условии, относящемся к длине кодового слова, кодовой скорости, скорости сокращения и выкалывания, может приниматься от передатчика. Согласно другому варианту осуществления настоящего изобретения, приемник может использовать указанный шаблон выкалывания от передатчика посредством отдельной сигнализации.
После определения шаблона выкалывания, приемник переходит на этап 821 и определяет количество (Npunc_group) групп битов четности, в которых все биты четности выкалываются. То есть, приемник делит количество выколотых битов на количество битов в расчете на группу и определяет, в качестве 'Npunc_group', максимальное целочисленное значение, меньшее, чем результат деления. Если количество принятых битов четности меньше, чем количество битов, включенных в одну группу битов четности, принятые биты четности все включаются в одну группу битов четности. Соответственно, 'Npunc_group' является значением, меньшим на '1', чем количество полных групп битов четности.
Далее, приемник переходит на этап 823 и определяет, больше ли 'Npunc_group', чем '0'. Другими словами, приемник определяет, существует ли, по меньшей мере, одна группа битов четности, в которой все биты выкалываются. Если 'Npunc_group' не больше, чем '0', приемник переходит на этап 827 с пропуском этапа 825.
В противоположность, если 'Npunc_group' больше, чем '0', приемник переходит на этап 825 и устанавливает, посредством значения, представляющего выколотые биты четности, входные значения декодера LDPC, соответствующие всем битам четности в с 0-ой по (Npunc_group-1)-ой группах битов четности в кодовом слове LDPC, указанном посредством шаблона выкалывания, определенного на этапе 819. Значение, представляющее выколотые биты четности, может быть значением, в котором вероятность, что биты четности равняются '0', и вероятность, что биты четности равняются '1', являются равными друг другу.
Далее, приемник переходит на этап 827 и устанавливает, посредством значения, представляющего выколотые биты четности, входные значения декодера LDPC, соответствующие некоторым битам в первой или последней части Npunc_group-ой группы битов четности в кодовом слове LDPC. Приемник переходит на этап 829 и устанавливает входные значения декодера LDPC для невыколотых оставшихся битов четности в кодовом слове LDPC согласно значениям приема сокращенного и проколотого кодового слова. То есть, посредством этапа 825 по этап 829, приемник восстанавливает биты четности кодового слова LDPC, которое генерируются посредством кодирования в передатчике. Значение, представляющее выколотые биты четности, может быть значением, в котором вероятность, что биты четности равняются '0', и вероятность, что биты четности равняются '1', являются равными друг другу.
Приемник переходит на этап 831 и выполняет декодирование для восстановления кодового слова. Приемник может выполнять комбинирование множества способов декодирования. Например, приемник может последовательно выполнять декодирование LDPC и декодирование BCH. Приемник может выполнять декодирование LDPC для восстановленного кодового слова LDPC, и выполнять декодирование BCH для информационных битов LDPC, сгенерированных как результат декодирования LDPC. Согласно другому варианту осуществления настоящего изобретения, приемник может выполнять только декодирование LDPC для восстановленного кодового слова LDPC.
Фиг. 9 иллюстрирует конструкцию передатчика в системе связи/широковещания согласно одному варианту осуществления настоящего изобретения.
Как проиллюстрировано на фиг. 9, передатчик включает в себя блок 910 дополнения нулями (0), блок 920 кодирования, блок 930 выкалывания, передатчик 940, блок 960 хранения, и контроллер 970.
Посредством дополнения битов с помощью нулей к информационным битам, блок 910 дополнения нулями генерирует информационные биты BCH, которые вводятся в блок 920 кодирования. Блок 910 дополнения нулями определяет количество битов, подлежащих дополнению с помощью нулей, с использованием информации, обеспеченной от контроллера 970, и дополняет биты с помощью нулей согласно информации шаблона сокращения, обеспеченной от контроллера 970. То есть, блок 910 дополнения нулями дополняет биты к группам битов согласно порядку, указанному посредством шаблона сокращения, и отображает информационные биты в положение оставшихся битов.
Блок 910 дополнения нулями может определять количество (Npad) групп битов, в которых все биты дополняются с помощью нулей. Альтернативно, количество (Npad) групп битов, в которых все биты дополняются с помощью нулей, может определяться посредством контроллера 970.
В частности, блок 910 дополнения нулями дополняет все биты в с 0-ой по (Npad-1)-ой группах битов, указанных посредством шаблона сокращения, и затем дополняет некоторые биты в первой или последней части Npad-ой группы битов с помощью нулей. Блок 910 дополнения нулями отображает информационные биты в битовые положения, которые не дополняются в информационных битах BCH.
Блок 920 кодирования выполняет кодирование для информационных битов BCH, дополненных блоком 910 дополнения нулями. Блок 920 кодирования заполняется одним блоком кодирования, или может иметь структуру, в которой множество блоков кодирования каскадируются. Например, хотя не проиллюстрировано, блок 920 кодирования может включать в себя кодер BCH и кодер LDPC. В этом случае, кодер BCH выполняет кодирование BCH для информационных битов BCH, и кодер LDPC может выполнять кодирование LDPC для информационных битов LDPC, то есть кодового слова BCH, сгенерированного как результат кодирования BCH. Согласно другому варианту осуществления настоящего изобретения, блок 920 кодирования может выполнять только кодирование LDPC для информационных битов BCH. Если выполняется только кодирование LDPC без кодирования BCH, информационные биты BCH могут называться информационными битами LDPC. Альтернативно, помимо блока 920 кодирования, другой кодер (не показан) добавляется впереди блока 910 дополнения нулями. Например, блок 920 кодирования выполняет кодирование LDPC, и другой кодер (не показан), расположенный впереди блока 910 дополнения нулями, может выполнять кодирование BCH.
Посредством выкалывания некоторых битов в четности кодового слова LDPC, сгенерированного посредством блока 920 кодирования, блок 930 выкалывания преобразовывает четность кодового слова LDPC, выведенного из блока 920 кодирования, в биты четности, подлежащие передаче. Блок 930 выкалывания определяет количество битов, подлежащих выкалыванию, согласно значению, связанному с кодовой скоростью и количеством сокращенных битов, другими словами, скоростью выкалывания и сокращения, обеспечиваемой от контроллера 970, и выкалывает биты положения согласно информации шаблона выкалывания, обеспеченной от контроллера 970. То есть, блок 930 выкалывания выкалывает биты внутри групп битов четности согласно порядку, указанному посредством шаблона выкалывания.
Например, значение, связанное с кодовой скоростью и количеством сокращенных битов, другими словами, скоростью выкалывания и сокращения, определяется как в Уравнении 11 выше. Блок 930 выкалывания определяет количество (Npunc_group) групп битов четности, в которых все биты четности подлежат выкалыванию, выкалывает все биты четности в с 0-ой по (Npunc_group-1)-ой группах битов четности, указанных посредством шаблона выкалывания, и затем выкалывает некоторые биты в первой или последней части Npunc_group-ой группы битов четности. Посредством удаления дополненных с помощью нулей битов, дополненных посредством блока 910 дополнения нулями, блок 930 выкалывания может преобразовывать информационные биты кодового слова LDPC из блока 920 кодирования в информационные биты в сокращенном и проколотом кодовом слове, подлежащем передаче. Блок 930 выкалывания также обозначается как 'блок удаления и выкалывания нулей'.
Когда функция удаления дополненных с помощью нулей битов исключается, даже блок 910 дополнения нулями пропускается. То есть, вместо генерирования информационных битов BCH для блока 920 кодирования посредством дополнения битов в блоке 910 дополнения нулями, столбец, соответствующий биту, подлежащему дополнению, удаляется в матрице проверки четности, используемой в блоке 920 кодирования. Посредством удаления столбца, соответствующего биту, подлежащему дополнению, получается идентичный результат, несмотря на отсутствие обработки дополнения. Передатчик 940 модулирует и радиочастотным (RF) образом обрабатывает сокращенное и проколотое кодовое слово и затем передает сокращенное и проколотое кодовое слово посредством антенны.
Блок 960 хранения хранит конфигурационную информацию, команду и подобное для работы передатчика. В частности, блок 960 хранения хранит, по меньшей мере, один шаблон сокращения, определенный в единице группы битов, и, по меньшей мере, один шаблон выкалывания, определенный в единице группы битов четности. Например, шаблон сокращения и шаблон выкалывания определяются согласно длине кодового слова, кодовой скорости, скорости сокращения и выкалывания, или схеме модуляции. Упомянутый, по меньшей мере, один шаблон сокращения может включать в себя, по меньшей мере, одну из Таблицы 10, Таблицы 12, Таблицы 14, Таблицы 16, Таблицы 18, Таблицы 20, Таблицы 22, Таблицы 24, Таблицы 26, Таблицы 28, Таблицы 30, Таблицы 32, Таблицы 34, Таблицы 36, Таблицы 38, Таблицы 40, Таблицы 42, Таблицы 46, Таблицы 48, Таблицы 50, Таблицы 52, Таблицы 55, и Таблицы 58 выше. Упомянутый, по меньшей мере, один шаблон выкалывания может включать в себя, по меньшей мере, одну из Таблицы 11, Таблицы 13, Таблицы 15, Таблицы 17, Таблицы 19, Таблицы 21, Таблицы 23, Таблицы 25, Таблицы 27, Таблицы 29, Таблицы 31, Таблицы 33, Таблицы 35, Таблицы 37, Таблицы 39, Таблицы 41, Таблицы 43, Таблицы 47, Таблицы 49, Таблицы 51, Таблицы 53, Таблицы 56, и Таблицы 59 выше.
Контроллер 970 управляет общими функциями передатчика. В частности, контроллер 970 обеспечивает такую информацию как длина информационных битов, при этом длина информационных битов требуется в блоке 920 кодирования, и информацию шаблона сокращения, в блок дополнения нулями. Контроллер 970 обеспечивает матрицу проверки четности в блок 920 кодирования, и информацию шаблона выкалывания в блок 930 выкалывания. Контроллер 970 обеспечивает информацию, обеспечивающую возможность определения положений битов, подлежащих дополнению, в блок 910 дополнения нулями. На фиг. 9, блок 910 дополнения нулями определяет положения дополнения битов, и дополняет биты с помощью нулей. Альтернативно, контроллер 970 может определять положения дополнения битов, и блок 910 дополнения нулями может дополнять биты с помощью нулей, как указывается контроллером 970.
На фиг. 9, блок 930 выкалывания определяет положение выкалываемого бита, и выполняет выкалывание. Альтернативно, контроллер 970 может определять положение выкалываемого бита, и блок 930 выкалывания может выполнять выкалывание, как указывается контроллером 970.
Фиг. 10 иллюстрирует конструкцию приемника в системе связи/широковещания согласно одному варианту осуществления настоящего изобретения.
Ссылаясь на фиг. 10, приемник включает в себя приемник 1010, блок 1020 восстановления сокращенных битов, блок 1030 восстановления выколотых битов, блок 1040 декодирования, блок 1050 хранения, и контроллер 1060.
Приемник 1010 принимает сокращенное и проколотое кодовое слово, переданное в передатчике. То есть, приемник 1010 RF обрабатывает принятый сигнал, и выполняет демодуляцию, тем самым определяя значение приема сокращенного и проколотого кодового слова.
Посредством установки входных значений декодера LDPC посредством некоторых значений, которые представляют сокращенные информационные биты LDPC, которые сокращаются в передатчике, блок 1020 восстановления сокращенных битов восстанавливает информационные биты в принятом, сокращенном и проколотом кодовом слове, сгенерированном посредством кодирования в передатчике. Конкретно, блок 1020 восстановления сокращенных битов определяет количество сокращенных битов, идентифицирует шаблон сокращения, обеспеченный от контроллера 1060, и затем определяет количество (Npad) групп битов четности, в которых все биты дополняются с помощью нулей. Блок 1020 восстановления сокращенных битов устанавливает входные значения декодера LDPC, соответствующие всем информационным битам в с 0-ой по (Npad-1)-ой группах битов, указанных посредством шаблона сокращения, посредством некоторых значений, которые представляют сокращенные информационные биты LDPC, и устанавливает входные значения декодера LDPC, соответствующие некоторым битам в первой или последней части Npad-ой группы битов, посредством некоторых значений, которые представляют сокращенные информационные биты LDPC. Значения, представляющие сокращенные информационные биты LDPC, могут быть плюс или минус бесконечными, если входные значения декодера LDPC основываются на LLR (логарифмическом отношении правдоподобия).
Блок 1020 восстановления сокращенных битов устанавливает входные значения декодера LDPC, соответствующие информационным битам, которые не дополняются с помощью нулей в информационных битах кодового слова LDPC, посредством некоторых значений на основе принятого сокращенного и проколотого кодового слова.
Блок 1030 восстановления выколотых битов устанавливает входные значения декодера LDPC посредством значения, представляющего выколотые биты четности, тем самым восстанавливая четность, сгенерированную посредством кодирования в передатчике. Конкретно, блок 1030 восстановления выколотых битов определяет количество выколотых битов согласно значению, связанному с кодовой скоростью и количеством сокращенных битов, другими словами, скоростью выкалывания и сокращения. Например, значение, связанное с кодовой скоростью и количеством сокращенных битов, другими словами, скоростью выкалывания и сокращения, определяется как в Уравнении 11 выше. Блок 1030 восстановления выколотых битов определяет количество (Npunc_group) групп битов четности, в которых все биты выколоты, и устанавливает, посредством значения, представляющего выколотые биты четности, входные значения декодера LDPC, соответствующие всем битам четности в с 0-ой по (Npunc_group-1)-ой группах битов четности в кодовом слове LDPC, обеспеченном от контроллера 1060. Блок 1030 восстановления выколотых битов устанавливает, посредством значения, представляющего выколотые биты четности, входные значения декодера LDPC, соответствующие некоторым битам в первой или последней части Npunc_group-ой группы битов четности в кодовом слове LDPC. Значение, представляющее выколотые биты четности, может быть значением, в котором вероятность, что биты четности равняются '0', и вероятность, что биты четности равняются '1', являются равными друг другу.
Блок 1030 восстановления выколотых битов устанавливает входные значения декодера LDPC для невыколотых оставшихся битов четности в кодовом слове LDPC согласно значению приема сокращенного и проколотого кодового слова.
Блок 1040 декодирования выполняет декодирование для кодового слова LDPC, восстановленного посредством блока 1020 восстановления сокращенных битов и блока 1030 восстановления выколотых битов. Блок 1040 декодирования может иметь структуру, в которой комбинируются множество блоков декодирования. Например, хотя не проиллюстрировано, блок 1040 декодирования может включать в себя декодер LDPC и декодер BCH. Декодер LDPC может выполнять декодирование LDPC для восстановленного кодового слова LDPC, и декодер BCH может выполнять декодирование BCH для информационных битов LDPC, сгенерированных как результат декодирования LDPC. Согласно другому варианту осуществления настоящего изобретения, блок 1040 декодирования может выполнять только декодирование LDPC для восстановленного кодового слова LDPC.
Блок 1050 хранения хранит конфигурационную информацию, команду и подобное для работы приемника. В частности, блок 1050 хранения хранит, по меньшей мере, один шаблон сокращения, определенный в единице группы битов, и, по меньшей мере, один шаблон выкалывания, определенный в единице группы битов четности. Например, шаблон сокращения и шаблон выкалывания определяются согласно длине кодового слова, кодовой скорости, скорости сокращения и выкалывания, или схеме модуляции. Упомянутый, по меньшей мере, один шаблон сокращения может включать в себя, по меньшей мере, одну из Таблицы 10, Таблицы 12, Таблицы 14, Таблицы 16, Таблицы 18, Таблицы 20, Таблицы 22, Таблицы 24, Таблицы 26, Таблицы 28, Таблицы 30, Таблицы 32, Таблицы 34, Таблицы 36, Таблицы 38, Таблицы 40, Таблицы 42, Таблицы 46, Таблицы 48, Таблицы 50, Таблицы 52, Таблицы 55, и Таблицы 58 выше. Упомянутый, по меньшей мере, один шаблон выкалывания может включать в себя, по меньшей мере, одну из Таблицы 11, Таблицы 13, Таблицы 15, Таблицы 17, Таблицы 19, Таблицы 21, Таблицы 23, Таблицы 25, Таблицы 27, Таблицы 29, Таблицы 31, Таблицы 33, Таблицы 35, Таблицы 37, Таблицы 39, Таблицы 41, Таблицы 43, Таблицы 47, Таблицы 49, Таблицы 51, Таблицы 53, Таблицы 56, и Таблицы 59 выше.
Контроллер 1060 управляет общими функциями приемника, такими как обеспечение в блок 1020 восстановления сокращенных битов длины информационных битов, при этом длина информационных битов требуется в блоке 1040 декодирования, и информации шаблона сокращения. Контроллер 1060 обеспечивает матрицу проверки четности в блок 1040 декодирования и информацию шаблона выкалывания в блок 1030 восстановления выколотых битов. На фиг. 10, блок 1020 восстановления сокращенных битов определяет положения дополнения битов, и дополняет биты с помощью нулей. Альтернативно, контроллер 1060 может определять положения дополнения битов, и блок 1020 восстановления сокращенных битов может дополнять биты с помощью нулей, как указывается контроллером 1060. Блок 1030 восстановления выколотых битов может определять положение проколотого бита, и выполняет выкалывание. Однако контроллер 1060 может также определять положение проколотого бита, и блок 1030 восстановления выколотых битов может восстанавливать проколотое значение, как указывается контроллером 1060.
Варианты осуществления настоящего изобретения могут кодировать и декодировать потоки информационных битов различных длин и одновременно поддерживать оптимальную производительность, посредством группирования столбцов при рассмотрении характеристики матрицы проверки четности и выполнения сокращения и выкалывания в единице группы битов, соответствующей каждой группе столбцов.
Хотя изобретение указано и описано со ссылкой на некоторые его предпочтительные варианты осуществления, специалистам в данной области техники следует понимать, что здесь могут делаться различные изменения в форме и деталях без отступления от сущности и объема изобретения, которые определены посредством прилагаемой формулы изобретения.

Claims (14)

1. Способ генерирования сокращенного кодового слова в передатчике в системе связи, при этом способ содержит этапы, на которых:
определяют количество битов дополнения нулями;
определяют количество (Npad) групп битов, в которых все биты дополняются с помощью нулей;
дополняют все биты в с 0-й по (Npad-1)-ю группах битов, указанных посредством шаблона сокращения, с помощью нулей;
отображают информационные биты в битовые положения, которые не дополняются в информационных битах Боуза-Чоудхури-Хоквингема (ВСН);
кодируют по методу ВСН информационные биты ВСН, чтобы генерировать информационные биты проверки четности с малой плотностью (LDPC); и
кодируют по методу LDPC информационные биты LDPC, чтобы генерировать дополненное с помощью нулей кодовое слово,
при этом шаблон сокращения определяют как порядок групп битов, определенный как 6, 5, 4, 9, 3, 2, 1, 8, 0, 7, 10 и 11.
2. Способ по п. 1, дополнительно содержащий этап, на котором:
дополняют один или более битов в Npad-й группе битов с помощью нулей дополнительно.
3. Способ по п. 1, дополнительно содержащий этап, на котором:
удаляют биты дополнения нулями из информационных битов дополненного с помощью нулей кодового слова.
4. Способ генерирования проколотого кодового слова в передатчике в системе связи, при этом способ содержит этапы, на которых:
кодируют по методу проверки четности с малой плотностью (LDPC) информационные биты LDPC, чтобы генерировать кодовое слово;
определяют количество битов, подлежащих выкалыванию в битах четности LDPC упомянутого кодового слова;
определяют количество (Npunc) групп битов четности, в которых все биты выколоты;
выкалывают все биты в с 0-й по (Npunc-1)-ю группах битов четности, указанных посредством шаблона выкалывания,
при этом шаблон выкалывания определяют как порядок групп битов четности, определенный как 29, 45, 43, 27, 32, 35, 40, 38, 0, 19, 8, 16, 41, 4, 26, 36, 30, 2, 13, 42, 46, 24, 37, 1, 33, 11, 44, 28, 20, 9, 34, 3, 17, 6, 21, 14, 23, 7, 22, 47, 5, 10, 12, 15, 18, 25, 31 и 39.
5. Способ по п. 4, дополнительно содержащий этап, на котором выкалывают один или более битов в Npunc-й группе битов четности дополнительно.
6. Способ по п. 4, дополнительно содержащий этап, на котором передают проколотое кодовое слово.
7. Способ по одному из пп. 1-6, в котором каждая из групп битов включает в себя предварительно определенное количество битов, которое является делителем интервала, в котором шаблон столбца повторяется в матрице части информационного слова матрицы проверки четности.
8. Способ работы приемника, при этом способ содержит этапы, на которых:
принимают сокращенное кодовое слово;
определяют количество битов дополнения нулями;
определяют количество (Npad) групп битов, в которых все биты дополняются с помощью нулей;
устанавливают входные значения декодера LDPC, соответствующие всем информационным битам в с 0-й по (Npad-1)-ю группах битов, указанных посредством шаблона сокращения, посредством значений, которые представляют сокращенные информационные биты LDPC;
устанавливают входные значения декодера LDPC, соответствующие информационным битам, которые не дополняются с помощью нулей, посредством значений на основе принятого сокращенного кодового слова;
декодируют по методу LDPC входные значения декодера LDPC, чтобы генерировать информационные биты LDPC; и
декодируют по методу Боуза-Чоудхури-Хоквингема (ВСН) информационные биты LDPC, чтобы генерировать информационные биты ВСН,
при этом шаблон сокращения определяют как порядок групп битов, определенный как 6, 5, 4, 9, 3, 2, 1, 8, 0, 7, 10 и 11.
9. Способ по п. 8, дополнительно содержащий этап, на котором:
устанавливают входные значения декодера LDPC,
соответствующие некоторым битам в части Npad-й группы битов, посредством значений, которые представляют сокращенные информационные биты LDPC.
10. Способ работы приемника, при этом способ содержит этапы, на которых:
принимают проколотое кодовое слово;
определяют количество битов, выколотых в битах четности LDPC проколотого кодового слова;
определяют количество (Npunc_group) групп битов четности, в которых все биты выколоты;
устанавливают входные значения декодера LDPC, соответствующие всем битам четности в с 0-й по (Npunc_group-1)-ю группах битов четности в кодовом слове LDPC, указанных посредством шаблона выкалывания, посредством значения, представляющего выколотые биты четности; и
устанавливают входные значения декодера LDPC для невыколотых оставшихся битов четности в кодовом слове LDPC согласно значениям приема проколотого кодового слова;
при этом шаблон выкалывания определяют как порядок групп битов четности, определенный как 29, 45, 43, 27, 32, 35, 40, 38, 0, 19, 8, 16, 41, 4, 26, 36, 30, 2, 13, 42, 46, 24, 37, 1, 33, 11, 44, 28, 20, 9, 34, 3, 17, 6, 21, 14, 23, 7, 22, 47, 5, 10, 12, 15, 18, 25, 31 и 39.
11. Способ по п. 10, дополнительно содержащий этап, на котором устанавливают входные значения декодера LDPC, соответствующие некоторым битам в Npunc_group-й группе битов четности в кодовом слове LDPC, посредством значения, представляющего выколотые биты четности.
12. Способ по одному из пп. 8-11, в котором каждая из групп битов включает в себя предварительно определенное количество битов, которое является делителем интервала, в котором шаблон столбца повторяется в матрице части информационного слова матрицы проверки четности.
13. Устройство для передатчика, выполненное с возможностью осуществлять способ по одному из пп. 1-7.
14. Устройство для приемника, выполненное с возможностью осуществлять способ по одному из пп. 8-12.
RU2013133357/08A 2011-01-18 2012-01-18 Устройство и способ для передачи и приема данных в системе связи/широковещания RU2595542C2 (ru)

Applications Claiming Priority (9)

Application Number Priority Date Filing Date Title
KR10-2011-0005049 2011-01-18
KR20110005049 2011-01-18
KR20110014393 2011-02-18
KR10-2011-0014393 2011-02-18
KR20110026181 2011-03-24
KR10-2011-0026181 2011-03-24
KR10-2012-0005257 2012-01-17
KR1020120005257A KR101611169B1 (ko) 2011-01-18 2012-01-17 통신/방송 시스템에서 데이터 송수신 장치 및 방법
PCT/KR2012/000446 WO2012099398A2 (en) 2011-01-18 2012-01-18 Apparatus and method for transmittng and receiving data in communication/broadcasting system

Publications (2)

Publication Number Publication Date
RU2013133357A RU2013133357A (ru) 2015-01-27
RU2595542C2 true RU2595542C2 (ru) 2016-08-27

Family

ID=45470460

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2013133357/08A RU2595542C2 (ru) 2011-01-18 2012-01-18 Устройство и способ для передачи и приема данных в системе связи/широковещания

Country Status (7)

Country Link
US (2) US8782499B2 (ru)
EP (1) EP2477335B1 (ru)
JP (1) JP5875602B2 (ru)
KR (1) KR101611169B1 (ru)
CN (2) CN105811997B (ru)
AU (2) AU2012207771B2 (ru)
RU (1) RU2595542C2 (ru)

Families Citing this family (55)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5500379B2 (ja) 2010-09-03 2014-05-21 ソニー株式会社 データ処理装置、及びデータ処理方法
US8972834B2 (en) 2012-08-28 2015-03-03 Hughes Network Systems, Llc System and method for communicating with low density parity check codes
US9294131B2 (en) 2013-02-10 2016-03-22 Hughes Network Systems, Llc Apparatus and method for improved modulation and coding schemes for broadband satellite communications systems
US9246634B2 (en) 2013-02-10 2016-01-26 Hughes Network Systems, Llc Apparatus and method for improved modulation and coding schemes for broadband satellite communications systems
US8887024B2 (en) * 2013-02-10 2014-11-11 Hughes Network Systems, Llc Apparatus and method for improved modulation and coding schemes for broadband satellite communications systems
CN103152058B (zh) * 2013-03-10 2016-02-10 清华大学 基于ldpc-bch网格的低码率编码方法
WO2014145217A1 (en) 2013-03-15 2014-09-18 Hughes Network Systems, Llc Low density parity check (ldpc) encoding and decoding for small terminal applications
US9124403B2 (en) 2013-04-30 2015-09-01 Qualcomm Incorporated Puncturing scheme based decoder optimizations
KR102104937B1 (ko) 2013-06-14 2020-04-27 삼성전자주식회사 Ldpc 부호의 부호화 장치, 그의 부호화 방법, 복호화 장치 및 그의 복호화 방법
US9774352B2 (en) * 2013-09-17 2017-09-26 Samsung Electronics Co., Ltd. Transmitting apparatus, and puncturing method thereof
KR102198773B1 (ko) * 2013-09-17 2021-01-05 삼성전자주식회사 송신 장치 및 그의 펑처링 방법
KR102166412B1 (ko) * 2013-09-18 2020-10-15 삼성전자주식회사 송신 장치 및 그의 제로 비트 패딩 방법
US9258159B2 (en) * 2013-09-18 2016-02-09 Samsung Electronics Co., Ltd. Transmitter and zero bits padding method thereof
CN103543980B (zh) * 2013-11-07 2021-10-22 吴胜远 数字数据处理的方法及装置
US10348448B2 (en) * 2015-01-22 2019-07-09 Samsung Electronics Co., Ltd. Transmitter and repetition method thereof
KR102285272B1 (ko) * 2015-01-22 2021-08-04 삼성전자주식회사 송신 장치 및 그의 리피티션 방법
CN111669253B (zh) 2015-02-13 2023-11-03 三星电子株式会社 发送器及其附加奇偶校验产生方法
KR101776267B1 (ko) * 2015-02-24 2017-09-07 삼성전자주식회사 송신 장치 및 그의 리피티션 방법
US10355814B2 (en) 2015-02-25 2019-07-16 Samsung Electronics Co., Ltd. Transmitter and method for generating additional parity thereof
KR102426771B1 (ko) * 2015-02-25 2022-07-29 삼성전자주식회사 송신 장치 및 그의 부가 패리티 생성 방법
KR102426380B1 (ko) 2015-02-25 2022-07-29 삼성전자주식회사 송신 장치 및 그의 부가 패리티 생성 방법
CN111865497B (zh) * 2015-02-25 2023-04-14 三星电子株式会社 发送器及其产生附加奇偶校验的方法
CA3065458C (en) 2015-02-27 2022-05-24 Electronics And Telecommunications Research Institute Zero padding apparatus for encoding variable-length signaling information and zero padding method using same
KR102453472B1 (ko) 2015-02-27 2022-10-14 한국전자통신연구원 가변 길이 시그널링 정보 부호화를 위한 패리티 펑처링 장치 및 이를 이용한 패리티 펑처링 방법
KR102453473B1 (ko) * 2015-02-27 2022-10-14 한국전자통신연구원 고정 길이 시그널링 정보 부호화를 위한 패리티 펑처링 장치 및 이를 이용한 패리티 펑처링 방법
WO2016137255A1 (ko) * 2015-02-27 2016-09-01 한국전자통신연구원 가변 길이 시그널링 정보 부호화를 위한 패리티 펑처링 장치 및 이를 이용한 패리티 펑처링 방법
WO2016137204A1 (ko) 2015-02-27 2016-09-01 한국전자통신연구원 고정 길이 시그널링 정보 부호화를 위한 패리티 인터리빙 장치 및 이를 이용한 패리티 인터리빙 방법
CA2977627C (en) 2015-02-27 2020-01-07 Sung-Ik Park Parity puncturing device for fixed-length signaling information encoding, and parity puncturing method using same
KR102453476B1 (ko) 2015-02-27 2022-10-14 한국전자통신연구원 고정 길이 시그널링 정보 부호화를 위한 패리티 인터리빙 장치 및 이를 이용한 패리티 인터리빙 방법
KR102453475B1 (ko) 2015-02-27 2022-10-14 한국전자통신연구원 가변 길이 시그널링 정보 부호화를 위한 제로 패딩 장치 및 이를 이용한 제로 패딩 방법
KR102453471B1 (ko) 2015-02-27 2022-10-14 한국전자통신연구원 고정 길이 시그널링 정보 부호화를 위한 제로 패딩 장치 및 이를 이용한 제로 패딩 방법
KR102453474B1 (ko) 2015-02-27 2022-10-14 한국전자통신연구원 가변 길이 시그널링 정보 부호화를 위한 패리티 인터리빙 장치 및 이를 이용한 패리티 인터리빙 방법
WO2016137254A1 (ko) * 2015-02-27 2016-09-01 한국전자통신연구원 가변 길이 시그널링 정보 부호화를 위한 패리티 인터리빙 장치 및 이를 이용한 패리티 인터리빙 방법
WO2016137203A1 (ko) * 2015-02-27 2016-09-01 한국전자통신연구원 고정 길이 시그널링 정보 부호화를 위한 제로 패딩 장치 및 이를 이용한 제로 패딩 방법
US10340952B2 (en) 2015-03-02 2019-07-02 Samsung Electronics Co., Ltd. Transmitter and shortening method thereof
US10326474B2 (en) 2015-03-02 2019-06-18 Samsung Electronics Co., Ltd. Transmitter and parity permutation method thereof
KR101800417B1 (ko) * 2015-03-02 2017-11-23 삼성전자주식회사 송신 장치 및 그의 세그먼테이션 방법
US10141951B2 (en) * 2015-03-02 2018-11-27 Samsung Electronics Co., Ltd. Transmitter and shortening method thereof
WO2016140509A1 (en) * 2015-03-02 2016-09-09 Samsung Electronics Co., Ltd. Transmitter and shortening method thereof
CN111865499B (zh) * 2015-03-02 2023-07-21 三星电子株式会社 接收设备和接收方法
KR102326036B1 (ko) * 2015-03-02 2021-11-12 삼성전자주식회사 송신 장치 및 그의 쇼트닝 방법
MY182123A (en) 2015-03-02 2021-01-18 Samsung Electronics Co Ltd Transmitter and segmentation method thereof
KR102325951B1 (ko) * 2015-03-02 2021-11-12 삼성전자주식회사 송신 장치 및 그의 쇼트닝 방법
KR101800424B1 (ko) * 2015-03-02 2017-11-23 삼성전자주식회사 송신 장치 및 그의 쇼트닝 방법
KR101800415B1 (ko) 2015-03-02 2017-11-23 삼성전자주식회사 송신 장치 및 그의 패리티 퍼뮤테이션 방법
EP4117209A1 (en) 2015-12-23 2023-01-11 Samsung Electronics Co., Ltd. Apparatus and method for encoding and decoding channel in communication or broadcasting system
KR20170075627A (ko) * 2015-12-23 2017-07-03 삼성전자주식회사 통신 또는 방송 시스템에서 채널 부호화/복호화 방법 및 장치
US10469104B2 (en) 2016-06-14 2019-11-05 Qualcomm Incorporated Methods and apparatus for compactly describing lifted low-density parity-check (LDPC) codes
KR102256656B1 (ko) * 2017-03-09 2021-05-25 후아웨이 테크놀러지 컴퍼니 리미티드 긴 ldpc 코드를 위한 mcs
CN108809328B (zh) 2017-05-05 2024-05-17 华为技术有限公司 信息处理的方法、通信装置
US10312939B2 (en) * 2017-06-10 2019-06-04 Qualcomm Incorporated Communication techniques involving pairwise orthogonality of adjacent rows in LPDC code
CN107425941B (zh) * 2017-06-16 2022-11-18 华为技术有限公司 速率匹配和解速率匹配的方法及装置
CN111066251A (zh) 2017-08-18 2020-04-24 上海诺基亚贝尔股份有限公司 用于nr的ldpc基础图的使用
US11658682B2 (en) * 2020-04-28 2023-05-23 POSTECH Research and Business Development Foundation Methods for encoding and decoding sparse code and orthogonal sparse superposition code
WO2023283262A1 (en) * 2021-07-07 2023-01-12 University Of Washington Non-linear encoding and decoding for reliable wireless communication

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2341894C2 (ru) * 2004-04-28 2008-12-20 Самсунг Электроникс Ко., Лтд. Устройство и способ для кодирования/декодирования кода разреженного контроля четности с переменной длиной блока

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005524281A (ja) * 2002-04-25 2005-08-11 パッセイヴ リミテッド イーサネット(登録商標)ネットワークにおける前方誤り訂正コーディング
US7702986B2 (en) * 2002-11-18 2010-04-20 Qualcomm Incorporated Rate-compatible LDPC codes
JP4224777B2 (ja) * 2003-05-13 2009-02-18 ソニー株式会社 復号方法および復号装置、並びにプログラム
US7334181B2 (en) * 2003-09-04 2008-02-19 The Directv Group, Inc. Method and system for providing short block length low density parity check (LDPC) codes
US7376883B2 (en) * 2003-10-27 2008-05-20 The Directv Group, Inc. Method and system for providing long and short block length low density parity check (LDPC) codes
US7346832B2 (en) * 2004-07-21 2008-03-18 Qualcomm Incorporated LDPC encoding methods and apparatus
WO2006020934A2 (en) * 2004-08-13 2006-02-23 Conexant Systems, Inc. Systems and methods for decreasing latency in a digital transmission system
US7900127B2 (en) * 2005-01-10 2011-03-01 Broadcom Corporation LDPC (Low Density Parity Check) codes with corresponding parity check matrices selectively constructed with CSI (Cyclic Shifted Identity) and null sub-matrices
US7661037B2 (en) * 2005-10-27 2010-02-09 Samsung Electronics Co., Ltd. LDPC concatenation rules for IEEE 802.11n systems
ITTO20060668A1 (it) * 2006-09-19 2008-03-20 Rai Radiotelevisione Italiana Spa Metodo per riprodurre una sequenza audio e/o video, dispositivo di riproduzione ed apparecchio riproduttore che lo utilizzano
PL2381583T3 (pl) * 2007-12-06 2013-09-30 Samsung Electronics Co Ltd Sposób i urządzenie do dekodowania kanałowego w systemie telekomunikacyjnym z wykorzystaniem kodów kontroli parzystości o niskiej gęstości
KR101503058B1 (ko) * 2008-02-26 2015-03-18 삼성전자주식회사 저밀도 패리티 검사 부호를 사용하는 통신 시스템에서의 채널 부호화/복호화 방법 및 장치
US8630309B2 (en) * 2008-09-10 2014-01-14 Electronics And Telecommunications Research Institute Frame generation apparatus and method of protecting protocol header information over wideband high frequency wireless system
US8255760B2 (en) * 2008-11-05 2012-08-28 Broadcom Corporation Header encoding for single carrier (SC) and/or orthogonal frequency division multiplexing (OFDM) using shortening, puncturing, and/or repetition
CN101710850B (zh) * 2008-12-26 2013-10-30 三星电子株式会社 卷积Turbo编码方法及实现编码方法的设备
CN102265519B (zh) * 2009-01-09 2014-08-27 Lg电子株式会社 用于发送和接收信号的装置以及用于发送和接收信号的方法
US8503551B2 (en) * 2009-02-13 2013-08-06 Lg Electronics Inc. Apparatus for transmitting and receiving a signal and method of transmitting and receiving a signal
CN102292985B (zh) * 2009-02-18 2014-08-20 Lg电子株式会社 用于发送和接收信号的装置以及用于发送和接收信号的方法
TWI427936B (zh) * 2009-05-29 2014-02-21 Sony Corp 接收設備,接收方法,程式,及接收系統
US8559539B2 (en) 2009-06-26 2013-10-15 Nokia Corporation Method, apparatus and computer readable storage medium

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2341894C2 (ru) * 2004-04-28 2008-12-20 Самсунг Электроникс Ко., Лтд. Устройство и способ для кодирования/декодирования кода разреженного контроля четности с переменной длиной блока

Also Published As

Publication number Publication date
JP2014502828A (ja) 2014-02-03
AU2015202964A1 (en) 2015-06-18
US20120185757A1 (en) 2012-07-19
AU2015202964B2 (en) 2016-05-05
CN105811997B (zh) 2019-11-15
US8782499B2 (en) 2014-07-15
US9214960B2 (en) 2015-12-15
AU2012207771B2 (en) 2015-07-23
AU2012207771A1 (en) 2013-05-02
CN103329445B (zh) 2017-02-15
KR20120083858A (ko) 2012-07-26
RU2013133357A (ru) 2015-01-27
CN105811997A (zh) 2016-07-27
EP2477335B1 (en) 2019-05-29
EP2477335A2 (en) 2012-07-18
US20150012803A1 (en) 2015-01-08
JP5875602B2 (ja) 2016-03-02
CN103329445A (zh) 2013-09-25
EP2477335A3 (en) 2013-05-15
KR101611169B1 (ko) 2016-04-11

Similar Documents

Publication Publication Date Title
RU2595542C2 (ru) Устройство и способ для передачи и приема данных в системе связи/широковещания
US10425258B2 (en) Method and apparatus for transmitting and receiving data in a communication system
KR101791477B1 (ko) 통신/방송 시스템에서 데이터 송수신 장치 및 방법
JP5612699B2 (ja) 通信システムにおけるデータ送受信方法及び装置
RU2439793C1 (ru) Способ и устройство для канального кодирования и декодирования в системе связи, использующей коды контроля четности с низкой плотностью
JP5120862B2 (ja) 低密度パリティ検査符号を使用する通信システムのチャネル符号化装置及びその方法
US8312344B2 (en) Communication method and apparatus using LDPC code
KR20170060562A (ko) 통신 또는 방송 시스템에서 채널 부호화/복호화 방법 및 장치
KR20170075627A (ko) 통신 또는 방송 시스템에서 채널 부호화/복호화 방법 및 장치
KR102482110B1 (ko) 통신 또는 방송 시스템에서 채널 부호화/복호화 방법 및 장치
KR20130001098A (ko) 통신/방송 시스템에서 데이터 송수신 장치 및 방법
CN110663190A (zh) 在通信或广播系统中进行信道编码和解码的方法和装置
KR20170060574A (ko) 통신 또는 방송 시스템에서 채널 부호화/복호화 방법 및 장치
KR102445150B1 (ko) 통신 또는 방송 시스템에서 채널 부호화/복호화 방법 및 장치
KR20170060566A (ko) 통신 또는 방송 시스템에서 채널 부호화/복호화 방법 및 장치