RU2292658C2 - Цифровой многочастотный приемопередатчик - Google Patents

Цифровой многочастотный приемопередатчик Download PDF

Info

Publication number
RU2292658C2
RU2292658C2 RU2004120287/09A RU2004120287A RU2292658C2 RU 2292658 C2 RU2292658 C2 RU 2292658C2 RU 2004120287/09 A RU2004120287/09 A RU 2004120287/09A RU 2004120287 A RU2004120287 A RU 2004120287A RU 2292658 C2 RU2292658 C2 RU 2292658C2
Authority
RU
Russia
Prior art keywords
signal
signals
frequency
filters
channel
Prior art date
Application number
RU2004120287/09A
Other languages
English (en)
Other versions
RU2004120287A (ru
Inventor
Аднан АЛЬ-АДНАНИ (GB)
Аднан АЛЬ-АДНАНИ
Original Assignee
Мацусита Электрик Индастриал Ко., Лтд.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Мацусита Электрик Индастриал Ко., Лтд. filed Critical Мацусита Электрик Индастриал Ко., Лтд.
Publication of RU2004120287A publication Critical patent/RU2004120287A/ru
Application granted granted Critical
Publication of RU2292658C2 publication Critical patent/RU2292658C2/ru

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/0002Modulated-carrier systems analog front ends; means for connecting modulators, demodulators or transceivers to a transmission line
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H17/00Networks using digital techniques
    • H03H17/02Frequency selective networks
    • H03H17/0248Filters characterised by a particular frequency response or filtering method
    • H03H17/0264Filter sets with mutual related characteristics
    • H03H17/0266Filter banks
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/02Channels characterised by the type of signal
    • H04L5/06Channels characterised by the type of signal the signals being represented by different frequencies

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Mathematical Physics (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Transceivers (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Superheterodyne Receivers (AREA)

Abstract

Изобретение относится к области обработки цифровых сигналов. Технический результат заключается в обеспечении обработки цифрового сигнала на частоте дискретизации аналого-цифрового преобразователя. Сущность изобретения заключается в том, что в цифровом многочастотном приемопередатчике при приеме сигналы одновременно прореживают и грубо преобразуют с понижением частоты в итерационном процессе для сужения принимаемой широкой полосы частот до требуемого канала, а при передаче сигналы итерационно интерполируют для получения требуемых частоты дискретизации/ширины полосы частот. 6 н. и 20 з.п. ф-лы, 21 ил.

Description

Область техники, к которой относится изобретение
Настоящее изобретение относится к способам обработки сигнала в цифровых приемопередатчиках и к цифровым приемникам или передатчикам, в которых этих способы осуществляются.
Уровень техники
Фиг.1 представляет схему общего цифрового приемопередатчика, в котором радиочастотный (РЧ) сигнал излучается/перехватывается антенной и затем фильтруется, усиливается и преобразуется с повышением/понижением частоты в промежуточную частоту (ПЧ). После приема/передачи в интерфейсе 10 сигнал преобразуется в аналоговые/цифровые сигналы с помощью Ц/А и А/Ц-блоков 11, 12. Блок 13 цифровых входных каскадов осуществляет цифровое преобразование с повышением/понижением частоты и преобразование частоты дискретизации цифровых сигналов. Блок 14 преобразователя цифровых сигналов (ПЦС) полосы частот модулирующих сигналов выполняет всю обработку данных, необходимую для подготовки сигнала для передачи/приема.
В приводимом ниже описании, без ущерба для обобщенности, мы сосредоточимся на приемной стороне.
Фиг.2 показывает схему РЧ/ПЧ-блока. РЧ-сигнал фильтруется РЧ-фильтром 20 и усиливается с помощью малошумящего усилителя (МШУ). Смеситель 22 преобразует с понижением частоты РЧ-сигнал в ПЧ. ПЧ-фильтр 23 удаляет все нежелательные сигналы, возникающие при смешивании.
Фиг.3 показывает схему обычного приемника с цифровыми входными каскадами, который выполняет преобразование с понижением частоты сигнала и понижение частоты дискретизации. Радиочастотный (РЧ)-сигнал или сигнал промежуточной частоты (ПЧ) дискретизируется аналого-цифровым (А/Ц) преобразователем 12. Дискретизированный сигнал смешивается с понижением частоты до полосы частот модулирующих сигналов цифровыми смесителями 30, 31 с помощью выходных сигналов генератора с цифровым управлением (ГЦУ, NCO) 32, который формирует синусоидальные и косинусоидальные синфазные (I) и квадратурные (Q) сигналы, смешивающие дискретизированные сигналы в модулирующие сигналы. Модулирующие I и Q сигналы затем фильтруются в фильтрах нижних частот H(z) для ослабления выдачи модулирующих сигналов. Отфильтрованный сигнал затем дискретизируется с понижением частоты на коэффициент М в прореживателях 33, 34, чтобы понизить частоту дискретизации, оставляя только одну из М выборок.
Фильтрацию и дискретизацию с понижением частоты можно выполнить с помощью вычислительно эффективной многофазной структуры, иллюстрированной на фиг.4.
Входной сигнал подвергают последовательно-параллельному преобразованию (ПС/ПР) в М субсигналов в преобразователе 37, который непосредственно понижает частоту дискретизации до 1/М входной частоты дискретизации. N-отводной фильтр H(z) разделяется на N/M отводных субфильтров H0(z), H1(z), H2(z), HМ-1(z), работающих с первоначальной частотой дискретизации 1/М. Для многофазной структуры требуется в М раз меньше числовых операций, чем для первоначальной структуры. Выходные сигналы субфильтров вновь объединяются в сумматоре 38.
Фиг.5 показывает схему многофазного фильтра, где H(z) есть N-отводной КИХ-фильтр, и М=2.
В левой части указанной схемы: обычная схема для КИХ-фильтра 40, после которой установлен прореживатель 41. Эквивалентная многофазная структура содержит последовательно-параллельный преобразователь 42, имеющий два выхода для нечетных и четных выборок соответственно. Четные выборки обрабатываются четными фильтрующими элементами h0, h2, h4, и т.д., а нечетные выборки обрабатываются нечетными элементами h0, h3, и т.д.; и результат суммируется в сумматоре 43 с получением сигнала, имеющего половинную частоту дискретизации этого входного сигнала.
Сущность изобретения
Настоящее изобретение решает проблему вычислительной сложности цифровых входных каскадов, изображенных на фиг.3, и обеспечивает вычислительно эффективную архитектуру для сигналов со многими несущими.
Решаемые проблемы:
* Цифровой сигнал преобразуется в полосу частот модулирующих сигналов с помощью ГЦУ непосредственно после А/Ц, что означает работу на частоте дискретизации А/Ц.
* Цифровой сигнал преобразуется в комплексный сигнал (действительная и мнимая составляющие), и таким образом указанные ниже операции дублируются для обеих составляющих.
* ГЦУ выполняет настройку одной несущей только для полосы частот модулирующих сигналов, то есть фильтр H(z) является фильтром нижних частот, который ослабляет другие несущие, а понижающий дискретизатор в необходимой степени снижает частоту дискретизации.
* Для приема всех преобразованных в цифровую форму несущих в сигналах широкой полосы должны быть выполнены параллельные секции цифровых входных каскадов, в результате чего значительно повышается сложность для приемников многих несущих.
Настоящее изобретение предлагает способ обработки цифрового сигнала, получаемого дискретизацией широкой полосы частот несущей, осуществляемой с частотой Fs, для получения информации от требуемого канала частот несущей в указанной широкой полосе частот, заключающийся в том, что:
(а) преобразуют дискретизированный входной сигнал в М субсигналов, где М - целое число больше 1; при этом каждый субсигнал имеет частоту дискретизации, равную Fs/M,
(б) подают субсигналы в М-канальный блок полосовых фильтров, каждый из которых имеет отличную от других полосу пропускания в указанной широкой полосе частот,
(в) выбирают выходной сигнал от одного из указанных фильтров, содержащий указанный канал частот несущей, и
(г) повторяют этапы (а), (б) и (в), используя в качестве входного сигнала выходной сигнал, выбранный на этапе (в), пока очередной повтор не исключит частоты в указанном требуемом канале.
То есть изобретение обеспечивает обладающую новизной методику для цифровых входных каскадов, которая значительно снижает вычислительную сложность за счет многополосного прореживания и преобразования с понижением частоты сигнала одновременно с помощью блоков многочастотных фильтров.
При каждом повторе этапов (а), (б) и (в) частота дискретизации и полоса частот обрабатываемых сигналов снижаются на коэффициент М, и при этом прореживание и приблизительное преобразование с понижением частоты сигнала выполняются одновременно. Преобразование сигнала в комплексные I и Q сигналы можно выполнить после этапа (г), когда частота дискретизации уже понижена.
Согласно предпочтительному способу данного изобретения значение М одинаковое для каждого повтора этапов (а), (б) и (в) и предпочтительно равно 2, и поэтому каждый из двух фильтров в блоке может пропускать половину полосы частот, подаваемой в блок фильтров. Фильтрами могут быть квадратурные зеркальные фильтры.
Изобретение также предлагает устройство для обработки цифровых сигналов согласно п.7 формулы изобретения и также приемник, в состав которого входит это устройство. Предпочтительные признаки этого устройства перечислены в пп.8-11.
Описываемый выше способ можно применить для обработки сигналов для передачи. Еще один аспект данного изобретения предлагает способ обработки цифрового сигнала для передачи, заключающийся в том, что:
(а) подают сигнал в М-канальный блок фильтров,
(б) осуществляют параллельно-последовательное преобразование сигналов, выводимых из М фильтров, в блоке фильтров для получения интерполированного сигнала, частота дискретизации которого в М раз больше частоты дискретизации входного сигнала и в котором подавляют зеркальные боковые полосы частот, создаваемые процессом интерполяции, и
(в) повторяют этапы (а) и (б) до достижения требуемых частоты дискретизации и/или ширины полосы частот сигнала.
Настоящее изобретение также предлагает устройство обработки цифровых сигналов для передачи согласно п.20, и также радиопередатчик, в состав которого входит это устройство. Предпочтительные признаки этого устройства указаны в п.п.21-25 формулы изобретения.
Осуществление изобретения поясняется только в виде примера и со ссылкой на прилагаемые чертежи, на которых:
Фиг.1 - блок-схема общего цифрового приемопередатчика применяемого в настоящее время типа;
Фиг.2 - блок-схема типичных компонентов РЧ-блока, применяемого в приемопередатчике согласно фиг.1;
Фиг.3 - обычный приемник с цифровым входным каскадом;
Фиг.4 - пример многофазной структуры для выполнения операций фильтрации и дискретизации с понижением частоты;
Фиг.5 - определенная многофазная структура общего типа, изображаемая на Фиг.4, с коэффициентом прореживания = 2;
Фиг.6 (а) и (б) - аналоговые частотные спектры единообразных и многостандартных широкополосных сигналов;
Фиг.7 - цифровой частотный спектр сигнала, показанного на фиг.6(б) после преобразования в цифровую форму;
Фиг.8 - блок-схема многофазной структуры для использования при выполнении способа согласно данному изобретению;
Фиг.9 - характеристики квадратурных зеркальных фильтров (КЗФ, QMF);
Фиг.10 - блок многофазных полуполосных КЗФ-фильтров;
Фиг.11(а), (б) и (в) - типичный спектр входного сигнала и спектры выходного сигнала соответствующих фильтров;
Фиг.12 - принципиальная схема повторенного двухканального блока фильтров;
Фиг.13 - блок-схема архитектуры многочастотного приемника, и
Фиг.14 - схема обычного передатчика с цифровыми входными каскадами, который выполняет дискретизацию с повышением частоты и преобразование с повышением частоты сигнала;
Фиг.15 иллюстрирует многофазное выполнение интерполяции;
Фиг.16 - схема двухканального блока синтезированного фильтра;
Фиг.17 - многофазное исполнение схемы, изображаемой на фиг. 16;
Фиг.18 - многофазный блок фильтров согласно фиг.17; фильтры ограничены полуполосными фильтрами;
Фиг.19 - дополнительное упрощение выполнения, изображаемого на фиг.18;
Фиг. 20 - схема полной передающей секции, в состав которой входит блок фильтров, изображаемый на фиг.20; и
Фиг.21 - графики входных и выходных сигналов схемы, изображаемой на фиг.18.
Обратимся к фиг.3. А/Ц 12 дискретизирует ПЧ-сигнал с несколькими несущими, который может состоять из нескольких сигналов с равной шириной полосы частот, сосредоточенных с единообразным интервалом вокруг ПЧ, или из нескольких сигналов с неравной шириной полосы частот для многостандартных радиосигналов, представляющих разные частоты следования символов, как показано на фиг.6.
Сигналы согласно фиг.5 формируются в широкополосной РЧ-секции, содержащей одну или несколько последовательных или параллельных секций согласно фиг. 2, выполненных с возможностью преобразования с понижением частоты сигнала требуемых полос частот в определенную ПЧ-частоту.
Для упрощения архитектуры нужно обеспечить, чтобы преобразованные в цифровую форму сигналы сосредоточились вокруг четверти частоты дискретизации, чтобы фиксированная ПЧ в равной степени налагалась на нечетные кратные четверти частоты дискретизации.
После преобразования в цифровую форму вся полоса частот сосредоточена между 0 и Fs/2 и периодически повторяется согласно фиг.7.
В известном уровне техники сигнал с несколькими несущими преобразуют в комплексный сигнал полосы частот модулирующих сигналов, действующий с той же высокой частотой дискретизации, что и А/Ц до прореживания (Фиг.3).
В соответствии с новой описываемой ниже конструкцией сигнал после преобразования в цифровую форму проходит через блок многочастотных фильтров действительного коэффициента для осуществления прореживания требуемых сигналов с ограниченной полосой частот одновременно и также для выполнения грубого преобразования с понижением частоты сигнала без преобразования с понижением частоты, таким образом сигнал остается действительным сигналом, в результате чего снижается усложненность, заключающаяся в необходимости фильтрации сигнала по действительным и комплексным составляющим.
Блок фильтров выполнен с помощью многофазной структуры. Фиг.8 показывает многофазную двухканальную структуру блока фильтров, которая будет строительным блоком нашей конструкции, где h0 и g0 являются фильтрами нижних частот и верхних частот соответственно, удовлетворяющими соотношению квадратурного зеркального фильтра (КЗФ)
Figure 00000002
Фильтры формируют зеркальную симметрию вокруг четверти частоты дискретизации, как показано на фиг.9.
Входные сигналы х(n) подают в последовательно-параллельный преобразователь 60 для обеспечения двух траекторий сигнала, имеющих альтернативные выборки. Все выборки подают в оба фильтра h0 и g0, и выходные сигналы фильтра суммируются в сумматорах 61, 62, чтобы обеспечить выходные сигналы x0(n) из фильтра h0 и x(n) из фильтра g0.
Блок фильтров определяется после того, как будет сконструирован нужный прототипный фильтр. Структуру согласно Фиг. 8 можно также упростить путем ограничения прототипного фильтра h0 до полуполосного фильтра.
Полуполосный КИХ-фильтр нижних частот
Figure 00000003
, где N - нечетное число, имеет импульсную переходную характеристику, которая удовлетворяет следующему условию:
Figure 00000004
в многофазной форме фильтр становится следующим:
Figure 00000005
При следовании этим принципам фиг.8 становится фиг.10, которая полностью определяется прототипным фильтром h0 нижних частот. Аналогичные части на фиг.8 и 10 имеют аналогичные ссылочные обозначения.
Форма характеристики фильтра, требуемая для проектирования многофазного прототипного фильтра, определяется защитной полосой частот (разделяющей соседние каналы) для центрального частотного интервала канала, единообразием коэффициента усиления в полосе пропускания фильтра, требованиями ослабления канала и числом каналов. Принципиальную конструкцию фильтра можно запомнить в запоминающем устройстве и просто переконфигурировать путем изменения коэффициентов для определенного применения.
Сигнал x(n) поступает в параллельно-последовательный преобразователь, который непосредственно понижает частоту дискретизации вдвое и фильтруется с получением прореженных сигналов x0(n) и x1(n).
Фиг.11 изображает пример многочастотного сигнала с несколькими несущими, обработанного структурой, приведенной на фиг.10.
Сигнал подвергают дискретизации с понижением частоты до новой частоты дискретизации Fs1, и одновременно сигналы выше Fs/4 сворачиваются (т.е. преобразуются с понижением частоты сигнала). Таким образом, два разных сигнала, представляющих две(а) скорости передачи данных (стандарта), теперь разделены на параллельные сигналы с более низкими предельными частотами дискретизации.
Структуру согласно фиг.11 можно повторить в соответствии с Фиг.12, чтобы в еще большей степени отделить друг от друга требуемый(е) канал(ы), подлежащий(е) последующей обработке.
После выполнения требуемого прореживания с помощью блока фильтров: действительное - комплексное преобразование для получения сигналов I и Q полосы частот модулирующих сигналов, сосредоточенных при преобразовании с понижением частоты, можно выполнить для отдельных каналов с самой низкой возможной частотой дискретизации. Последующую точную настройку частот дискретизации для сигналов I и Q в целях согласования со значениями частоты следования символов для определенного стандарта можно выполнить с помощью процессора цифровых сигналов (ПЦС).
Фиг.13 показывает новую многочастотную архитектуру в режиме приема. Цифровой входной каскад, показанный на фиг.1, имеет блок многочастотных фильтров типа, указанного на фиг.10, выходные сигналы которого подаются в средство 70 выбора канала. Средство 70 выбора канала определяет выбираемый канал или полосу частот и требуемое число повторов процесса фильтрации. Конечный выходной сигнал преобразуется в комплексные сигналы I и Q для последующей обработки.
Фиг.14 показывает блок-схему обычного передатчика с цифровым входным каскадом, который выполняет дискретизацию с повышением частоты и осуществляет преобразование с повышением частоты сигнала. Сигналы I и Q полосы частот модулирующих сигналов сначала дискретизируют с повышением частоты на коэффициент М повышающими дискретизаторами 133, 134 путем введения М-1 нулей между каждой выборкой. В частотной области это создает М-1 зеркальных боковых полос частот спектра полосы частот модулирующих сигналов. Фильтр H(z) является интерполяционным фильтром, который также называется режекторным фильтром зеркальных боковых полос частот (фильтром подавления помех от зеркального канала). ГЦУ смешивает (преобразует с повышением частоты сигнала) интерполированные сигналы в ПЧ-частоту цифроаналогового (Ц/А) преобразователя.
Как и в приемной секции, все требующие значительных вычислений операции выполняются с более высокими частотами дискретизации в обеих ветвях I и Q. Цель заключается в их замене вычислительно эффективным блоком многочастотных фильтров для одновременного осуществления дискретизации с повышением частоты и преобразования с повышением частоты сигнала.
Фиг.15 показывает многофазное осуществление операции интерполяции. Фильтр H(z) разложен на М параллельных фильтров, и фильтрация осуществляется с более низкой частотой дискретизации, и затем параллельные сигналы объединяются параллельно-последовательным преобразователем 137 для формирования дискретизированного сигнала с повышением частоты. Частота дискретизации выходного сигнала в М раз превышает частоту дискретизации входного сигнала.
В остающейся части описания мы сосредоточимся на случае, когда М=2, а фильтры являются КИХ-фильтрами с N числом коэффициентов (отводов).
Фиг.16 показывает 2-канальный блок синтезированного фильтра, в котором два разных сигнала х1 и х2 объединяются для формирования сигнала х с удвоенной частотой дискретизации. Фильтры h1 и g1 являются фильтрами нижних частот и верхних частот соответственно и соотносятся как на фиг.9. Они эквивалентны фильтрам h0 и g0.
Многофазное выполнение фиг.16 показано на фиг.17.
Два сигнала x1(n) и x2(n) являются двумя отдельными модулирующими сигналами, передаваемыми в отдельных полосах частот, чтобы не создавать помехи друг другу и чтобы их можно было восстановить с помощью приемника. Таким образом, сигналы направляют в соответствующие фильтры hn и gn, выходные сигналы которых подаются в параллельно-последовательные преобразователи 140, 141 для получения сигнала xn с более высокой частотой дискретизации.
При ограничении этих фильтров полуполосными фильтрами, как в приемной секции: фиг.17 сводится к фиг.18.
Очевидно, что фильтры более низкой ветви являются просто инвертированными вариантами фильтров верхней ветви. Согласно фиг.18 каждая выборка проходит через фильтры с и h, создавая две выборки из одной, для получения дискретизированного сигнала с повышением частоты.
Фиг.18 можно свести к фиг.19 как к рекурсивному 2-канальному блоку фильтров, причем блок 150 выбора каналов определяет число повторов, требуемых для преобразования с повышением частоты выбранного входного сигнала, и определяет ветвь, в которую он будет направлен путем выбора знака коэффициента (т.е. обратный или необратный).
Фиг.20 показывает полную блок-схему передатчика с цифровой ПЧ-секцией. Она аналогична фиг.13, но сигналы идут по обратным маршрутам.
Модулирующие сигналы I и Q являются сигналами, преобразованными из комплексных в действительные с повышением частоты сигнала до почти нулевой частоты fi; и блок выбора канала решает, куда поместить более низкую или более высокую частоту сигнала, и определяет число повторов, требуемых для преобразования сигнала в ПЧ с повышением частоты перед Ц/А.
Фиг.21 показывает график сигналов x1(n), x2(n) и x(n), относящихся к фиг.18. Ширина полосы частот удвоена, и входные сигналы суммируются и одновременно дискретизируются с повышением частоты и преобразуются с повышением частоты сигнала. Если выбран только один канал, то дискретизации с повышением частоты и преобразованию с повышением частоты сигнала подвергается только один из сигналов.
Обратимся к фиг.20, если сигнал, выводимый из параллельно-последовательного преобразователя 160, поданный обратно в блок 150 выбора канала, имеет недостаточную ширину полосы/частоту дискретизации, то сигнал снова направляется в фильтры h и с для дискретизации с повышением частоты и преобразования с повышением частоты.

Claims (26)

1. Способ обработки цифрового сигнала со многими несущими, получаемого дискретизацией широкой полосы частот несущей, осуществляемой с частотой Fs для получения информации от требуемого канала частот несущей в указанной широкой полосе частот, заключающийся в том, что
(а) преобразуют дискретизированный входной сигнал в М субсигналов, где М - целое число больше 1, при этом каждый субсигнал имеет частоту дискретизации, равную Fs/M,
(б) подают субсигналы в М-канальный блок полосовых фильтров, каждый из которых имеет отличную от других полосу пропускания в указанной широкой полосе частот,
(в) выбирают выходной сигнал от одного из указанных фильтров, содержащий указанный канал частот несущей, и
(г) повторяют этапы (а), (б) и (в), используя в качестве входного сигнала выходной сигнал, выбранный на этапе (в), пока очередной повтор не исключит частоты в указанном требуемом канале, при этом при каждом повторе этапов (б) и (в) преобразуют дискретизированный входной сигнал в М субсигналов, а частота дискретизации и полоса частот обрабатываемых сигналов снижаются на коэффициент М.
2. Способ по п.1, отличающийся тем, что после этапа (г) выходной сигнал преобразуют в комплексные сигналы.
3. Способ по п.1 или 2, отличающийся тем, что значение М одинаково для каждого повтора этапов а), б) и в).
4. Способ по п.1 или 2, отличающийся тем, что М=2 для последнего выполнения этапов а), б) и в).
5. Способ по п.4, отличающийся тем, что если М=2, то каждый фильтр пропускает половину полосы частот, подаваемой в блок фильтров.
6. Способ по п.4, отличающийся тем, что фильтры являются квадратурными зеркальными фильтрами.
7. Процессор цифрового сигнала для обработки цифрового сигнала со многими несущими, получаемого дискретизацией широкой полосы частот несущей, осуществляемой с частотой Fs, для получения информации от требуемого канала частот несущей в указанной широкой полосе частот, содержащий
средство преобразования дискретизированного входного сигнала в М субсигналов, при этом М равно целому числу больше 1, каждый субсигнал имеет частоту дискретизации, равную Fs/M,
М-канальный блок фильтров, каждый из которых имеет отличную от других полосу пропускания в указанной широкой полосе частот и предназначен для приема соответствующего одного из указанных субсигналов,
средство выбора выходного сигнала из одного из указанных фильтров, содержащего указанный канал частот несущей, и
средство обратной подачи выбранного сигнала в указанное средство преобразования для повтора преобразования, фильтрации и выбора, при этом при каждом повторе дискретизированный входной сигнал преобразуется в М субсигналов, а частота дискретизации и полоса частот обрабатываемых сигналов снижаются на коэффициент М, причем обратной подачей управляют с помощью средства выбора канала, которое определяет из требуемого канала, сколько повторов преобразования, фильтрации и выбора выполнено,
при этом выходной сигнал из указанного средства выбора исключит частоты в указанном требуемом канале.
8. Процессор цифрового сигнала по п.7, отличающийся тем, что дополнительно содержит средство преобразования выходного сигнала из указанного средства выбора в комплексные сигналы.
9. Процессор цифрового сигнала по п.7 или 8, отличающийся тем, что М=2.
10. Процессор цифрового сигнала по п.9, отличающийся тем, что каждый фильтр пропускает половину полосы частот, подаваемой в указанный блок фильтров.
11. Процессор цифрового сигнала по п.9, отличающийся тем, что указанными фильтрами являются квадратурные зеркальные фильтры.
12. Радиоприемник, содержащий антенну для приема радиочастотных сигналов, средство преобразования радиочастоты в промежуточную частоту, средство преобразования сигналов промежуточной частоты в цифровые сигналы и процессор цифрового сигнала по любому из пп.7-11.
13. Способ обработки цифрового сигнала со многими несущими для передачи, заключающийся в том, что
(а) подают сигнал в М-канальный блок полосовых фильтров, каждый из которых имеет отличную от других полосу пропускания в широкой полосе частот,
(б) осуществляют параллельно-последовательное преобразование сигналов, выводимых из М фильтров в блоке полосовых фильтров, для получения интерполированного сигнала, частота дискретизации которого в М раз превышает частоту дискретизации входного сигнала, и в котором подавляют зеркальные боковые полосы частот, создаваемые процессом интерполяции, и
(в) повторяют этапы (а) и (б) до достижения требуемых частоты дискретизации и/или ширины полосы частот сигнала.
14. Способ по п.13, отличающийся тем, что цифровой сигнал имеет вид комплексного сигнала и его преобразуют в реальный сигнал до этапа (а).
15. Способ по п.13 или 14, отличающийся тем, что М одинаково для каждого повтора этапов (а) и (б).
16. Способ по п.13 или 14, отличающийся тем, что М=2 по меньшей мере для одного повтора этапов (а) и (б).
17. Способ по п.16, отличающийся тем, что если М=2, то указанные фильтры являются квадратурными зеркальными фильтрами.
18. Способ по п.17, отличающийся тем, что до по меньшей мере одного прохождения этапа (а) сигнал инвертируют.
19. Способ по п.17, отличающийся тем, что дополнительно определяют необходимость или отсутствие необходимости инвертировать сигнал согласно полосе частот, в которой должен быть передан сигнал.
20. Устройство для обработки цифрового сигнала со многими несущими для передачи, содержащее
М-канальный блок полосовых фильтров, каждый из которых имеет отличную от других полосу пропускания в широкой полосе частот,
средство параллельно-последовательного преобразования для преобразования параллельных сигналов, принимаемых из блока полосовых фильтров, в последовательные сигналы,
при этом последовательный выходной сигнал является интерполированным сигналом, частота дискретизации которого в М раз превышает частоту дискретизации входного сигнала и из которого подавляются зеркальные боковые полосы частот, создаваемые процессом интерполяции, и
средство подачи указанного последовательного выходного сигнала обратно в М-канальный блок полосовых фильтров до достижения требуемой частоты дискретизации.
21. Устройство по п.20, отличающееся тем, что дополнительно содержит средство преобразования комплексных сигналов в реальные сигналы, причем выходной сигнал средства преобразования подают в указанный блок полосовых фильтров.
22. Устройство по п.20 или 21, отличающееся тем, что М=2.
23. Устройство по п.22, отличающееся тем, что указанные фильтры являются квадратурными зеркальными фильтрами.
24. Устройство по п.23, отличающееся тем, что дополнительно содержит средство инвертирования сигналов до их подачи в указанный блок полосовых фильтров.
25. Устройство по п.24, отличающееся тем, что указанное средство инвертирования входит в состав средства выбора канала и указанное средство выбора канала определяет необходимость или отсутствие необходимости в инвертировании сигналов в зависимости от полосы частот, в которой они должны быть переданы.
26. Радиопередатчик, содержащий устройство для обработки цифрового сигнала для передачи по любому из пп.20-25, средство преобразования широкополосного сигнала от указанного устройства для обработки в радиочастотный сигнал и антенну для передачи радиочастотного сигнала.
RU2004120287/09A 2001-12-05 2002-11-29 Цифровой многочастотный приемопередатчик RU2292658C2 (ru)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
GB0129114A GB2382961B (en) 2001-12-05 2001-12-05 Multirate digital transceiver
GB0129114.5 2001-12-07

Publications (2)

Publication Number Publication Date
RU2004120287A RU2004120287A (ru) 2005-05-10
RU2292658C2 true RU2292658C2 (ru) 2007-01-27

Family

ID=9927048

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2004120287/09A RU2292658C2 (ru) 2001-12-05 2002-11-29 Цифровой многочастотный приемопередатчик

Country Status (11)

Country Link
US (1) US7616720B2 (ru)
EP (1) EP1451993B1 (ru)
JP (1) JP4235557B2 (ru)
KR (1) KR20050058277A (ru)
CN (1) CN100579095C (ru)
AU (1) AU2002356271A1 (ru)
BR (1) BR0213261A (ru)
DE (1) DE60225467T2 (ru)
GB (2) GB2382961B (ru)
RU (1) RU2292658C2 (ru)
WO (1) WO2003049395A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2613932C2 (ru) * 2011-09-15 2017-03-22 Зе Боинг Компани Маломощный радиочастотный приемник, преобразующий радиочастотный сигнал в цифровую форму

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050147059A1 (en) * 2002-03-05 2005-07-07 Koninklijke Philips Electronics N.V. Mobile terminal with down-link synchronisation via an iterative correlation system
US9264736B2 (en) * 2003-01-14 2016-02-16 Nippon Telegraph And Telephone Corporation Encoding method, decoding method, encoding device, and decoding device
CN100477864C (zh) * 2003-11-17 2009-04-08 艾利森电话股份有限公司 在分布式无线电基站的内部接口上的各种协议的封装
US8081715B1 (en) * 2005-01-27 2011-12-20 Marvell International Ltd. Device and method for sampling based on matched filtering
WO2008133489A1 (en) * 2007-04-25 2008-11-06 Telekom Malaysia Berhad Transceiver front end for software radio systems
WO2010000338A1 (en) * 2008-07-04 2010-01-07 Telefonaktiebolaget L M Ericsson (Publ) Method for the combination and separation of baseband signals
US20100069009A1 (en) * 2008-09-15 2010-03-18 Sony Ericsson Mobile Communications Ab Adaptively Selecting Channel Filters for Multi-Carrier Edge
KR20100042817A (ko) 2008-10-17 2010-04-27 삼성전자주식회사 다단계 채널 필터를 가지는 무선 통신 시스템의 송수신 장치
CN102064769B (zh) * 2010-11-02 2013-02-06 新邮通信设备有限公司 数字上变频器和数字下变频器
CN106209319B (zh) * 2016-07-15 2019-08-06 广州海格通信集团股份有限公司 一种支持任意符号率的调制器装置及实现方法
CN106328111B (zh) * 2016-08-22 2018-09-04 广州酷狗计算机科技有限公司 音频处理方法及装置
CN108092704B (zh) * 2016-11-21 2023-04-07 普罗斯通信技术(苏州)有限公司 多子带可变带宽直放站
CN108490450B (zh) * 2018-05-07 2020-09-01 电子科技大学 基于宽带自相关拟合的机载前视扫描雷达成像方法
CN114124134B (zh) * 2021-11-25 2023-06-23 航天新通科技有限公司 一种tdd发射和接收方法、装置、系统及存储介质
CN116910456B (zh) * 2023-09-13 2023-12-01 北京坤驰科技有限公司 一种滤波方法、装置、电子设备及计算机可读存储介质

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5177700A (en) * 1987-02-19 1993-01-05 Ant Nachrichtentechnik Gmbh Non-recursive half-band filter
JPH04220570A (ja) 1990-12-21 1992-08-11 Yokogawa Electric Corp Fftアナライザ
JPH0514937U (ja) 1991-03-01 1993-02-26 横河電機株式会社 スペクトラムアナライザ
FR2685593B1 (fr) * 1991-12-20 1994-02-11 France Telecom Dispositif de demultiplexage en frequence a filtres numeriques.
US5396489A (en) * 1992-10-26 1995-03-07 Motorola Inc. Method and means for transmultiplexing signals between signal terminals and radio frequency channels
US5995539A (en) 1993-03-17 1999-11-30 Miller; William J. Method and apparatus for signal transmission and reception
US5454007A (en) * 1993-09-24 1995-09-26 Rockwell International Corporation Arrangement for and method of concurrent quadrature downconversion input sampling of a bandpass signal
US5590156A (en) * 1994-04-22 1996-12-31 Carney; Ronald Multichannel wideband digital receiver making use of multiple wideband tuners having individually selectable gains to extend overall system dynamic range
CA2122652C (en) * 1994-05-02 2001-02-20 Mohammad Reza Soleymani Half-band filter for a cellular group demultiplexer
FR2731310B1 (fr) * 1995-03-02 1997-04-11 Alcatel Telspace Dispositif et procede de reception multidebit a filtrage unique d'interpolation et d'adaptation
KR100190996B1 (ko) * 1995-08-09 1999-06-15 이계철 위상 동기회로
US5602847A (en) * 1995-09-27 1997-02-11 Lucent Technologies Inc. Segregated spectrum RF downconverter for digitization systems
US5631610A (en) * 1996-01-25 1997-05-20 Aware, Inc. Single side-band modulation system for use in digitally implemented multicarrier transmission systems
GB2317537B (en) * 1996-09-19 2000-05-17 Matra Marconi Space Digital signal processing apparatus for frequency demultiplexing or multiplexing
US6023717A (en) * 1996-10-30 2000-02-08 Qualcomm Incorporated Method and apparatus for polyphase digital filtering in a mobile telephone
US5867479A (en) * 1997-06-27 1999-02-02 Lockheed Martin Corporation Digital multi-channel demultiplexer/multiplex (MCD/M architecture)
US5999573A (en) * 1997-08-29 1999-12-07 Ericsson Inc. Wideband channelization with variable sampling frequency
US6049573A (en) * 1997-12-11 2000-04-11 Massachusetts Institute Of Technology Efficient polyphase quadrature digital tuner
DK0945990T3 (da) 1998-03-14 2006-01-16 Siemens Ag Multibåndsreceiver til multibåndsradiosignaler og multibåndsmobiltelefon omfattende en receiver
SE519682C2 (sv) * 1998-05-26 2003-04-01 Nera Asa Digital demodulator i ett flerkanalssystem
US6459743B1 (en) 1998-08-07 2002-10-01 Telefonaktiebolaget Lm Ericsson (Publ) Digital reception with radio frequency sampling
US6134268A (en) 1998-10-19 2000-10-17 Motorola, Inc. Apparatus for performing a non-integer sampling rate change in a multichannel polyphase filter
US6263195B1 (en) * 1999-02-12 2001-07-17 Trw Inc. Wideband parallel processing digital tuner
CA2299821C (en) * 1999-03-04 2004-08-10 Nippon Telegraph And Telephone Corporation Variable transmission rate digital modem with multi-rate filter bank
US7158591B2 (en) * 2001-05-09 2007-01-02 Signum Concept, Inc. Recursive resampling digital filter structure for demodulating 3G wireless signals

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2613932C2 (ru) * 2011-09-15 2017-03-22 Зе Боинг Компани Маломощный радиочастотный приемник, преобразующий радиочастотный сигнал в цифровую форму
RU2613932C9 (ru) * 2011-09-15 2017-07-25 Зе Боинг Компани Маломощный радиочастотный приемник, преобразующий радиочастотный сигнал в цифровую форму

Also Published As

Publication number Publication date
JP4235557B2 (ja) 2009-03-11
GB0129114D0 (en) 2002-01-23
BR0213261A (pt) 2005-01-04
DE60225467T2 (de) 2008-06-19
WO2003049395A1 (en) 2003-06-12
EP1451993A1 (en) 2004-09-01
GB2382961B (en) 2005-01-19
CN1568608A (zh) 2005-01-19
GB0425031D0 (en) 2004-12-15
US7616720B2 (en) 2009-11-10
RU2004120287A (ru) 2005-05-10
GB2405061B (en) 2005-05-18
WO2003049395A8 (en) 2005-05-12
EP1451993B1 (en) 2008-03-05
AU2002356271A1 (en) 2003-06-17
GB2382961A (en) 2003-06-11
AU2002356271A8 (en) 2003-06-17
KR20050058277A (ko) 2005-06-16
JP2005512405A (ja) 2005-04-28
US20050031046A1 (en) 2005-02-10
DE60225467D1 (de) 2008-04-17
GB2405061A (en) 2005-02-16
CN100579095C (zh) 2010-01-06

Similar Documents

Publication Publication Date Title
RU2292658C2 (ru) Цифровой многочастотный приемопередатчик
CA2224899C (en) Receiver with analog and digital channel selectivity
US7675985B1 (en) Digital channelizer unit for processing multiple digital input signals
Abu-Al-Saud et al. Efficient wideband channelizer for software radio systems using modulated PR filterbanks
US9106492B2 (en) Digital receiver
US6049573A (en) Efficient polyphase quadrature digital tuner
US7035888B2 (en) Digital sampling rate converter for compensation for drop of in-band signal
JPH07506711A (ja) マルチチャネル・ディジタル送信機および受信機
KR19990060548A (ko) 데시메이션 여파기 장치 및 방법
US7047264B2 (en) Frequency converter
JP4146050B2 (ja) ディジタル信号処理装置
US20040217891A1 (en) Analog reconstruction of a digital signal
EP0783812B1 (en) Method and apparatus for transmultiplexer a multi-channel information signal
KR100715205B1 (ko) 무선 통신 시스템의 다중 대역 디지털 송수신 장치 및 그방법
EP0919083B1 (en) Receiver with a simplified sample rate converter
Palomo Navarro et al. Practical Non-Uniform Channelization for Multistandard Base Stations
Wan Digital CDMA multi-carrier demodulator.
Chen Computationally efficient multichannel digital up converter

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20121130