RU2125339C1 - Сверхвысокочастотный усилитель - Google Patents

Сверхвысокочастотный усилитель Download PDF

Info

Publication number
RU2125339C1
RU2125339C1 RU98102581A RU98102581A RU2125339C1 RU 2125339 C1 RU2125339 C1 RU 2125339C1 RU 98102581 A RU98102581 A RU 98102581A RU 98102581 A RU98102581 A RU 98102581A RU 2125339 C1 RU2125339 C1 RU 2125339C1
Authority
RU
Russia
Prior art keywords
additional
diode
capacitor
output
input
Prior art date
Application number
RU98102581A
Other languages
English (en)
Other versions
RU98102581A (ru
Inventor
М.Е. Галашин
В.А. Анхим
А.А. Раппопорт
А.П. Мартынов
Original Assignee
Галашин Михаил Евгеньевич
Анхим Вячеслав Алексеевич
Раппопорт Александр Айзикович
Мартынов Александр Петрович
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Галашин Михаил Евгеньевич, Анхим Вячеслав Алексеевич, Раппопорт Александр Айзикович, Мартынов Александр Петрович filed Critical Галашин Михаил Евгеньевич
Priority to RU98102581A priority Critical patent/RU2125339C1/ru
Application granted granted Critical
Publication of RU2125339C1 publication Critical patent/RU2125339C1/ru
Publication of RU98102581A publication Critical patent/RU98102581A/ru

Links

Landscapes

  • Amplifiers (AREA)

Abstract

Изобретение относится к радиотехнике и может использоваться для усиления широкополосных радиосигналов сверхвысоких частот со сжатием динамического диапазона. Техническим результатом данного изобретения является создание сверхвысокочастотного (СВЧ) логарифмического усилителя, обладающего расширенной в область СВЧ полосой пропускания и уменьшенной температурной зависимостью выходных характеристик. СВЧ-логарифмический усилитель содержит последовательно включенные усилительную ячейку и логарифмирующую ячейку, состоящую из входного и выходного квадратурных мостов, последовательно соединенных диода и конденсатора и последовательно соединенных первого дополнительного конденсатора и первого дополнительного диода, а также последовательно соединенных второго дополнительного диода и второго дополнительного конденсатора, последовательно соединенных третьего дополнительного конденсатора и третьего дополнительного диода, а также второго дополнительного резистора, при этом анод диода, катод первого дополнительного диода и перый вывод резистора объединены и подсоединены к первому выходу входного квадратурного моста, вторая обкладка конденсатора, первая обкладка первого дополнительного конденсатора и второй вывод резистора объединены и подсоединены к первому входу выходного квадратурного моста,катод второго дополнительного диода,анод третьего дополнительного диода и первый вывод дополнительного резистора объединены и подсоединены к второму выходу входного квадратурного моста, вторая обкладка второго дополнительного конденсатора, первая обкладка третьего дополнительного конденсатора и второй вывод дополнительного резистора объединены и подсоединены к второму входу выходного квадратурного моста. 1 ил.

Description

Изобретение относится к радиотехнике и может использоваться для усиления широкополосных радиосигналов сверхвысоких частот со сжатием динамического диапазона.
Известен усилитель с логарифмической характеристикой выходного сигнала, содержащий последовательно соединенные усилительную ячейку и логарифмирующую ячейку, состоящую из параллельно включенных полупроводникового диода и конденсатора. Логарифмирующая ячейка обеспечивает экспоненциальную зависимость тока через полупроводниковый диод от приложенного напряжения [1].
Недостатками известного усилителя являются узкая полоса пропускания и зависимость выходных характеристик от температуры.
Технической задачей данного изобретения является создание сверхвысокочастотного логарифмического усилителя, обладающего расширенной в область сверхвысоких частот полосой пропускания и уменьшенной температурной зависимостью выходных характеристик.
Поставленная задача решается тем, что сверхвысокочастотный логарифмический усилитель содержит последовательно включенные усилительную ячейку и логарифмическую ячейку, состоящую из диода, резистора и конденсатора, при этом, согласно изобретению, логарифмирующая ячейка дополнительно содержит входной квадратурный мост, вход которого является входом логарифмирующей ячейки, выходной квадратурный мост, выход которого является выходом логарифмирующей ячейки, последовательно соединенные первый дополнительный конденсатор и первый дополнительный диод, а также последовательно соединенные второй дополнительный диод и второй дополнительный конденсатор, последовательно соединенные третий дополнительный конденсатор и третий дополнительный диод, а также второй дополнительный резистор, при этом диод и конденсатор соединены последовательно, анод диода, катод первого дополнительного диода и первый вывод резистора объединены и подсоединены к первому выходу входного квадратурного моста, вторая обкладка конденсатора, первая обкладка первого дополнительного конденсатора и второй вывод резистора объединены и подсоединены к первому входу выходного квадратурного моста, катод второго дополнительного диода, анод третьего дополнительного диода и первый вывод дополнительного резистора объединены и подсоединены к второму выходу входного квадратурного моста, вторая обкладка второго дополнительного конденсатора и первая обкладка третьего дополнительного конденсатора и второй вывод дополнительного резистора объединены и подсоединены к второму входу выходного квадратурного моста.
Благодаря последовательному, по сигналу, включению диодов в заявляемом устройстве полоса пропускания не зависит от их собственной емкости и при наличии квадратурного моста не влияет на усиление предыдущего каскада. При таком включении диодов изменение их характеристик, в том числе крутизны, приводит лишь к изменению потенциала, накопленного емкостью конденсатора, который для диода является запирающим, что обеспечивает автосмещение диода при изменении температуры и поддержание постоянного коэффициента передачи при постоянном уровне входного сигнала.
Введение в устройство квадратурных мостов и дополнительных диодных ячеек обеспечивает оптимальное согласование усилительной ячейки по выходу вне зависимости от изменения уровня сигнала и температуры благодаря свойствам квадратурного моста и последовательному, по сигналу, включению диодов.
На чертеже приведена структурная электрическая схема сверхвысокочастотного логарифмического усилителя.
Сверхвысокочастотный логарифмический усилитель содержит последовательно включенные усилительную ячейку 1 и логарифмирующую ячейку 2, состоящую из диода 3, резистора 4 и конденсатора 5. Логарифмирующая ячейка 2 содержит также входной квадратурный мост 6, вход которого является входом логарифмирующей ячейки 2, выходной квадратурный мост 7, выход которого является выходом логарифмирующей ячейки 2, последовательно соединенные первый дополнительный конденсатор 8 и первый дополнительный диод 9, а также последовательно соединенные второй дополнительный диод 10 и второй дополнительный конденсатор 11, последовательно соединенные третий дополнительный конденсатор 12 и третий дополнительный диод 13, а также второй резистор 14, при этом диод 3 и конденсатор 5 соединены последовательно, анод диода 3, катод первого дополнительного диода 9 и первый вывод резистора 4 объединены и подсоединены к первому выходу входного квадратурного моста 6, вторая обкладка конденсатора 5, первая обкладка первого дополнительного конденсатора 8 и второй вывод резистора 4 объединены и подсоединены к первому входу выходного квадратурного моста 7, катод второго дополнительного диода 10, анод третьего дополнительного диода 13 и первый вывод дополнительного резистора 14 объединены и подсоединены к второму выходу выходного квадратурного моста 6, вторая обкладка второго дополнительного конденсатора 11 и первая обкладка третьего дополнительного конденсатора 12 и второй вывод дополнительного резистора 14 объединены и подсоединены к второму входу выходного квадратурного моста 7. Смещение на диоды 3, 9 подается соответственно через резисторы 15, 16, а на диоды 10, 13 - через резисторы 17, 18. Сверхвысокочастотный логарифмический усилитель может состоять из нескольких каскадов, включающих усилительные ячейки 1-n и логарифмирующие ячейки 2-n.
Сверхвысокочастотный логарифмический усилитель работает следующим образом.
Усилительная ячейка 1 осуществляет усиление входного сигнала на фиксированную величину. Усиленный сигнал поступает на вход логарифмирующей ячейки 2, а именно на вход входного квадратурного моста 6, который разделяет сигнал на два плеча и осуществляет согласование выхода усилительной ячейки 1 и диодов 3, 9, 10, 13. Резисторы 15, 16, 17, 18 определяют начальный ток соответствующих диодов 3, 9, 10, 13, тем самым задавая уровень мощности сигнала, при котором начинается логарифмирование. Конденсаторы 5, 8, 11, 12 заряжаются полуволной сигнала через незначительное сопротивление соответствующих диодов 3, 9, 10, 13 и разряжаются соответственно через резисторы 15, 16, 17, 18, когда диоды закрыты, на другой полуволне, осуществляя автосмещение диодов, увеличивающее затухание ячейки с увеличением уровня сигнала. Резисторы 4 и 14 обеспечивают максимальный уровень затухания, равный величине усиления усилительной ячейки 1. Выходной квадратурный мост 7 обеспечивает согласование логарифмирующей ячейки 2 с входом усилительной ячейки следующего каскада. Число каскадов определяется заданными коэффициентом усиления и динамическим диапазоном.
Источники информации:
1. Р. С. Хьюз. Логарифмические усилители. М., Энергия, 1976 г., стр. 10 (прототип).

Claims (1)

  1. Сверхвысокочастотный логарифмический усилитель, содержащий последовательно включенные усилительную ячейку и логарифмирующую ячейку, состоящую из диода, резистора и конденсатора, отличающийся тем, что логарифмирующая ячейка дополнительно содержит входной квадратурный мост, вход которого является входом логарифмирующей ячейки, выходной квадратурный мост, выход которого является выходом логарифмирующей ячейки, последовательно соединенные первый дополнительный конденсатор и первый дополнительный диод, а также последовательно соединенные второй дополнительный диод и второй дополнительный конденсатор, последовательно соединенные третий дополнительный конденсатор и третий дополнительный диод, а также второй дополнительный резистор, при этом диод и конденсатор соединены последовательно, анод диода, катод первого дополнительного диода и первый вывод резистора объединены и подсоединены к первому выходу входного квадратурного моста, вторая обкладка конденсатора, первая обкладка первого дополнительного конденсатора и второй вывод резистора объединены и подсоединены к первому входу выходного квадратурного моста, катод второго дополнительного диода, анод третьего дополнительного диода и первый вывод дополнительного резистора объединены и подсоединены к второму выходу входного квадратурного моста, вторая обкладка второго дополнительного конденсатора, первая обкладка третьего дополнительного конденсатора и второй вывод дополнительного резистора объединены и подсоединены к второму входу выходного квадратурного моста.
RU98102581A 1998-02-09 1998-02-09 Сверхвысокочастотный усилитель RU2125339C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU98102581A RU2125339C1 (ru) 1998-02-09 1998-02-09 Сверхвысокочастотный усилитель

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU98102581A RU2125339C1 (ru) 1998-02-09 1998-02-09 Сверхвысокочастотный усилитель

Publications (2)

Publication Number Publication Date
RU2125339C1 true RU2125339C1 (ru) 1999-01-20
RU98102581A RU98102581A (ru) 1999-03-27

Family

ID=20202238

Family Applications (1)

Application Number Title Priority Date Filing Date
RU98102581A RU2125339C1 (ru) 1998-02-09 1998-02-09 Сверхвысокочастотный усилитель

Country Status (1)

Country Link
RU (1) RU2125339C1 (ru)

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
/ *
Хьюз Р.С. Логарифмические усилители. - М.: Энергия, 1976, с. 10. *

Similar Documents

Publication Publication Date Title
US4110700A (en) Electronically tunable microwave frequency FET discriminator
CN101501975B (zh) 低功率宽动态范围rms-dc转换器
GB2198002A (en) Switchable mode amplifier for wide dynamic range
US4933641A (en) Extended dynamic range logarithmic if amplifying apparatus and method
EP0601888B1 (en) Variable gain RF amplifier with linear gain control
RU2125339C1 (ru) Сверхвысокочастотный усилитель
Pan et al. A Digitally Controlled CMOS Receiver with− 14 dBm P 1dB for 77 GHz Automotive Radar
US3136848A (en) Vidicon with low impedance amplifier for extended high frequency response and improved signal to noise ratio
Miri et al. An ultra wideband low power detector logarithmic video amplifier in 0.15 µm GaAs
JPH0198309A (ja) C級増幅器の出力電力を制御する装置
US4053841A (en) Microwave frequency discriminator comprising an FET amplifier
US4586003A (en) On-off rapidly switchable amplifier circuit with d-c feedback
CN212463157U (zh) 一种放大器及接收机
Zisserson et al. A wideband instantaneous automatic gain control amplifier
US3280336A (en) Single resonance photodiode parametric amplifier converter
JPS61210727A (ja) 送信機の出力電力制御装置
CN115913417B (zh) 一种提升射频功率检波器检波范围和精度的装置和方法
KR870002811Y1 (ko) 토운 콘트롤회로
SU1538257A1 (ru) Приемник амплитудно-модулированных сигналов
KR100325056B1 (ko) 저주파 2차 상호왜곡성분의 전방궤환 방법을 이용한 선형 증폭기
JP3138772B2 (ja) 高周波増幅回路
Jeon et al. A 5 to 27 GHz MMIC power amplifier
JP3239563B2 (ja) Av光空間伝送の受光回路
CN116545391A (zh) 一种自适应温度补偿的真对数放大器
JPH0214605A (ja) 光受信回路