RU209181U1 - Высоковольтный латеральный нитрид-галлиевый транзистор для малоиндуктивных каскодных схем - Google Patents

Высоковольтный латеральный нитрид-галлиевый транзистор для малоиндуктивных каскодных схем Download PDF

Info

Publication number
RU209181U1
RU209181U1 RU2021128447U RU2021128447U RU209181U1 RU 209181 U1 RU209181 U1 RU 209181U1 RU 2021128447 U RU2021128447 U RU 2021128447U RU 2021128447 U RU2021128447 U RU 2021128447U RU 209181 U1 RU209181 U1 RU 209181U1
Authority
RU
Russia
Prior art keywords
gate
source
contact
gan
layer
Prior art date
Application number
RU2021128447U
Other languages
English (en)
Inventor
Николай Владимирович Гуминов
Максим Николаевич Журавлёв
Владимир Ильич Егоркин
Original Assignee
Федеральное государственное автономное образовательное учреждение высшего образования "Национальный исследовательский университет "Московский институт электронной техники"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Федеральное государственное автономное образовательное учреждение высшего образования "Национальный исследовательский университет "Московский институт электронной техники" filed Critical Федеральное государственное автономное образовательное учреждение высшего образования "Национальный исследовательский университет "Московский институт электронной техники"
Priority to RU2021128447U priority Critical patent/RU209181U1/ru
Application granted granted Critical
Publication of RU209181U1 publication Critical patent/RU209181U1/ru

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/778Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Junction Field-Effect Transistors (AREA)

Abstract

Полезная модель относится к высоковольтным латеральным полевым транзисторам на основе нитрида галлия. Транзистор используется для изготовления нормально-закрытых силовых ключей по каскодной схеме с низкими внутренними паразитными индуктивностями. Прибор изготавливается на основе GaN/AlGaN гетероструктуры, включающей буферный слой GaN, спейсерный слой AlN, барьерный слой AlGaN. Многопальцевые контакты истока, стока и затвора расположены на поверхности барьерного слоя. Минимизация внутренних паразитных индуктивностей достигается за счет вывода контакта затвора на обратную сторону пластины через металлизированные переходные отверстия и за счет изготовления контактной металлизации к пальцам контакта истока, опирающейся на слой толстого диэлектрика, для вертикально монтажа кремниевого МОП-транзистора.

Description

Настоящая полезная модель относится к высоковольтным латеральным полевым транзисторам на основе нитрида галлия.
Внедрение нитрида галлия (GaN) в электронную промышленность позволяет изготавливать транзисторы с напряжением пробоя более 600 В, которые могут заменять элементы кремниевой электроники в схемах преобразования электроэнергии, повышая эффективность и увеличивая плотность мощности. Сильный пьезоэлектрический эффект вызывает образование двумерного электронного газа с очень высокой концентрацией на гетерогранице GaN/AlGaN, что позволяет достичь очень малых значений сопротивления транзистора в открытом состоянии. Низкое значение произведения сопротивления в открытом состоянии на заряд затвора и отсутствие неосновных носителей заряда позволяют добиться значительного снижения коммутационных потерь.
Доминирующий тип коммерческих высоковольтных нитрид-галлиевых транзисторов - латеральный транзистор с высокой подвижностью электронов (НЕМТ). Базовая конструкция подобных транзисторов описана в известном патенте США [1]. Она включает в себя подложку, буферный слой, слой непреднамеренно легированного GaN, барьерный слой AlxGa1-xN, расположенные на барьерном слое контакты истока, стока и затвора.
Обычно латеральные транзисторы на основе AlGaN/GaN гетероструктур работают в режиме истощения (нормально открытый ключ). Для схем преобразования мощности такие транзисторы неудобны, т.к. при переключении на затвор необходимо приложить отрицательное напряжение. Если этого не сделать, то произойдут короткое замыкание и катастрофический отказ схемы.
Один из способов изготовления нормально закрытого силового ключа на основе латерального нитридгаллиевого транзистора - использование каскодной схемы. Пример подобной схемы приведен в известном патенте США [2]. Схема состоит из соединенных последовательно нормально-закрытого низковольтного кремниевого МОП-транзистора и высоковольтного GaN-транзистора с высокой подвижностью электронов. GaN-транзистор изготавливается на кремниевой подложке и включает в себя буферный слой GaN, нелегированный слой AlGaN, легированный кремнием донорный слой AlGaN. На поверхности донорного слоя расположены контакты истока, затвора и стока. Однако использование в одном устройстве двух дискретных транзисторов, изготовленных по различным технологиям, приводит к появлению дополнительных паразитных индуктивностей, связанных с межсоединениями. Эти индуктивности отрицательно влияют на скорость переключения, в то время как высокая скорость переключения является одним из основных преимуществ при использовании GaN-транзисторов. Таким образом, существует необходимость создания конструкции GaN-транзистора, которая минимизирует индуктивности (и паразитные сопротивления) каскодной схемы.
В каскодной схеме можно выделить следующие внутренние паразитные индуктивности: индуктивность сток-исток находится между истоком GaN-транзистора и стоком Si МОП-транзистора, индуктивность исток-затвор - между выводом истока на корпусе и затвором GaN-транзистора, индуктивность исток-исток - между выводом истока на корпусе и истоком Si МОП-транзистора. Индуктивность исток-исток оказывает влияние на протекание тока и на управление Si и GaN транзисторами. Поэтому ее величина наиболее критична для работы схемы. Индуктивность сток-исток является второй по важности индуктивностью, поскольку она влияет на управление и на протекание тока через высоковольтный GaN транзистор, в котором возникают основные потери при переключении. При включении каскодной схемы ток быстро растет. На индуктивностях сток-исток и исток-исток появляется положительное напряжение, равное L⋅di/dt. На низковольтном Si транзисторе индуктивность исток-исток уменьшает потенциал на затворе и в конечном итоге ограничивает максимально достижимую скорость переключения di/dt. Для GaN транзистора напряжение на индуктивностях сток-исток и исток-исток будет действовать как отрицательное напряжение затвор-исток и начнет его отключать, тем самым ограничивая di/dt и увеличивая потери мощности. Еще одна проблема с базовой схемой каскода заключается в том, что она спроектирована как трехконтактная схема для подключения к клеммам истока, стока и затвора во внешней цепи. Однако монтаж схемы в трехконтактный корпус, такой как ТО220, обычно невозможен. Кремниевый МОП-транзистор представляет собой вертикальное устройство, поэтому сток (в нижней части вертикальной конструкции) соединяется с металлической рамкой с выводами и, следовательно, соединяется с одним из контактов корпуса ТО220. Поскольку сток Si МОП-транзистора не является одним из выходных выводов каскодной схемы, это означает, что необходим корпус с 4 или более выводами.
В известном патенте США, принятом нами за прототип, рассматривается многопальцевая (14 пальцев затворов) конструкция латерального GaN-транзистора, включающая в себя буферный слой GaN, слой AlN, барьерный слой AlGaN [3]. Предпочтительная мольная доля Al в барьерном слое менее 0,5. В состав транзистора также входят контакты стока, истока и затвора. Пальцы контактов в топологической ячейке располагаются в следующем порядке: исток, затвор сток, исток, затвор, сток. Контакты истока соединены воздушными мостами. Подобная конструкция GaN-транзистора допускает монтаж на воздушные мосты, соединяющие пальцы контакта истока, вертикального кремниевого МОП-транзистора с расположенным снизу контактом стока. В этом случае радикально уменьшается паразитная индуктивность сток-исток. Недостатками рассматриваемой конструкции транзистора являются низкая механическая прочность воздушных мостов, что может привести к их разрушению при монтаже, невозможность уменьшить паразитную индуктивность исток-исток.
Задача, на решение которой направленно заявленное нами техническое решение, заключается в уменьшении потерь при переключении изготовленного по каскодной схеме нормально закрытого силового ключа на основе нитрид-галлиевого транзистора.
Высоковольтный латеральный нитрид-галлиевый транзистор для малоиндуктивных каскодных схем, состоящий из подложки и последовательно расположенных на ней буферного слоя GaN, спейсерного слоя AlN, барьерного слоя AlGaN, многопальцевых контактов истока, стока и затвора, слоя пассивирующего диэлектрика, отличающийся наличием металлического контакта затвора с обратной стороны подложки, металлизированных переходных отверстий от контакта затвора с лицевой стороны подложки на металлический контакт затвора с обратной стороны подложки, слоя диэлектрика толщиной больше 2 мкм, закрывающего пальцы электродов затвора и стока.
Высоковольтный латеральный GaN транзистор изготавливается на кремниевой подложке. Схематичное сечение латеральной транзисторной структуры показано на фиг. 1, где 1 - металлический контакта затвора с обратной стороны подложки; 2 - кремниевая подложка; 3 - буферный слой GaN; 4 - спейсерный слой AlN; 5 - барьерный слой AlGaN; 6 - пассивирующий диэлектрик; 7 - толстый изолирующий диэлектрик (толщина больше 2 мкм); 8 - пассивация кристалла транзистора; 9 - металлический палец контакта затвора; 10 - металлический палец контакта стока; 11 - контактная металлизация к пальцам контакта истока; 12 - металлический палец контакта истока. Пальцы контактов в топологической ячейке располагаются в следующем порядке: исток, затвор сток, затвор, исток.
На фиг. 2 показан топологический чертеж высоковольтного латерального GaN транзистора, где 13 - многопальцевый металлический контакт затвора с лицевой стороны подложки; 14 - металлизированные переходные отверстия от контакта затвора с лицевой стороны подложки на металлический контакт затвора с обратной стороны подложки.
На фиг. 3 показано сечение переходных отверстий и электродов затвора с лицевой и обратной сторон подложки.
На фиг. 4 показана фотография металлизированного переходного отверстия (14), сделанная с помощью электронного микроскопа.
Технический результат достигается за счет добавления следующих элементов конструкции транзистора:
1. металлический контакт затвора с обратной стороны подложки (1) для монтажа на общий вывод стандартного корпуса типа ТО220,
2. металлизированные переходные отверстия (14) от контакта затвора с лицевой стороны подложки (13) на контакт затвора с обратной стороны подложки (1),
3. слой диэлектрика толщиной больше 2 мкм (7), закрывающий пальцы электродов затвора и стока и служащий опорой для контактной металлизации к пальцам контакта истока.
При вертикальном монтаже кремниевого транзистора, его стоковый вывод через шарики или проводящий клей контактирует с контактной металлизацией к пальцам контакта истока GaN транзистора (11), образуя последовательное соединение GaN и Si транзисторов. Предлагаемая конструкция GaN транзистора обладает достаточной механической прочностью, чтобы выдержать вертикальный способ монтажа без разрушения.
Верхние контакты истока Si транзистора соединяются с контактом затвора GaN транзистора. Соединение с выводом корпуса через переходные отверстия (14) позволяет уменьшить длину межсоединний и, как следствие, паразитные индуктивности исток-исток и затвор-исток.
Реализуемость полезной модели подтверждена изготовлением серии тестовых латеральных GaN транзисторов на кремниевой подложке. Приборная GaN/AlGaN гетероструктура выращивалась методом газофазной эпитаксии. Низкоомные омические контакты к истоку и стоку изготавливаются с помощью последовательного напыления слоев титана, алюминия, никеля и золота и последующего термического отжига при высокой температуре. Затвор формировался электронно-лучевым испарением и осаждением металлизации Ni-Al-Ti по маске фоторезиста с последующим «взрывом» (lift-off). На верхнюю поверхность образца осаждался толстый слой (толщина больше 2 мкм) нитрида кремния. Переходные отверстия изготавливаются с помощью совмещенного плазменного травления в хлорсодержащей плазме.
Пробивное напряжение тестовых латеральных GaN транзисторов было измерено по методике ГОСТ 27264 п. 2.7 и превосходит 400 В. Сопротивление сток-исток в открытом состоянии было измерено по методике ГОСТ 20398.13 и равно 0,2 Ом. Ток утечки в затвор был измерен по методике ГОСТ 20398.6 и равен 1 нА.
Источники информации
1. Патент США № US 5192987 A.
2. Патент США № US 8368120 B2.
3. Патент США № US 7355215 B2 - прототип.

Claims (1)

  1. Высоковольтный латеральный нитрид-галлиевый транзистор для малоиндуктивных каскодных схем, состоящий из подложки и последовательно расположенных на ней буферного слоя GaN, спейсерного слоя AlN, барьерного слоя AlGaN, многопальцевых контактов истока, стока и затвора, слоя пассивирующего диэлектрика, отличающийся наличием металлического контакта затвора с обратной стороны подложки, металлизированных переходных отверстий от контакта затвора с лицевой стороны подложки на металлический контакт затвора с обратной стороны подложки, слоя диэлектрика толщиной больше 2 мкм, закрывающего пальцы электродов затвора и стока.
RU2021128447U 2021-09-29 2021-09-29 Высоковольтный латеральный нитрид-галлиевый транзистор для малоиндуктивных каскодных схем RU209181U1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2021128447U RU209181U1 (ru) 2021-09-29 2021-09-29 Высоковольтный латеральный нитрид-галлиевый транзистор для малоиндуктивных каскодных схем

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2021128447U RU209181U1 (ru) 2021-09-29 2021-09-29 Высоковольтный латеральный нитрид-галлиевый транзистор для малоиндуктивных каскодных схем

Publications (1)

Publication Number Publication Date
RU209181U1 true RU209181U1 (ru) 2022-02-04

Family

ID=80215200

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2021128447U RU209181U1 (ru) 2021-09-29 2021-09-29 Высоковольтный латеральный нитрид-галлиевый транзистор для малоиндуктивных каскодных схем

Country Status (1)

Country Link
RU (1) RU209181U1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2822785C1 (ru) * 2023-12-27 2024-07-12 Федеральное государственное автономное образовательное учреждение высшего образования "Национальный исследовательский университет "Московский институт электронной техники" Высокочастотный нитридгаллиевый усилительный транзистор

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2534002C1 (ru) * 2013-06-18 2014-11-27 федеральное государственное автономное образовательное учреждение высшего профессионального образования "Национальный исследовательский ядерный университет МИФИ" (НИЯУ МИФИ) Высоковольтный нитрид-галлиевый транзистор с высокой подвижностью электронов
EP2385558B1 (en) * 2007-03-23 2017-10-11 Cree, Inc. High Temperature Performance Capable Gallium Nitride Transistor
RU198525U1 (ru) * 2020-02-06 2020-07-14 Общество С Ограниченной Ответственностью "Ганпауэр" (Ооо "Ганпауэр") Устройство преобразования энергии
RU2748300C1 (ru) * 2020-10-16 2021-05-21 Федеральное государственное автономное образовательное учреждение высшего образования "Национальный исследовательский университет "Московский институт электронной техники" Способ изготовления омического контакта с низким удельным сопротивлением к пассивированной нитрид-галлиевой гетероструктуре на кремниевой подложке

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2385558B1 (en) * 2007-03-23 2017-10-11 Cree, Inc. High Temperature Performance Capable Gallium Nitride Transistor
RU2534002C1 (ru) * 2013-06-18 2014-11-27 федеральное государственное автономное образовательное учреждение высшего профессионального образования "Национальный исследовательский ядерный университет МИФИ" (НИЯУ МИФИ) Высоковольтный нитрид-галлиевый транзистор с высокой подвижностью электронов
RU198525U1 (ru) * 2020-02-06 2020-07-14 Общество С Ограниченной Ответственностью "Ганпауэр" (Ооо "Ганпауэр") Устройство преобразования энергии
RU2748300C1 (ru) * 2020-10-16 2021-05-21 Федеральное государственное автономное образовательное учреждение высшего образования "Национальный исследовательский университет "Московский институт электронной техники" Способ изготовления омического контакта с низким удельным сопротивлением к пассивированной нитрид-галлиевой гетероструктуре на кремниевой подложке

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2822785C1 (ru) * 2023-12-27 2024-07-12 Федеральное государственное автономное образовательное учреждение высшего образования "Национальный исследовательский университет "Московский институт электронной техники" Высокочастотный нитридгаллиевый усилительный транзистор

Similar Documents

Publication Publication Date Title
KR101045573B1 (ko) Ⅲ족 질화물 인헨스먼트 모드 소자
TWI844645B (zh) 用於三族氮化物元件的整合設計
US11302690B2 (en) Nitride semiconductor device
US20150263116A1 (en) High electron mobility transistors with improved gates and reduced surface traps
WO2021173810A1 (en) Iii-nitride transistor with a cap layer for rf operation
CN102194819A (zh) 一种基于MOS控制的增强型GaN异质结场效应晶体管
CN114556561B (zh) 基于氮化物的半导体ic芯片及其制造方法
JP2019091757A (ja) 化合物半導体装置及びその製造方法、電源装置、高周波増幅器
WO2024083108A1 (zh) 一种电子装置、电路及其制造方法
CN219658715U (zh) 用于提高mtbf的氮化镓高电子迁移率晶体管
US12046669B2 (en) HEMT and method of fabricating the same
RU209181U1 (ru) Высоковольтный латеральный нитрид-галлиевый транзистор для малоиндуктивных каскодных схем
CN106373996B (zh) 半导体装置
JP7176475B2 (ja) 半導体装置
US20090140293A1 (en) Heterostructure device and associated method
RU209768U1 (ru) Высоковольтный нитрид-галлиевый транзистор нормально-закрытого типа
WO2023220872A1 (en) Nitride-based semiconductor ic chip and method for manufacturing thereof
CN115997287B (zh) 氮化物基半导体ic芯片及其制造方法
US20220085199A1 (en) Semiconductor device
WO2024040516A1 (en) Nitride-based electronic device with wafer-level dynamic on-resistance monitoring capability
US20240250085A1 (en) Semiconductor device
TW202433708A (zh) 用於三族氮化物元件的整合設計
KR20240072950A (ko) 산화 갈륨 반도체 및 이의 제조 방법
JP2005101565A (ja) スイッチ用半導体装置及びスイッチ回路
CN116564968A (zh) 一种新型氮化镓共源共栅开关器件及其制备方法