RU2085994C1 - Тригонометрический преобразователь - Google Patents

Тригонометрический преобразователь Download PDF

Info

Publication number
RU2085994C1
RU2085994C1 RU92001178A RU92001178A RU2085994C1 RU 2085994 C1 RU2085994 C1 RU 2085994C1 RU 92001178 A RU92001178 A RU 92001178A RU 92001178 A RU92001178 A RU 92001178A RU 2085994 C1 RU2085994 C1 RU 2085994C1
Authority
RU
Russia
Prior art keywords
controlled
adder
inputs
output
input
Prior art date
Application number
RU92001178A
Other languages
English (en)
Other versions
RU92001178A (ru
Inventor
Борис Георгиевич Келехсаев
Original Assignee
Борис Георгиевич Келехсаев
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Борис Георгиевич Келехсаев filed Critical Борис Георгиевич Келехсаев
Priority to RU92001178A priority Critical patent/RU2085994C1/ru
Publication of RU92001178A publication Critical patent/RU92001178A/ru
Application granted granted Critical
Publication of RU2085994C1 publication Critical patent/RU2085994C1/ru

Links

Images

Landscapes

  • Feedback Control In General (AREA)

Abstract

Изобретение относится к области вычислительной техники и может быть использовано в измерительно-информационных системах. Цель изобретения - расширение динамического диапазона. Поставленная цель достигается за счет осуществления аппроксимации после анализа значения угла. Устройство содержит амплитудный селектор, блок деления, сумматор и управляемый сумматор. 2 з.п. ф-лы, 3 ил.

Description

Изобретение относится к вычислительной технике и может быть использовано в информационно-измерительных системах, а также в различных автоматизированных устройствах, где требуется определение значений arctg (x/y) с высоким быстродействием, низкой погрешностью и простотой реализации в большом динамическом диапазоне.
Известно устройство для определения аргумента вектора [1] содержащее логарифмические функциональные генераторы, блоки суммирования и вычитания напряжений, блок памяти, блок нелинейной коррекции, коммутаторы и блок калибровки. Его работа основана на аппроксимации функции аргумента логарифмическими функциями ортогональных составляющих.
Устройство довольно сложно в реализации, имеет низкое быстродействие.
Известно другое устройство [2] цифроаналогового тангенсного преобразователя, содержащего два резистора с цифроуправляемой проводимостью, резистор с цифроуправляемым сопротивлением и операционный усилитель.
Устройство имеет малую методическую погрешность, так как для аппроксимации взято математическое выражение
arctg x (A1x + A3x3)/(b0 + x2),
где коэффициенты должны устанавливаться с очень высокой точностью, менее 0,02%
Устройство требует применения сложных цифровых устройств, что в сочетании с аналоговыми сигналами нерационально.
Известны тригонометрические функциональные преобразователи время-импульсного действия, основанные на формировании временных интервалов с использованием гармонического опорного сигнала, к примеру, аналогичных устройству [3] в котором для получения выходного сигнала, пропорционального значению arctg (z/x), используют два балансных модулятора, сумматор и компаратор.
Устройство довольно простое в исполнении, однако обладает невысоким быстродействием.
Наиболее близким по общим техническим признакам является устройство для тригонометрического преобразования [4] содержащее сумматоры и блоки деления на логарифмических усилителях, подключенные к блоку вычитания, выход которого связан с антилогарифмическим блоком. Оно решает в неясном виде следующее соотношение:
Figure 00000002

Устройство довольно простое в исполнении, имеет высокое быстродействие, однако такой вид аппроксимации дает большую погрешность в 0,7o.
Аналогично можно реализовать более сложную математическую зависимость, аналогичную [2] с помощью множительно-делительных устройств и блоков суммирования. В этом случае устройство будет обладать высоким быстродействием, малой методической погрешностью, однако иметь ограниченный динамический диапазон и довольно большую инструментальную погрешность, так как погрешности нескольких нелинейных устройств будут определять суммарную погрешность.
Цель изобретения расширение динамического диапазона, снижение инструментальной погрешности при сохранении высокого быстродействия.
Сущность изобретения состоит в том, что когда x ≅ y, то аппроксимацию осуществляют в диапазоне от 0 до π/4 для arctg (x/y), а для получения значений arctg (x/y) в диапазоне углов от p/4 до π/2/2, когда y ≅ x, используют соотношение arctg(x/y) = π/2-arctg(y/x)/2, и аппроксимацию проводят для значений arctg (y/x).
Такой способ определений значений arctg (x/y) позволяет существенно упростить аппроксимирующую функцию при высокой точности аппроксимации и записать эту функцию в виде
arctg (x/y) K • f(K) для K x/y при x ≅ y
и
arctg(x/y) = π/2-arctg(y/x)/2 для K y/x при y ≅ x, (1)
где f(K) A aK для f(K) < 1;
f(K) 1 для f(K) ≥ 1;
A, a коэффициенты, выбранные из условия минимизации погрешности аппроксимации.
Цель в устройстве, содержащем блок деления и два сумматора, достигается тем, что оно дополнительно содержит амплитудный селектор и источник опорного напряжения, а один из сумматоров выполнен управляемым, причем первый и второй входы устройства подключены к соответствующим входам амплитудного селектора, первый и второй выходы которого подключены к первому и второму входу блока деления соответственно, выход которого соединен с первыми входами сумматора и управляемого сумматора, вторые входы которых подключены к источнику опорного напряжения, третий и четвертый (управляющие) входы управляемого сумматора соединены соответственно с третьим выходом амплитудного селектора и выходом сумматора, а выход управляемого сумматора соединен с выходом устройства; амплитудный селектор содержит блок выделения максимума и минимума и блок сравнения, причем первый и второй входы амплитудного селектора подключены соответственно к попарно соединенным первым и вторым входам блоков выделения максимума и минимума и блока сравнения, два выхода блока выделения максимума и минимума и выход блока сравнения подключены к первому, второму и третьему выходам амплитудного селектора соответственно; управляемый сумматор содержит ключ и управляемый блок вычитания, причем первый вход управляемого сумматора подключен к первому входу управляемого блока вычитания, а второй вход управляемого сумматора через ключ подключен к второму входу управляемого блока вычитания, выход которого соединен с выходом управляемого сумматора, третий и четвертый (управляющие) входы последнего подключены соответственно к управляющим входам ключа и управляемого блока вычитания.
На фиг. 1 представлена структурная схема тригонометрического преобразователя. В его состав входят:
амплитудный селектор 1;
блок деления 2;
сумматор 3;
управляемый сумматор 4;
источник опорного напряжения.
Блоки в тригонометрическом преобразователе соединены следующим образом. Первый и второй входы амплитудного селектора 1 подключены к первому и второму входам блока деления 2 соответственно. Выход последнего подключен к первому входу сумматора 3 и к первому входу управляемого сумматора 4, к вторым входам которых подключены источник Uоп опорного напряжения. Третий и четвертый (управляющие) входы управляемого сумматора 4 подключены к третьему выходу амплитудного селектора 1 и выходу сумматора 3 соответственно. Выход управляемого сумматора 4 является выходом тригонометрического преобразователя.
Структурная схема амплитудного селектора 1 приведена на фиг. 2. В его состав входит блок 5 выделения максимума и минимума и блок сравнения 6. Блоки в амплитудном селекторе 1 соединены следующим образом. Первые и вторые входы блока 5 выделения максимума и минимума и блока сравнения 6 попарно соединены между собой и подключены к первому и второму входам амплитудного селектора 1 соответственно. Первый и второй выходы блока 5 выделения максимума и минимума подключены к первому и второму выходам амплитудного селектора 1 соответственно. Выход блока сравнения 6 подключен к третьему выходу амплитудного селектора 1.
Структурная схема управляемого сумматора 4 представлена на фиг. 3. В его состав входят управляемый блок 7 вычитания и ключ 8, которые соединены следующим образом. Первый вход управляемого блока 7 вычитания подключен к первому входу управляемого сумматора 4, второй вход которого подключен к выходу ключа 8, первый вход которого подключен к второму входу управляемого сумматора 4. Третий и четвертый входы последнего подключены к второму (управляющему) входу ключа 8 и третьему (управляющему) входу управляемого блока 7 вычитания соответственно. Выход управляемого блока 7 вычитания соединен с выходом управляемого сумматора 4.
Тригонометрический преобразователь работает следующим образом.
Входные напряжения Ux и Uy, соответствующие величинам X и Y, поступают на первый и второй входы амплитудного селектора 1, и соответственно блока 5 выделения максимума и минимума и блока сравнения 6. Так как рассматривается главное значение угла для первого квадранта, то входные сигналы имеют одинаковые знаки. Блок 5 выделения максимума и минимума выделяет, к примеру, на первом своем выходе максимальное из двух напряжение U1-1, а на втором минимальное напряжение U1-2, которое поступает, к примеру, на второй вход блока деления 2, являющийся входом сигнала-делимого. Максимальное напряжение U1-1 поступает на первый вход блока деления 2, являющийся входом сигнала делителя.
Таким образом на выходе блока деления 2 получают напряжение U2, пропорциональное отношению (U1-2/(U1-1)=K ≅ 1. То есть использование амплитудного селектора обеспечивает работу блока деления 2 в диапазоне значений K, лежащих в интервале 0 ≅ K ≅ 1. При этом напряжение U2 будет линейно изменяться при изменениях значений K. Следовательно, можно записать:
U2=U0K, (2)
где k=X/Y=Ux/Uy при Ux ≅ Uy и K=Uy/Ux при Uy ≅ Ux.
Напряжение U2 поступает на первые входы управляемого сумматора 4, и соответственно управляемого блока 7 вычитания, а также сумматора 3. На второй вход последнего поступает напряжение Uоп от источника опорного напряжения.
На выходе сумматора 3 получают напряжение U3, которое зависит от напряжения U2. Напряжение U3 с выхода сумматора 3 управляет коэффициентом передачи по первому входу управляемого сумматора 4. Это напряжение U3 определяется следующей зависимостью:
U3=Uc-c • U2 для всех напряжений U2, когда U3 < U3 max
и
U3=U3 max для всех остальных значений U2,
где Uc=A • U3 max и c=a • U3 max/Uоп, коэффициенты A,а из (1);
U3 max напряжение, при котором коэффициент передачи по первому входу управляемого сумматора 4 равняется единице. В данном случае для простоты примем U3 max=Uоп.
Условие U3 ≅ U3 max можно выполнить разными способами, к примеру с помощью выходного каскада с ограничением в блоке деления 2 или в сумматоре 3, поэтому каскад ограничения на структурной схеме не показан и не выделен отдельным блоком.
Таким образом, можно представить U3 так:
U3=U3 max • A (a • U3 max/U0)U2. (3)
Учитывая из (2), что K=U2/U0, можно записать:
U3=U3 max(A-aK). (4)
Это напряжение U3 поступает на четвертый вход управляемого сумматора 4, а на его третий (управляющий) вход с третьего выхода амплитудного селектора 1 поступает логический сигнал U1-3, управляющий работой ключа 8, который подключает к второму входу управляемого блока 7 вычитания либо напряжение, равное нулю, либо напряжение Uоп.
Блок сравнения 6 может быть построен различными путями при сравнении одного из входных сигналов с другим входным или любым из выходных сигналов блока 5 выделения максимума и минимума (поэтому он входит в состав амплитудного селектора, а не выделен в отдельный блок).
При Ux < Uy на третьем выходе амплитудного селектора 1 устанавливается, к примеру, логический "0", который подключает к второму входу блока 7 вычитания напряжение, равное нулю. В этом случае на первый и второй входы блока 7 вычитания поступают напряжения U=U2 и U=U0 соответственно.
Коэффициент передачи по первому входу блока 7 вычитания управляется при помощи напряжения U3, поступающего с выхода сумматора 3. Это напряжение имеет величину в соответствии с выражениями (3), (4), поэтому выходное напряжение можно записать следующим образом:
Uвых=U2 • f(K), (5)
где U2=U0 • K и f(K)=A-aK.
Когда Uy ≅ Ux, то ко второму входу управляемого блока 7 вычитания подключается напряжение от источника опорного напряжения, причем это напряжение выбирается вдвое больше напряжения U0, и на выходе управляемого сумматора 4 получают:
Uвых=Uоп-U2 • f(K)= 2U0-U2 • f(K).
Следовательно, получили выражение в соответствии с (1)
Uвых=arctg(X/Y)=K • U0 • f(K) для K=x/y при x ≅ y
и
Figure 00000003
для k=y/x при y ≅ x, (1)
где f(K)=A-aK для f(K) < 1,
f(K)=1 для f(K) ≥ 1,
A, a коэффициенты, выбираемые из условия минимизации погрешности аппроксимации.
Погрешность аппроксимации q можно получить из следующего выражения: q= 1-[K(A-aK)/arctgK для K ≅ 1.
К примеру, при A=1,075 и a=0,29 погрешность q в зависимости от 0 ≅ K ≅ 1 будет изменяться от 0 до 0,3o, следовательно, методическая погрешность будет равняться q/2, т.е. ± 0,15o.
Таким образом, с помощью простых математических зависимостей удается обеспечить малую величину методической погрешности. А простота реализации обеспечивает малую величину инструментальной погрешности. Например, инструментальная погрешность при реализации функций, аналогичной [2] будет складываться из погрешностей восьми коэффициентов передачи, а в предлагаемом устройстве всего четыре. Инструментальная погрешность предлагаемого устройства не будет превышать методическую погрешность при условии, что суммарная погрешность в устройстве будет иметь величину не более 0,3% что для данной реализации не представляет труда.
Еще одним преимуществом предлагаемого устройства является возможность работы в большом динамическом диапазоне, что достигается применением устройств с коэффициентом передачи не более единицы. При реализации более сложных функций сохранить коэффициент передачи не более единицы затруднительно.
Устройство реализуется с помощью обычных звеньев, известных в литературе:
блок деления 2 [5а]
сумматор 3 и блок 7 вычитания [5б]
каскад с ограничением стабилитрон в цепи обратной связи операционного усилителя блока деления или сумматора можно [5в]
управление по первому входу управляемого блока 7 вычитания осуществляется либо с помощью изменения сопротивления резистора по этому входу с помощью напряжения, либо с использованием управляемого делителя напряжения как в [5г]
блок 5 выделения максимума и минимума [5д]
блок сравнения 6 [5е]
ключ 8 можно серии 590КН.
Используемые источники информации.
1. Патент США N 3792246, кл. 235-186, 1974.
2. Авт. свид. СССР N 1300504, кл. G 06 G 7/22, 1987.
3. Авт. свид. СССР N 624363, кл. G 06 G 7/22, 1978.
4. Справочник по нелинейным схемам./Под ред. Д.Шейнголда. М. Мир, 1977, с. 176 (прототип).
5. А. Г. Алексенко и др. Применение прецизионных аналоговых ИС. М. Сов. радио, 1980: а) с. 100-101; б) с. 77; в) c. 195-196; г) с. 63; д) с. 177; е) с. 168.

Claims (3)

1. Тригонометрический преобразователь, содержащий блок деления и два сумматора, отличающийся тем, что в него введены амплитудный селектор и источник опорного напряжения, один из сумматоров выполнен управляемым, причем первым и вторым входами преобразователя являются одноименные входы амплитудного селектора, первый и второй выходы которого подключены к одноименным входам блока деления, выход которого соединен с первыми входами сумматора и управляемого сумматора, вторые входы которых подключены к источнику опорного напряжения, третий выход амплитудного селектора и выход сумматора соединены с управляющими входами управляемого сумматора, выход которого является выходом преобразователя.
2. Устройство по п.1, отличающееся тем, что амплитудный селектор содержит блок сравнения и блок выделения максимума и минимума, первый и второй входы которого соединены с одноименными входами амплитудного селектора и блока сравнения, первый и второй выходы блока выделения максимума и минимума и выход блока сравнения соединены соответственно с первым, вторым и третьим выходами амплитудного селектора.
3. Устройство по п.1, отличающееся тем, что управляемый сумматор содержит управляемый блок вычитания и ключ, вход которого и первый вход управляемого блока вычитания соединены соответственно с вторым и первым входами управляемого сумматора, выход ключа подключен к второму входу управляемого блока вычитания, управляющие входы ключа и управляемого блока вычитания являются управляющими входами управляемого сумматора.
RU92001178A 1992-10-16 1992-10-16 Тригонометрический преобразователь RU2085994C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU92001178A RU2085994C1 (ru) 1992-10-16 1992-10-16 Тригонометрический преобразователь

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU92001178A RU2085994C1 (ru) 1992-10-16 1992-10-16 Тригонометрический преобразователь

Publications (2)

Publication Number Publication Date
RU92001178A RU92001178A (ru) 1996-08-27
RU2085994C1 true RU2085994C1 (ru) 1997-07-27

Family

ID=20130647

Family Applications (1)

Application Number Title Priority Date Filing Date
RU92001178A RU2085994C1 (ru) 1992-10-16 1992-10-16 Тригонометрический преобразователь

Country Status (1)

Country Link
RU (1) RU2085994C1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР N 1300504, кл. G 06 G 7/22, 1987. Справочник по нелинейным схемам /Под ред. Д.Шейнголда. - М.: Мир, 1977, с.176. *

Similar Documents

Publication Publication Date Title
Barone et al. High‐performance modular digital lock‐in amplifier
RU2085994C1 (ru) Тригонометрический преобразователь
US4347403A (en) Electrical waveform synthesizer
RU2085995C1 (ru) Устройство для преобразования прямоугольных координат в полярные
RU2060545C1 (ru) Устройство для определения аргумента вектора
RU2037201C1 (ru) Устройство для извлечения квадратного корня из суммы квадратов двух величин
RU2057367C1 (ru) Арктангенсный функциональный преобразователь
RU2072555C1 (ru) Арккосинусный преобразователь
RU2025774C1 (ru) Устройство для извлечения корня квадратного из произведения двух величин
RU2045777C1 (ru) Устройство для извлечения квадратного корня из суммы квадратов двух величин
RU2058045C1 (ru) Арктангенсный преобразователь
US4058807A (en) Digital antilogarithmic converter circuit
RU2744475C1 (ru) Цифроаналоговый преобразователь
SU661563A1 (ru) Устройство дл воспроизведени функции
RU2060543C1 (ru) Устройство для извлечения корня квадратного из суммы квадратов двух величин
SU1285513A1 (ru) Устройство дл контрол знаний
RU2059289C1 (ru) Устройство для извлечения корня квадратного из суммы квадратов трех величин
RU2060546C1 (ru) Тригонометрический косекансный преобразователь
RU2022359C1 (ru) Устройство для извлечения квадратного корня из разности квадратов двух величин
SU661565A1 (ru) Функциональный преобразователь
RU2060549C1 (ru) Устройство для вычисления тригонометрических функций
RU2058587C1 (ru) Устройство для извлечения корня квадратного из суммы квадратов n величин
RU2065203C1 (ru) Косинусный преобразователь
RU2094847C1 (ru) Степенной преобразователь
RU2024938C1 (ru) Устройство для извлечения квадратного корня из суммы квадратов трех величин