RU2069890C1 - Детектор последовательности кодов с допусками - Google Patents

Детектор последовательности кодов с допусками Download PDF

Info

Publication number
RU2069890C1
RU2069890C1 SU4948466A RU2069890C1 RU 2069890 C1 RU2069890 C1 RU 2069890C1 SU 4948466 A SU4948466 A SU 4948466A RU 2069890 C1 RU2069890 C1 RU 2069890C1
Authority
RU
Russia
Prior art keywords
input
adder
output
inputs
detector
Prior art date
Application number
Other languages
English (en)
Inventor
К.А. Силантьев
В.В. Ипатов
Original Assignee
Научно-производственное объединение "Тайфун"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Научно-производственное объединение "Тайфун" filed Critical Научно-производственное объединение "Тайфун"
Priority to SU4948466 priority Critical patent/RU2069890C1/ru
Application granted granted Critical
Publication of RU2069890C1 publication Critical patent/RU2069890C1/ru

Links

Images

Landscapes

  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

Изобретение относится к устройствам для обработки данных с воздействием на содержание обрабатываемых данных и может быть использовано в системах передачи и обработки дискретной информации, использующей дублирование. Технический результат заключается в расширении функциональных возможностей устройства. Детектор последовательности кодов с допусками содержит регистр памяти, вход которого, являющийся входом устройства, соединен с первым входом первого сумматора, ко второму входу первого сумматора через инверторы подключен выходом регистра памяти, информационный выход первого сумматора соединен с первыми входами элементов "ИСКЛЮЧАЮЩЕЕ ИЛИ", вторые входы которых объединены между собой и соединены с выходом переноса первого сумматора, выходы элементов "ИСКЛЮЧАЮЩЕЕ ИЛИ" соединены с первым входом второго сумматора, второй вход которого соединен с выходом блока формирования кода допуска, а выход переноса второго сумматора является выходом устройства. Кроме того, в качестве блока формирования кода допуска может быть использовано постоянное запоминающее устройство, адресный вход которого соединен с выходом регистра памяти. Использование изобретения позволяет регистрировать коды, значения которых отличаются на заданную величину. 1 з.п.ф-лы, 2 ил.

Description

Изобретение относится к устройствам для обработки данных с воздействием на содержание обрабатываемых данных и может быть использовано в системах передачи и обработки дискретной информации, использующей дублирование.
Известно устройство для сравнения двоичных кодов с допусками [1] содержащее счетчики, блоки памяти, схему сравнения, формирователь импульсов управления, триггеры, элементы "И", "ИЛИ".
Недостатком этого устройства является неудобство его перенастройки на другой допуск и схемотехническая сложность.
Наиболее близким по технической сущности к заявленному решению является электронный детектор для обнаружения изменений цифровой информации [2] состоящий из регистра памяти, входы и выходы которого соответственно соединены с первыми и вторыми входами схемы поразрядного сравнения двух кодов, выходной параметр которой является признаком совпадения или несовпадения двух последовательно принятых кодов.
Основным недостатком такого детектора является невозможность регистрации близких по значению чисел, а только равных.
Достигаемый технический результат заключается в расширении функциональных возможностей устройства.
Технический результат достигается тем, что в детектор последовательности кодов с допусками, содержащий регистр памяти, вход которого является входом устройства, и схему поразрядного сравнения двух кодов, входы и выходы которой соединены соответственно с входами и выходами регистра памяти, введены инверторы, цифровые сумматоры, элементы "ИСКЛЮЧАЮЩЕЕ ИЛИ" и блок формирования кода допуска, при этом вход регистра памяти соединен с первым входом первого сумматора, а выход упомянутого регистра памяти через инверторы соединен с вторым входом первого сумматора, информационный выход которого соединен с первыми входами элементов "ИСКЛЮЧАЮЩЕЕ ИЛИ", вторые входы которых объединены между собой и соединены с выходом переноса первого сумматора, а выходы элементов "ИСКЛЮЧАЮЩЕЕ ИЛИ" соединен с первым входом второго сумматора, второй вход которого соединен с выходом блока формирования кода допуска, а выход переноса второго сумматора является выходом устройства. В качестве блока формирования кода допуска может быть использовано запоминающее устройство, адресный вход которого соединен с выходом регистра памяти.
На фиг. 1 дана общая функциональная схема детектора последовательности кодов с допусками; на фиг.2 функциональная схема детектора последовательности кодов с допусками, в которой блок формирования кода допуска выполнен в виде постоянного запоминающего устройства (ПЗУ).
Устройство содержит регистр 1 памяти, инверторы 2, первый сумматор 3, элементы "ИСКЛЮЧАЮЩЕЕ ИЛИ" 4, блок 5 формирования кода допуска, второй сумматор 6, ПЗУ 7.
На обеих блок-схемах отдельные проводники изображены одинарными линиями, а шины, состоящие из набора параллельных проводников, изображены двойными линиями.
Детектор повторяющихся кодов с допусками работает следующим образом.
Входной информационный поток в виде последовательности параллельных n-разрядных кодов поступает через вход устройства (фиг.1) на входы регистра 1 памяти и первые входы первого сумматора 3. В регистр 1 памяти каждый входной код сохраняется до прихода последующего, после чего с его выходов сохраненный код через инверторы 2 поступает на вторые входы первого сумматора 3. На первом сумматоре 3 производится сложение входного кода и инверсного значения сохраненного предыдущего кода, то есть производится вычитание из поступившего кода предшествующего. При этом, как известно, если разность отрицательна (положительна), то на выходах первого сумматора 3 имеется инверсный (прямой) код разности и сигнал переполнения на выходе первого сумматора 3 отсутствует (присутствует). Код разности поступает на первые входы элементов "ИСКЛЮЧАЮЩЕЕ ИЛИ" 4. Вторые входы этих элементов объединены между собой и соединены с выходом переноса первого сумматора 3, благодаря такому соединению элементы "ИСКЛЮЧАЮЩЕЕ ИЛИ" 4 производят или не производят инвертирование кода разности в зависимости соответственно от наличия или отсутствия сигнала на выходе первого сумматора 3. Таким образом, на выходах элементов "ИСКЛЮЧАЮЩЕЕ ИЛИ" 4 имеется всегда инверсный код разности.
Полученный на выходах элементов "ИСКЛЮЧАЮЩЕЕ ИЛИ" 4 инверсный код разности поступает на первый вход второго сумматора 6, где складывается с кодом допуска, поступающим на его второй вход с выхода блока 5 формирования кода допуска, например, в виде поля переключателей, коммутируемого оператором. Таким образом производится вычитание из кода допуска кода разности последовательно поступающих входных кодов. При этом, как отмечалось выше, если код разности не превышает кода допуска, то на выходе второго сумматора 6 имеется сигнал переполнения, поступающий на выход устройства. Этот сигнал сигнализирует о приеме последовательности входных кодов с допуском, не превышающим заданный.
Если имеется зависимость между принимаемым кодом и кодом допуска, то последний может выбираться из таблиц соответствий упомянутых кодов, хранящихся в ПЗУ 7, которое можно использовать в устройстве в качестве блока формирования кода допуска (фиг.1), При этом адресные входы ПЗУ 7 соединены с выходами регистра 1 памяти, а выходы ПЗУ 7 соединены с вторыми входами второго сумматора 6. Это расширит функциональные возможности устройства путем обеспечения его независимости от применяемой совместно с ним системы.
Детектор может быть реализован на микросхемах широко распространенной серии К155 и последующих ее модификаций серий 555, 1533 и им подобных.
Рассмотрим пример конкретной реализации детектора в устройстве восстановления число-импульсного телеметрического сигнала, искаженного помехой, например, для повышения достоверности передаваемой информации со сбрасываемого самолетного метеозонда. В качестве источника информации на метеозонде используется измерительный генератор, преобразующий медленно меняющуюся метеорологическую величину в частоту следования телеметрических импульсов. Так как метеозонд является устройством разового применения, то в качестве измерительного генератора используются невысокостабильные дешевые преобразователи, периоды следующих друг за другом импульсов которых могут отличаться, причем величина этого различия зависит от значения самого периода. Но в среднем такие генераторы обеспечивают необходимую точность преобразования.
При передаче по радиоканалу происходит воздействие помех на передаваемые телеметрические импульсы. Вследствие этого происходит периодическое подавление телеметрической информации. Для выявления моментов подавления телеметрических импульсов, период следования которых изменяется в последовательно принятых импульсах, применяется детектор последовательности кодов с допусками, определяемыми как значения старших разрядов принимаемого кода.
Устройство преобразует период следования телеметрических импульсов в код. Далее код поступает на детектор последовательности кодов с допусками. В случае приема последовательности кодов с допуском, не превышающим значения четырех старших разрядов принимаемого восьмиразрядного кода, что соответствует приему заданного числа импульсов с разбросом значений периодов их следования не более, чем на заданную величину, делается предположение, что принятые информационные импульсы не искажены помехой. На выходе детектора возникает сигнал, по которому код, находящийся на выходах регистра памяти, записывается в регистр генератора, управляемого кодом. На выходе этого генератора возникает последовательность импульсов, частота которых соответствует частоте телеметрического сигнала. В случае изменения телеметрической частоты частота генератора подстроится после приема подряд неискаженных телеметрических импульсов. В случае кратковременного исчезновения телеметрического сигнала, например, вследствие замираний в качестве связи, генератор будет продолжать генерировать "модельный" сигнал и сбой всей телеметрической системы не произойдет. Применение описанного устройства восстановления число-импульсного телеметрического сигнала позволяет повысить достоверность принимаемой телеметрической информации в уже изготовленных системах простым подключением его ко входу системы.
По сравнению с прототипом вышеописанный детектор последовательности кодов с допусками позволяет регистрировать коды, значения которых отличаются на заданную величину. Величина упомянутого отклонения может автоматически изменяться в зависимости либо от изменений условий функционирования всей системы, совместно с которой используется детектор, либо от значений принимаемых кодов. Это позволяет строить на базе заявленного решения устройства обнаружения резкого изменения сигнала, например, охранные или защитные устройства. Медленное изменение сигнала, описывающее нормальный ход технологического процесса или связанное с медленными изменениями окружающей среды, не приведут к срабатыванию системы. Но резкое изменение, связанное с выходом технологического процесса из-под контроля или со срабатыванием охранных датчиков, незамедлительно приведет в действие необходимые защитные устройства.

Claims (2)

1. Детектор последовательности кодов с допусками, содержащий регистр памяти, вход которого является входом устройства, и схему поразрядного сравнения двух кодов, входы и выходы которой соединены соответственно с входами и выходами регистра памяти, отличающийся тем, что в устройство введены инверторы, цифровые сумматоры, элементы ИСКЛЮЧАЮЩЕЕ ИЛИ и блок формирования кода допуска, при этом вход регистра памяти соединен с первым входом первого сумматора, а выход через инверторы соединен с вторым входом первого сумматора, информационный выход которого соединен с первыми входами элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, вторые входы которых объединены между собой и соединены с выходом переноса первого сумматора, а выходы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ соединены с первым входом второго сумматора, второй вход которого соединен с выходом блока формирования кода допуска, а выход переноса второго сумматора является выходом устройства.
2. Детектор по п. 1, отличающийся тем, что блок формирования кода допуска выполнен в виде постоянного запоминающего устройства, адресный вход которого соединен с выходом регистра памяти.
SU4948466 1991-06-25 1991-06-25 Детектор последовательности кодов с допусками RU2069890C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU4948466 RU2069890C1 (ru) 1991-06-25 1991-06-25 Детектор последовательности кодов с допусками

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU4948466 RU2069890C1 (ru) 1991-06-25 1991-06-25 Детектор последовательности кодов с допусками

Publications (1)

Publication Number Publication Date
RU2069890C1 true RU2069890C1 (ru) 1996-11-27

Family

ID=21580843

Family Applications (1)

Application Number Title Priority Date Filing Date
SU4948466 RU2069890C1 (ru) 1991-06-25 1991-06-25 Детектор последовательности кодов с допусками

Country Status (1)

Country Link
RU (1) RU2069890C1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР N 754408, кл. G 06 F7/04, 1980. Патент США N 4155071, кл. G 06 F 7/04, кл. 340 - 146.2, 1977. *

Similar Documents

Publication Publication Date Title
US4287596A (en) Data recovery system for use with a high speed serial link between two subsystems in a data processing system
US4392226A (en) Multiple source clock encoded communications error detection circuit
GB2243269A (en) Decoding binary-coded transmissions
US3369229A (en) Multilevel pulse transmission system
US3836956A (en) Method and apparatus for decoding biphase signals
GB1528329A (en) Framing in data bit transmission
EP0276445B1 (en) Method and apparatus for detecting transient errors
RU2069890C1 (ru) Детектор последовательности кодов с допусками
US4509164A (en) Microprocessor based digital to digital converting dataset
US4675545A (en) Wave shaping apparatus for eliminating pulse width distortion
US3898647A (en) Data transmission by division of digital data into microwords with binary equivalents
JP3252229B2 (ja) デジタル・データ送信システム
GB1521091A (en) Circuit arrangements for use in data transmission systems
US3749834A (en) System for processing slope and duration information contained in complex waveforms
US4771421A (en) Apparatus for receiving high-speed data in packet form
WO1981002654A1 (en) A method and apparatus for synchronizing a binary data signal
RU2291560C1 (ru) Декодер дифференциального сигнала кода rz
US3668643A (en) Data transmission system
US5072207A (en) Device for generating a signal for one-bit masking at the time of a dynamic comparison of a mesh of serial data with a reference
SU1322344A1 (ru) Устройство дл передачи и приема цифровой информации
JPH0710047B2 (ja) 零連誤り検出回路
SU785993A1 (ru) Декодирующее устройство
SU1596475A1 (ru) Устройство цикловой синхронизации
SU1417193A1 (ru) Устройство дл преобразовани последовательного кода в параллельный
SU836805A1 (ru) Устройство дл устранени "обратной работы