RU2059341C1 - Стереодекодер - Google Patents
Стереодекодер Download PDFInfo
- Publication number
- RU2059341C1 RU2059341C1 SU5041834A RU2059341C1 RU 2059341 C1 RU2059341 C1 RU 2059341C1 SU 5041834 A SU5041834 A SU 5041834A RU 2059341 C1 RU2059341 C1 RU 2059341C1
- Authority
- RU
- Russia
- Prior art keywords
- input
- output
- frequency
- switch
- frequency divider
- Prior art date
Links
Landscapes
- Stereo-Broadcasting Methods (AREA)
Abstract
Использование: радиотехника, прием стереопередач в системах с полярной модуляцией и пилот-тоном. Сущность изобретения: стереодекодер содержит суммарно-разностный декодер 1, корректирующий фильтр 2 и блок регенерации поднесущей частоты 3, выполненный в виде квадратора 4, фазового детектора 5, фильтра нижних частот 6, управляемого генератора 7, первого и второго делителей частоты на два 8 и 9, первого, второго, третьего и четвертого переключателей 10 - 13, фазового компаратора 14, ключа 15 и частотозадающей цепи 16. Переключение режимов работы стереодекодера позволяет декодировать комплексный стереосигнал обеих систем стереовещания: с пилот-тоном и с полярной модуляцией. 1 ил.
Description
Изобретение относится к радиотехнике и может быть использовано в радиоприемниках во всем радиовещательном диапазоне УКВ для приема стеpеофонических передач в системах с полярной модуляцией и пилот-тоном.
Известен вещательный стереофонический радиоприемник, содержащий последовательно соединенные УКВ-блок с усилителем высокой частоты, гетеродином, контуром гетеродина и смесителем, усилитель промежуточной частоты с частотным детектором и стереодекодер [1]
Однако стереодекодер (интегральная схема), входящий в состав вещательного стереофонического радиоприемника, предназначен для декодирования стереосигнала только одной системы стереофонического радиовещания.
Однако стереодекодер (интегральная схема), входящий в состав вещательного стереофонического радиоприемника, предназначен для декодирования стереосигнала только одной системы стереофонического радиовещания.
Наиболее близким к предлагаемому по технической сущности является стереодекодер, содержащий суммарно-разностный декодер, вход которого является входом стереодекодера, между выходами которого включен коppектирующий фильтр, и блок регенерации поднесущей частоты, выполненный в виде последовательно соединенных квадратора, фазового детектора, фильтра нижних частот, управляемого генератора и первого делителя частоты на два, первого переключателя, первый вход которого подключен к выходу первого делителя частоты на два, а выход является выходом блока регенерации поднесущей частоты и подключен к опорному входу суммарно-разностного декодера, и фазового компаратора, входы которого подключены соответственно к входу стереодекодера и выходу первого делителя частоты на два, а вход подключен к управляющему входу первого переключателя [2]
Однако известный стереодекодер обеспечивает прием станций в узком диапазоне частот (в части диапазона УКВ) только с полярной модуляцией.
Однако известный стереодекодер обеспечивает прием станций в узком диапазоне частот (в части диапазона УКВ) только с полярной модуляцией.
Технический эффект, который может быть обеспечен при осуществлении изобретения, заключается в том, что декодируется стереосигнал обеих систем стереовещания: с пилот-тоном и полярной модуляцией.
Для этого в стереодекодере, содержащем суммарно-разностный декодер, вход которого является входом стереодекодера, между выходами которого включен корректирующий фильтр, и блок регенерации поднесущей частоты, выполненный в виде последовательно соединенных квадратора, фазового детектора, фильтра нижних частот, управляемого генератора и первого делителя частоты на два, первого переключателя, первый вход которого подключен к выходу первого делителя частоты на два, а выход является выходом блока регенерации поднесущей частоты и подключен к опорному входу суммарно-разностного декодера, и фазового компаратора, входы которого подключены соответственно к входу стереодекодера и выходу первого делителя частоты на два, а выход подключен к управляющему входу первого переключателя, в блок регенерации поднесущей частоты введены второй переключатель, включенный между входом стереодекодера и входом квадратора, другой вход второго переключателя соединен с выходом квадратора, второй делитель частоты на два, вход которого подключен к инверсному выходу управляемого генератора, а синхронизирующий вход к выходу первого делителя частоты на два, третий переключатель, включенный между опорным входом фазового детектора и инверсным выходом управляемого генератора, другой вход третьего переключателя соединен с выходом второго делителя частоты на два, четвертый переключатель, включенный между инверсным выходом первого делителя частоты на два и вторым входом первого переключателя, другой вход четвертого переключателя соединен с выходом управляемого генеpатора, а также частотозадающая цепь и ключ, включенный между частотозадающей цепью и частотозадающим элементом управляемого генератора, при этом ключ, корректирующий фильтр, выполненный коммутируемым, и переключатели выполнены синхронно управляемыми.
На чертеже представлена структурная электрическая схема стереодекодера.
Стереодекодер содержит суммарно-разностный декодер 1, корректирующий фильтр 2 и блок регенерации поднесущей частоты 3, выполненный в виде квадратора 4, фазового детектора 5, фильтра нижних частот 6, управляемого генератора 7, первого и второго делителей частоты на два 8 и 9 соответственно, первого, второго, третьего и четвертого переключателей 10-13 соответственно, фазового компаpатора 14, ключа 15 и частотозадающей цепи 16.
Стереодекодер работает следующим образом.
Работа стереодекодера в положении переключателей I-III (cм. чертеж) соответствует декодированию комплексного стереосигнала с полярной модуляцией. При этом управляемый генератор 7 настроен на частоту 62,5 кГц, его инверсный выход задействован в петле фазовой автоподстройки частоты управляемого генератора 7, синхронизируемой сигналом поднесущей частоты (62,5 кГц) с выхода квадратора 4. Выход управляемого генератора 7 используется для декодирования стереосигнала. Для этого частота 62,5 кГц делится первым делителем 8 частоты на два. При этом устраняется неоднозначность фазы частоты 31,25 кГц с выхода первого делителя 8 частоты на два фазовым компаратором 14 и первым переключателем 10. Неоднозначность фазы появляется за счет квадратора 4. После синхронизации управляемого генератора 7 срабатывает фазовый компаратор 14, который выбирает с помощью первого переключателя 10 выход с синфазным сигналом с частотой 31,25 кГц из двух противофазных сигналов на выходах первого делителя 8 частоты на два путем сравнения фаз сигналов поднесущей 31,25 кГц на входе блока регенерации поднесущей частоты 3 и на одном из выходов первого делителя 8 частоты на два.
После этого суммарно-разностный декодер 1 переходит в режим декодирования комплексного стереосигнала. При этом на входах суммарно-разностного декодера 1 осуществляется коррекция разностного сигнала корректирующим фильтром 2, который устраняет искажения, внесенные в разностный сигнал на передающей стороне.
Работа стереодекодера в положении переключателей I-II соответствует декодированию комплексного стереосигнала с пилот-тоном.
При этом управляемый генератор 7 с помощью ключа 15 и частотозадающей цепи 16 переключается на работу с частотой 38 кГц. Инверсный выход управляемого генератора 7 используется в петле автоподстройки частоты управляемого генератора 7, синхронизируемой сигналом 19 кГц, поступающим на вход фазового детектоpа 5, минуя квадратор 4. Выход управляемого генератора используется для подачи синхронного напряжения с частотой 38 кГц на суммарно-разностный декодер 1, где и осуществляется декодирование комплексного стереосигнала. При этом корректирующий фильтр 2 отключается.
Второй делитель частоты на два работает в фазосдвигающем режиме, причем синхронизирующий вход его подключен к выходу первого делителя 8 частоты на два, благодаря этому сигналы на выходах делителей частоты на два имеют равные частоты 19 кГц, но сдвинуты по фазе на 90о.
Таким образом, стереодекодер декодирует сигналы обеих систем стереовещания с пилот-тоном и с полярной модуляцией во всем радиовещательном диапазоне УКВ.
Claims (1)
- СТЕРЕОДЕКОДЕР, содержащий суммарно-разностный декодер, вход которого является входом стереодекодера, между выходами которого включен корректирующий фильтр, и блок регенерации поднесущей частоты, выполненный в виде последовательно соединенных квадратора, фазового детектора, фильтра нижних частот, управляемого генератора и первого делителя частоты на два, первого переключателя, первый вход которого подключен к выходу первого делителя частоты на два, а выход является выходом блока регенерации поднесущей частоты и подключен к опорному входу суммарно-разностного декодера, и фазового компаратора, входы которого подключены соответственно к входу стереодекодера и выходу первого делителя частоты на два, а выход подключен к управляющему входу первого переключателя, отличающийся тем, что в блок регенерации поднесущей частоты введены второй переключатель, включенный между входом стереодекодера и входом квадратора, другой вход второго переключателя соединен с выходом квадратора, второй делитель частоты на два, вход которого подключен к инверсному выходу управляемого генератора, а синхронизирующий вход к выходу первого делителя частоты на два, третий переключатель, включенный между опорным входом фазового детектора и инверсным выходом управляемого генератора, другой вход третьего переключателя соединен с выходом второго делителя частоты на два, четвертый переключатель, включенный между инверсным выходом первого делителя частоты на два и вторым входом первого переключателя, другой вход четвертого переключателя соединен с выходом управляемого генератора, а также частотозадающая цепь и ключ, включенный между частотозадающей цепью и частотозадающим элементом управляемого генератора, при этом ключ, корректирующий фильтр, выполненный коммутируемым, и переключатели выполнены синхронно управляемыми.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU5041834 RU2059341C1 (ru) | 1992-05-13 | 1992-05-13 | Стереодекодер |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU5041834 RU2059341C1 (ru) | 1992-05-13 | 1992-05-13 | Стереодекодер |
Publications (1)
Publication Number | Publication Date |
---|---|
RU2059341C1 true RU2059341C1 (ru) | 1996-04-27 |
Family
ID=21604032
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU5041834 RU2059341C1 (ru) | 1992-05-13 | 1992-05-13 | Стереодекодер |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU2059341C1 (ru) |
-
1992
- 1992-05-13 RU SU5041834 patent/RU2059341C1/ru active
Non-Patent Citations (1)
Title |
---|
1. Кононович Л.М. Современный радиовещательный приемник. М.: РиС, 1986, с.71-72. 2. Микросхемы интегральные К174ХА35 АДБК. 432260.129 ТУ, утверждены 26.03.92 (технические условия). * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5507024A (en) | FM data-system radio receiver | |
JPS5555639A (en) | Demodulation system of multiplex modulation wave | |
GB2070897B (en) | Receivers suitable for use in remotelyoperable switching devices and data transmission systems | |
NO782914L (no) | Mottaker for kompatible am stereo-signaler | |
US5001757A (en) | FM stereo tone detector | |
KR970007985B1 (ko) | 직접 혼합 동기 am 수신기 | |
RU2059341C1 (ru) | Стереодекодер | |
US20020140515A1 (en) | Method and circuitry for demodulating a radio data system (RDS) signal | |
US4232189A (en) | AM Stereo receivers | |
CA1259661A (en) | Am stereo signal decoder | |
US4535470A (en) | AM stereo decoder for multiple coding systems | |
JPS6033014B2 (ja) | ラジオ放送方式に用いる受信機 | |
JP2752388B2 (ja) | Rds受信機におけるデータ復調回路 | |
KR890004821B1 (ko) | 위상 고정회로를 이용한 위성 방송용 오디오 튜우닝 회로 | |
KR820001531B1 (ko) | 무선방송 시스템용 수신기 | |
JPS6387052A (ja) | Fm多重放送受信機におけるデ−タ復調回路 | |
GB9116051D0 (en) | Am receiver system | |
JPS6387039A (ja) | デイジタルpll回路のロツク検出回路 | |
JP3827381B2 (ja) | Pll周波数シンセサイザ | |
JPS62206929A (ja) | ラジオデ−タ復調回路 | |
JPS62136152A (ja) | 同期検波回路 | |
KR820001333B1 (ko) | 양립식 am스테레오 신호수신기 | |
JPH0771050B2 (ja) | 副搬送波同期回路 | |
JPH02121425A (ja) | ステレオ復調回路 | |
JPS584498B2 (ja) | 受信装置 |