RU2029436C1 - Устройство для преобразования числа в квадратические остатки - Google Patents

Устройство для преобразования числа в квадратические остатки Download PDF

Info

Publication number
RU2029436C1
RU2029436C1 SU5044401A RU2029436C1 RU 2029436 C1 RU2029436 C1 RU 2029436C1 SU 5044401 A SU5044401 A SU 5044401A RU 2029436 C1 RU2029436 C1 RU 2029436C1
Authority
RU
Russia
Prior art keywords
modulo
input
output
register
adder
Prior art date
Application number
Other languages
English (en)
Inventor
Александр Анатольевич Оленев
Николай Иванович Червяков
Игорь Викторович Горлачев
Сергей Владимирович Федорцов
Original Assignee
Александр Анатольевич Оленев
Николай Иванович Червяков
Игорь Викторович Горлачев
Сергей Владимирович Федорцов
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Александр Анатольевич Оленев, Николай Иванович Червяков, Игорь Викторович Горлачев, Сергей Владимирович Федорцов filed Critical Александр Анатольевич Оленев
Priority to SU5044401 priority Critical patent/RU2029436C1/ru
Application granted granted Critical
Publication of RU2029436C1 publication Critical patent/RU2029436C1/ru

Links

Images

Landscapes

  • Error Detection And Correction (AREA)

Abstract

Изобретение относится к вычислительной технике и может быть использовано для сопряжения вычислительных устройств, функционирующих в системе остаточных классов, а также в составе средств передачи, использующих модулярные коды. Устройство для преобразования числа в квадратические остатки содержит два преобразователя 1, 2 по модулю, сумматор 5 и вычитатель 6, соединенные между собой функционально. 2 ил.

Description

Изобретение относится к вычислительной технике и может быть использовано для сопряжения вычислительных устройств, функционирующих в системе остаточных классов, а также в составе средств передачи, использующих модулярные коды.
Известно устройство для вычисления остатка по модулю, содержащее входной регистр, блок умножения на константу по модулю, регистры, сумматор по модулю, коммутаторы и блоки свертки по модулю.
Недостатком известного устройства является невозможность работы с комплексными данными.
В основу предлагаемого устройства положено следующее. Известно, что для предоставления чисел в виде квадратических остатков необходимо произвести следующие операции:
Z = xi + jyi; (1)
Z = (W, W*), (1.1) где W = (xi + σ iyi) mod pi; (2)
W* = (xi - σ i yi) mod pi, (3) где σ i 2 = -1mod pi и pi = 4n + 1, так как pi = 2n+1, где n - четное, и
Figure 00000002
σ
Figure 00000003
pi =
Figure 00000004
2
Figure 00000005
pi, отсюда σ i = 2n/2 (4)
Выше приведенные формулы позволяют воспользоваться следующим алгоритмом нахождения квадратических остатков.
Двоичное k-разрядное число х может быть разделено на l групп по n разрядов, где n - четное и равно степени pk = 2n+1. Тогда число х по модулю может быть представлено как
Figure 00000006
X
Figure 00000007
=
Figure 00000008
ao+a1+a2+ ... +a
Figure 00000009
где а0, а1, а2,...,аl - группы по n разрядов младших разрядов числа Х и т.д.
Кодопреобразователь преобразует n разрядов таким образом, чтобы на его выходе была реализована функция дополнения числа до нужного модуля, т.е.
аi-1 1 = pk - ai, где i = 2,4,6,8,...,l ±1, (6) где ai-1 - n разрядов числа х.
Таким образом, выражения (5) и (6) позволяют реализовать на сумматоре по модулю с использованием регистра для хранения результата предыдущего действия устройство для получения остатка по модулю.
Умножение на 2n/2 или σ i легко организовать, произведя сдвижку мнимой части Yi в многофункциональном регистре.
Таким образом, для получения квадратических остатков необходимо ввести дополнительный блок для получения остатка по модулю 2n+1, обеспечивающий получение комплексной части остатка, а также сумматор и вычитатель по модулю 2n+1, что обеспечивает получение "действительной" и "мнимой" частей по данному модулю.
Существенными отличительными признаками изобретения являются введенный второй блок для получения остатка по модулю 2n+1, преобразователь прямого кода в дополнительный, сумматор, вычислитель, а также связи между ними.
На фиг.1 приведена схема устройства для преобразования числа в квадратические остатки; на фиг. 2 - схема преобразователя по модулю 2n+1.
Устройство содержит два преобразователя 1 и 2 по модулю 2n+1, сумматор 5, вычитатель 6 и группу тактовых входов. Вход 3 является соответственно входом действительной части числа, а вход 4 - мнимой части числа, которые подключены соответственно к входам преобразователей 1 и 2. Сумматор 5 и вычитатель 6 являются известными функциональными элементами, к которым подключены соответственно выходы 7 и 8 устройства.
На фиг. 2 входные регистры 11.1 и 11.2 функционально известные элементы. Выводы младших n разрядов входного регистра подключены к сумматору 13.1 (13.2) по модулю 2n+1, выводы младших разрядов с n-1-го по 2n-й входного регистра подключены к функционально известному преобразователю 12.1 (12.2) прямого кода в дополнительный, выходы n+1 которого подключены к сумматору 13.1 (13.2) по модулю 2n+1. Последний является функционально известным элементом комбинационного типа. Выходы сумматора по модулю 2n+1 подключены к входам выходного регистра 14.1 (14.2), а его выходы подключены к входам сумматора и подаются на входы сумматора и вычитателя.
Тактовые входы 9.1 являются входами разрешения сдвига регистров 11.1 и 11.2 , тактовый вход 9.2 соединен с выходным регистром 14.1 (14.2), а тактовый вход 9.3 является входом разрешения сдвига регистра 11.2.
Устройство работает следующим образом.
В исходном состоянии в регистре 11.1 находится код действительной части преобразуемого числа х, поступающего по входу 3, регистр 14.1 обнулен. В регистре 11.2 находится код мнимой части преобразуемого числа х, поступающего по входу 4, регистр 14.2 обнулен. На первом такте по входу 9.3 подается тактовый импульс, осуществляющий сдвиг кода мнимой части числа х влево, что соответствует умножению числа на 2n/2. Затем по входу 9.1 поступает тактовый импульс, который сдвигает действительную и мнимую части числа А0, определяемого n младшими разрядами преобразуемого числа х, и поступает соответственно на сумматоры 13.1 (13.2) по модулю 2n+1. Затем число А1, определяемое n вторыми разрядами числа х подается на преобразователь прямого кода в дополнительный, а с его выходов на вторые входы сумматоров 13.1 (13.2) по модулю 2n+1 поступает код дополнения числа до модуля pk. Таким образом, по окончании переходных процессов на выходе сумматоров имеют
Figure 00000010
Figure 00000011
Figure 00000012

Результат суммирования записывается в момент поступления импульса по входу 9.2 в регистры 14.1 (14.2). С выходов сумматоров 13.1 (13.2) преобразуемое число поступает на выходные регистры 14.1 (14.2). На втором такте преобразования в момент поступления импульса по входу 9.1 содержимое регистров 11.1 (11.2) сдвигается на 2n разрядов влево, и цикл повторяется с добавлением результата предыдущего суммирования, подаваемого с выходных регистров 14.1 (14.2). Их выходы 10.1 (10.2) являются выходами преобразователей по модулю 2n+1. Окончательный результат преобразования l Х l+ р поступает с выходов 10.1 (10.2) регистров 14.1 (14.2) на входы сумматора 5 и вычитателя 6, выходы 7 и 8 которых являются выходами устройства.
Преимущества предлагаемого устройства по сравнению с базовым объектом. Вводя второй блок по вычислению остатка по модулю 2n+1, имеют возможность получать действительную и мнимую части числа в квадратической форме путем ввода мнимой части комплексного числа во второе устройство по вычислению остатка по модулю 2n+1. Это достигнуто тем, что тактовый импульс, идущий с входа 9.3, осуществляют дополнительный сдвиг мнимой части, находящейся во входном регистре 11.2, что соответствует умножению на 2n/2 и позволяет производить операции с комплексными числами.

Claims (1)

  1. УСТРОЙСТВО ДЛЯ ПРЕОБРАЗОВАНИЯ ЧИСЛА В КВАДРАТИЧЕСКИЕ ОСТАТКИ, содержащее первый блок преобразования числа по модулю, в состав которого входят входной и выходной регистры и накапливающий сумматор по модулю, выход которого соединен с информационным входом выходного регистра, а первый вход разрешения сдвига информации входного регистра и вход разрешения записи выходного регистра первого блока преобразования числа по модулю являются соответственно первым и вторым тактовыми входами устройства, отличающееся тем, что в него введены второй блок преобразования числа по модулю, сумматор по модулю и вычитатель по модулю, причем в каждый блок преобразования числа по модулю введен преобразователь прямого кода в дополнительный, с первого по n-й выходные разряды входного регистра блока преобразования числа по модулю соединены с первым входом накапливающего сумматора по модулю, второй вход которого соединен с выходом преобразователя прямого кода в дополнительный, вход которого соединен с (n+1)-го по 2 n-й выходными разрядами входного регистра, второй вход разрешения сдвига информации которого является третьим тактовым входом устройства, четвертый и пятый тактовые входы которого соединены соответственно с входом разрешения записи выходного регистра и первым входом разрешения сдвига информации входного регистра второго блока преобразования числа по модулю, выходы выходных регистров первого и второго блоков преобразования числа по модулю соединены с третьими входами соответствующих накапливающих сумматоров по модулю и являются выходами первого и второго блоков преобразования числа по модулю, выход первого преобразователя числа по модулю соединен с первыми входами сумматора по модулю и вычитателя по модулю, выход второго преобразователя числа по модулю соединен с вторыми входами сумматора по модулю и вычитателя по модулю , выходы которых являются выходами устройства.
SU5044401 1992-05-27 1992-05-27 Устройство для преобразования числа в квадратические остатки RU2029436C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU5044401 RU2029436C1 (ru) 1992-05-27 1992-05-27 Устройство для преобразования числа в квадратические остатки

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU5044401 RU2029436C1 (ru) 1992-05-27 1992-05-27 Устройство для преобразования числа в квадратические остатки

Publications (1)

Publication Number Publication Date
RU2029436C1 true RU2029436C1 (ru) 1995-02-20

Family

ID=21605341

Family Applications (1)

Application Number Title Priority Date Filing Date
SU5044401 RU2029436C1 (ru) 1992-05-27 1992-05-27 Устройство для преобразования числа в квадратические остатки

Country Status (1)

Country Link
RU (1) RU2029436C1 (ru)

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР N 1156058, кл. H 03M 7/18, 1984. *
Авторское свидетельство СССР N 1417192, кл. H 03M 7/18, 1987. *

Similar Documents

Publication Publication Date Title
JP3000325B2 (ja) 有限インパルス応答デジタル・フィルタ
US4347580A (en) Array convolver/correlator
Waser High-speed monolithic multipliers for real-time digital signal processing
US6370556B1 (en) Method and arrangement in a transposed digital FIR filter for multiplying a binary input signal with tap coefficients and a method for designing a transposed digital filter
US5349551A (en) Device for and method of preforming an N-bit modular multiplication in approximately N/2 steps
GB2247330A (en) Absolute value arithmetic circuit
Premkumar A formal framework for conversion from binary to residue numbers
US5235538A (en) Semiconductor operation device with memory for storing operation codes connected from coefficients prior to performing an operation on an input signal
US6745219B1 (en) Arithmetic unit using stochastic data processing
RU2029436C1 (ru) Устройство для преобразования числа в квадратические остатки
RU2348965C1 (ru) Вычислительное устройство
Lim et al. A modular approach to the computation of convolution sum using distributed arithmetic principles
RU2012137C1 (ru) Устройство для формирования остатка по произвольному модулю от числа
RU2012136C1 (ru) УСТРОЙСТВО ДЛЯ ВЫЧИСЛЕНИЯ КВАДРАТИЧЕСКИХ ОСТАТКОВ ПО МОДУЛЮ 2n+1
RU2029435C1 (ru) Комбинационный рекуррентный формирователь остатков
SU1667059A2 (ru) Устройство дл умножени двух чисел
JPS5841532B2 (ja) セキワケイサンカイロ
SU1756887A1 (ru) Устройство дл делени чисел в модул рной системе счислени
RU2097828C1 (ru) Программируемый цифровой фильтр
RU2020757C1 (ru) Устройство для вычисления квадратических остатков по модулю
RU2032934C1 (ru) Сумматор по модулю p
US4584562A (en) Method of residue to analog conversion
SU750478A1 (ru) Преобразователь целых двоично- дес тичных чисел в двоичные
RU1817091C (ru) Устройство дл умножени чисел
GB2179770A (en) Method and digital circuit for fixed coefficient serial multiplication