RU2019046C1 - Устройство для цикловой синхронизации - Google Patents

Устройство для цикловой синхронизации Download PDF

Info

Publication number
RU2019046C1
RU2019046C1 SU5039370A RU2019046C1 RU 2019046 C1 RU2019046 C1 RU 2019046C1 SU 5039370 A SU5039370 A SU 5039370A RU 2019046 C1 RU2019046 C1 RU 2019046C1
Authority
RU
Russia
Prior art keywords
output
input
clock
signal
register
Prior art date
Application number
Other languages
English (en)
Inventor
Г.П. Абугов
Б.Ш. Кордонский
А.А. Силкин
Original Assignee
Центральный Научно-Исследовательский Институт Связи
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Центральный Научно-Исследовательский Институт Связи filed Critical Центральный Научно-Исследовательский Институт Связи
Priority to SU5039370 priority Critical patent/RU2019046C1/ru
Application granted granted Critical
Publication of RU2019046C1 publication Critical patent/RU2019046C1/ru

Links

Images

Landscapes

  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

Использование: в технике электрической связи, в частности в устройствах для цикловой синхронизации, а также в цифровых системах коммутации. Сущность изобретения: устройство содержит опознаватель 1 циклового синхросигнала, анализатор 2 совпадения сигнала, вход 3 устройства, блок 4 выделения тактовой частоты, распределитель 5 импульсов, выход 6 устройства, триггер 7, первый, второй и третий элементы И 8,9,10, элемент ИЛИ 11, регистр 12. Цель изобретения - сокрашение времени поиска синхросигнала. 2 ил.

Description

Изобретение относится к технике электрической связи, в частности к устройствам для цикловой синхронизации, и может найти применение в цифровых системах коммутации.
Цель изобретения - сокращение времени поиска синхросигнала.
На фиг. 1 представлена структурная электрическая схема устройства для цикловой синхронизации; на фиг.2 - структурная электрическая схема анализатора совпадения сигналов.
Устройство для цикловой синхронизации содержит опознаватель 1 циклового синхросигнала, анализатор 2 совпадения сигнала, вход 3 устройства, блок 4 выделения тактовой частоты, распределитель 5 импульсов, выход 6 устройства, триггер 7, первый, второй и третий элементы И 8,9,10, элемент ИЛИ 11, регистр 12. Анализатор 2 совпадения сигнала содержит первый и второй триггеры 13, 14, резисторы 15, 16, диод 17, конденсатор 18.
Устройство реализует последовательный метод поиска циклового синхросигнала, так как осуществляет поочередный анализ принимаемого сигнала на каждой тактовой позиции, на которых заподозрено наличие синхросигнала. Однако время анализа одной тактовой позиции используется для предварительной проверки нескольких последующих позиций, что позволяет в несколько раз сократить количество анализируемых позиций и соответственно уменьшить время поиска синхронизма.
Из принимаемого по входу 3 сигнала блок 4 выделяет тактовую частоту. Распределитель 5, работая в режиме деления этой частоты, формирует импульс на одной из тактовых позиций за период циклового синхросигнала, который выводится на выход 6 устройства и в режиме установившегося синхронизма совпадает с позицией принимаемого синхросигнала, который выделяется опознавателем 1.
В режиме поиска импульс с шины 6 через элемент И 8, воздействуя на вход запрета счета, останавливает распределитель 5, который остается в таком положении, пока опознаватель 1 не фиксирует появление на входной шине 3 устройства сигнала, подобного синхросигналу. Выходной сигнал опознавателя 1 через элемент ИЛИ 11 запирает элемент И 8, разрешая распределителю 5 продолжать деление тактовой частоты. Таким образом, непрерывная работа распределителя 5 устанавливается только при совмещении его выходного импульса с позицией регулярно появляющегося сигнала на выходе опознавателя 1.
Регулярность появления этого сигнала на выбранной распределителем 5 тактовой позиции анализируется анализатором 2 совпадения сигналов, который подсчитывает число подтверждений и неподтверждений синхронизма.
Анализатор 2 совпадения сигналов работает следующим образом.
На вход D триггера 13 поступают отклики опознавателя 1 при появлении на шине 3 сигнала, подобного синхросигналу. При совпадении отклика с тактовым импульсом на входе С триггер 13 выдает на выход положительный импульс, затянутый на период тч, т.е. период повторения сигнала цикловой синхронизации. Выходные импульсы триггера 13 заряжают конденсатор 18 через резистор 16. При отсутствии импульсов конденсатор 18 разряжается через резисторы 15 и 16. При наличии синхронизма, когда импульсы на входе триггера 13 поступают регулярно, конденсатор 18 заряжается и при некотором пороговом значении напряжения на нем включает триггер 14, выходной сигнал которого (логическая "1") свидетельствует о наличии синхронизма. При сравнительно редких сбоях импульсов на входе 1 за счет помех конденсатор 18 разрядиться не успевает и выходной сигнал триггера 14 не меняется и поддерживает элемент И 8 в закрытом состоянии.
Таким образом, зафиксировав синхронизм, анализатор 2 совпадения сигналов выдает сигнал, запирающий элемент И 8 и запрещающий остановку распределителя 5 при случайных сбоях и в принимаемом сигнале.
Для уменьшения времени поиска синхросигнала в устройство введен дополнительный регистр 12, на информационный вход которого через элементы 11 и 9 подаются сигналы опознавателя 1. На тактовый вход регистра 12 поступает пачка импульсов, формируемая триггером 7 и элементом И 10. Триггер 7 включается импульсом на шине 6, определяющим положение первого импульса пачки, а сбрасывается дополнительным сигналом от распределителя, так что число импульсов в пачке равно емкости регистра. При этом в регистре 12 вписываются и за счет обратной связи через элемент ИЛИ 11 запоминаются в нем сигналы неподтверждения синхронизма на тактовых позициях, следующих за импульсом на шине 6. При поиске синхронизма выходной сигнал элемента ИЛИ 11 не запирает элемент И 8 и, следовательно, не запрещает остановку распределителя 5 не только при сигнале неподтверждения от опознавателя 1, но и в случае, если такое неподтверждение на данной тактовой позиции зафиксировано ранее регистром 12.
Обнуление регистра 12 производится с помощью элемента И 9 при фиксации синхронизма анализатором 2 совпадения сигналов на всех рабочих позициях регистра, а на позиции синхросигнала - импульсом на шине 6.
В режиме поиска при обнуленном регистре 12 вероятность остановки распределителя 5 на очередной тактовой позиции равна вероятности появления синхросигнала в принимаемом потоке. При однобитном синхросигнале вероятность остановки на каждой тактовой позиции равна 1/2. При работающем регистре вероятность остановки на первой позиции - 1/2, на второй 1/8, на третьей 1/32, и т.д. Поэтому использование сдвигового регистра на 8-16 разрядов уменьшает время поиска синхронизма в 5-10 раз.

Claims (1)

  1. УСТРОЙСТВО ДЛЯ ЦИКЛОВОЙ СИНХРОНИЗАЦИИ, содержащее опознаватель циклового синхросигнала, вход которого соединен с входом блока выделения тактовой частоты и является входом устройства, а также анализатор совпадения сигналов и распределитель импульсов, первый выход которого подключен к тактовому входу анализатора совпадения сигналов и является выходом устройства, при этом выход опознавателя циклового синхросигнала подключен к информационному входу анализатора совпадения сигналов, отличающееся тем, что введены первый, второй и третий элементы И, триггер, регистр и элемент ИЛИ, к первому и второму входам которого подключены выходы соответственно опознавателя циклового синхросигнала и регистра, к информационному и тактовому входам которого подключены выходы соответственно второго и третьего элементов И, при этом выход анализатора совпадения сигналов подключен к первым входам первого и второго элементов И, к вторым входам которых, а также к первому входу триггера подключен первый выход распределителя импульсов, к входу остановки которого подключен выход первого элемента И, а второй выход распределителя импульсов подключен к второму входу триггера, выход которого и выход блока выделения тактовой частоты подключены соответственно к второму и первому входам третьего элемента И, причем выход элемента ИЛИ подключен к третьим входам первого и второго элементов И.
SU5039370 1992-02-24 1992-02-24 Устройство для цикловой синхронизации RU2019046C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU5039370 RU2019046C1 (ru) 1992-02-24 1992-02-24 Устройство для цикловой синхронизации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU5039370 RU2019046C1 (ru) 1992-02-24 1992-02-24 Устройство для цикловой синхронизации

Publications (1)

Publication Number Publication Date
RU2019046C1 true RU2019046C1 (ru) 1994-08-30

Family

ID=21602821

Family Applications (1)

Application Number Title Priority Date Filing Date
SU5039370 RU2019046C1 (ru) 1992-02-24 1992-02-24 Устройство для цикловой синхронизации

Country Status (1)

Country Link
RU (1) RU2019046C1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Гитлиц М.В. и Лев А.Ю. Теоретические основы многоканальной связи, М.; Радио и связь, 1985, с. 159 - 166, рис.84. *

Similar Documents

Publication Publication Date Title
RU2019046C1 (ru) Устройство для цикловой синхронизации
RU2072627C1 (ru) Селектор псевдослучайной последовательности импульсов
SU1653165A1 (ru) Устройство контрол телеметрических параметров объекта
SU1350838A1 (ru) Анализатор состо ний приемника цикловой синхронизации
SU1734234A2 (ru) Устройство дл обнаружени движущихс объектов
SU892688A1 (ru) Селектор импульсов
SU980301A1 (ru) Резервированный генератор
RU2076455C1 (ru) Селектор импульсов заданной кодовой комбинации
SU1683181A1 (ru) Цифровой приемник дельта-модулированных сигналов многочастотных кодов
SU601757A1 (ru) Оперативное запоминающее устройство
SU1205193A1 (ru) Устройство дл защиты пам ти при отключении питани
SU1660154A1 (ru) Устройство для регистрации и формирования импульсов
SU1141583A1 (ru) Стартстопное приемное устройство
SU1193656A1 (ru) Устройство дл ввода информации
SU1730713A1 (ru) Цифровой частотный детектор
SU1287268A1 (ru) Селектор импульсной последовательности
SU1059594A1 (ru) Устройство дл контрол числа циклов работы оборудовани
SU1635266A1 (ru) Устройство дл контрол дискретных каналов
SU1709542A1 (ru) Устройство дл детектировани ошибок
SU1417173A2 (ru) Фазоимпульсный дискриминатор
SU1674387A1 (ru) Устройство дл определени достоверности передачи дискретной информации
SU1267352A1 (ru) Измеритель скважности импульсной последовательности
SU1042184A1 (ru) Резервированное пересчетное устройство
SU485392A1 (ru) Цифровой временной дискриминатор
SU1112377A1 (ru) Устройство дл определени веро тностных характеристик фазы случайного сигнала

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20070225