RU2018206C1 - Приемник сигналов с частотной манипуляцией - Google Patents

Приемник сигналов с частотной манипуляцией Download PDF

Info

Publication number
RU2018206C1
RU2018206C1 SU4772351A RU2018206C1 RU 2018206 C1 RU2018206 C1 RU 2018206C1 SU 4772351 A SU4772351 A SU 4772351A RU 2018206 C1 RU2018206 C1 RU 2018206C1
Authority
RU
Russia
Prior art keywords
output
input
decoder
frequency
clock
Prior art date
Application number
Other languages
English (en)
Inventor
В.В. Зеленевский
А.В. Николаев
Original Assignee
Серпуховское высшее военное командно-инженерное училище ракетных войск
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Серпуховское высшее военное командно-инженерное училище ракетных войск filed Critical Серпуховское высшее военное командно-инженерное училище ракетных войск
Priority to SU4772351 priority Critical patent/RU2018206C1/ru
Application granted granted Critical
Publication of RU2018206C1 publication Critical patent/RU2018206C1/ru

Links

Images

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

Приемник содержит: полосовые фильтры 1 и 2, квадратичные детекторы 3 и 4, вычитатель 5, блок тактовой синхронизации 6, декодеры 7 и 10, цифровой коммутатор 8, делитель тактовой частоты 9, блок анализа 11. 1 - 3 - 5 - 6 - 7 - 11, 2 - 4 - 5 - 7 - 9 - 11, 5 - 8 - 10 - 11, 6 - 8, 6 - 9 - 11, 6 - 10, 7 - 8. 3 ил.

Description

Изобретение относится к радиотехнике.
Цель изобретения - повышение достоверности принимаемой информации.
На фиг. 1 изображена структурная электрическая схема предложенного приемника; на фиг. 2 - схема цифрового коммутатора; на фиг. 3 - схема блока анализа.
Приемник содержит первый 1 и второй 2 полосовые фильтры, первый 3 и второй 4 квадратичные детекторы, вычитатель 5, блок 6 тактовой синхронизации, первый декодер 7, цифровой коммутатор 8, делитель 9 тактовой частоты, второй декодер 10, блок 11 анализа.
Цифровой коммутатор 8 содержит ключ 12, регистр 13 сдвига, элемент ИЛИ 14. Блок 11 анализа содержит элементы И 15-18, инверторы 19-22, элементы И 23-30, элемент ИЛИ-НЕ 31.
Приемник работает следующим образом.
Принятый сигнал единичной или нулевой посылки с возможными помехами поступает на полосовые фильтры 1 и 2. Квадратичные детекторы 3 и 4 выделяют квадраты огибающих смеси полезного сигнала и помех, анализируя которые вычитатель 5 формирует последовательность импульсов для запуска блока 6. Одновременно импульсы с вычитателя 5 поступают на первый декодер 7 для последующего декодирования и цифровой коммутатор 8. Для обозначения начала и конца кодовой комбинации (цикловая синхронизация), имеющей длину n, тактовые импульсы поступают на делитель 9, коэффициент деления которого равен n. На установочный вход делителя 9 поступает сигнал коррекции его фазы в процессе работы. Этот сигнал коррекции фазы формируется в решающей схеме декодера 7, которая подключается к выходам корреляторов. Так как отклик на выходе коррелятора, согласованного с принимаемой кодовой комбинацией, превосходит в n раз уровень, создаваемый элементом сигнала, то решающая схема может иметь порог срабатывания, превышающий уровень сигнала, создаваемого единичным элементом, в несколько раз и тем самым будет автоматически выноситься решение с моментах окончания принимаемых кодовых комбинаций, который будет устанавливать делитель 9 в нулевое состояние, тем самым будет осуществляться корректировка фазы делителя 9.
Выделенная кодовая комбинация длины декодируется по методу максимального правдоподобия в декодере 7, укороченная на два символа цифровым коммутатором 8 эта комбинация декодируется по максимуму правдоподобия декодером 10.
Метод декодирования по максимуму правдоподобия в своей сущности предполагает наличие в памяти декодеров всего ансамбля разрешенных кодовых комбинаций, параллельное поразрядное сравнение в процессе приема принимаемой комбинации со всеми разрешенными и вынесение решения в пользу той разрешенной комбинации, которая имеет наибольшее совпадение с принимаемой. В случае, если несколько разрешенных комбинаций в одинаковой степени совпадут с принимаемой комбинацией, т.е. на выходе хотя бы одного из декодеров 7 и 10 несколько максимумов и они выносят решение об обнаруженной ошибке, в предлагаемом устройстве введенный блок 11 анализа производит поиск однозначных по номеру максимумов в обоих декодерах 7 и 10 и выносит решение в пользу разрешенной комбинации под этим же номером, тем самым исключая потерю информации.

Claims (1)

  1. ПРИЕМНИК СИГНАЛОВ С ЧАСТОТНОЙ МАНИПУЛЯЦИЕЙ, содержащий последовательно соединенные первый полосовой фильтр и первый квадратичный детектор, последовательно соединенные второй полосовой фильтр и второй квадратичный детектор, причем входы первого и второго полосовых фильтров являются входом приемника, вычитатель, входы которого соединены с выходами квадратичных детекторов, а выход вычитателя соединен с первым входом первого декодера и с входом блока тактовой синхронизации, выход которого соединен с первыми входами делителя тактовой частоты и второго декодера, а также с вторым входом первого декодера, первый выход которого соединен с вторым входом делителя тактовой частоты, отличающийся тем, что, с целью повышения достоверности принимаемой информации, введены цифровой коммутатор и блок анализа, причем выход вычитателя соединен с первым входом цифрового коммутатора, второй вход которого соединен с выходом блока тактовой синхронизации, а третий вход - с первым выходом первого декодера, выход цифрового коммутатора соединен с вторым входом второго декодера, выход которого соединен с первым входом блока анализа, второй и третий входы которого соединены соответственно с вторым выходом первого декодера и выходом делителя тактовой частоты, выход блока анализа является выходом приемника.
SU4772351 1989-12-22 1989-12-22 Приемник сигналов с частотной манипуляцией RU2018206C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU4772351 RU2018206C1 (ru) 1989-12-22 1989-12-22 Приемник сигналов с частотной манипуляцией

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU4772351 RU2018206C1 (ru) 1989-12-22 1989-12-22 Приемник сигналов с частотной манипуляцией

Publications (1)

Publication Number Publication Date
RU2018206C1 true RU2018206C1 (ru) 1994-08-15

Family

ID=21486292

Family Applications (1)

Application Number Title Priority Date Filing Date
SU4772351 RU2018206C1 (ru) 1989-12-22 1989-12-22 Приемник сигналов с частотной манипуляцией

Country Status (1)

Country Link
RU (1) RU2018206C1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2589360C1 (ru) * 2015-03-06 2016-07-10 Федеральный научно-производственный центр акционерное общество "Научно-производственное объединение "Марс" Способ приема многочастотного манипулированного цифрового сигнала

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР N 1584116 кл. H 04L 25/38, 1988. *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2589360C1 (ru) * 2015-03-06 2016-07-10 Федеральный научно-производственный центр акционерное общество "Научно-производственное объединение "Марс" Способ приема многочастотного манипулированного цифрового сигнала

Similar Documents

Publication Publication Date Title
IL50913A (en) Detector of digital phrases
US4755983A (en) Dedicated message matched filter
RU2018206C1 (ru) Приемник сигналов с частотной манипуляцией
US4253188A (en) Clock synchronization for data communication receiver
US4088957A (en) Method and apparatus for synchronously detecting a differentially encoded carrier signal
GB2286951A (en) Digital FSK receiver using double zero-crossing detection
WO1982004515A1 (en) Bit synchronization adjuster
SU1584116A1 (ru) Приемник сигналов с частотной манипул цией
SU1424132A2 (ru) Устройство дл передачи и приема псевдослучайных сигналов
SU1653131A1 (ru) Цифровой приемник дельта-модулированных сигналов многочастотного кода
SU1453612A1 (ru) Устройство дл приема частотноманипулированного сигнала
SU1367169A1 (ru) Устройство фазового пуска
SU1488972A1 (ru) Декодирующее устройство
SU1083402A1 (ru) Устройство дл приема сигналов относительной фазовой телеграфии
SU1058084A1 (ru) Демодул тор фазоманипулированных сигналов
SU1137577A1 (ru) Демодул тор частотно-манипулированных сигналов
SU1040626A1 (ru) Автокоррел ционный приемник тональных сигналов
KR970003982B1 (ko) 초기 동기시간을 줄인 확산대역 수신장치
SU1210229A1 (ru) Многоканальна некогерентна система св зи
SU560360A1 (ru) Устройство дл демодул ции частотноманипулированных сигналов
SU1566500A1 (ru) Устройство цикловой синхронизации
SU1003314A1 (ru) Устройство дл генерации тактовых импульсов
EP0035564A1 (en) BINARY COINCIDENCE DETECTOR.
SU1160614A1 (ru) Устройство декодирования тональных сигналов
SU576671A1 (ru) Устройство фазового пуска рекуррентными последовательност ми