SU1653131A1 - Цифровой приемник дельта-модулированных сигналов многочастотного кода - Google Patents

Цифровой приемник дельта-модулированных сигналов многочастотного кода Download PDF

Info

Publication number
SU1653131A1
SU1653131A1 SU894706894A SU4706894A SU1653131A1 SU 1653131 A1 SU1653131 A1 SU 1653131A1 SU 894706894 A SU894706894 A SU 894706894A SU 4706894 A SU4706894 A SU 4706894A SU 1653131 A1 SU1653131 A1 SU 1653131A1
Authority
SU
USSR - Soviet Union
Prior art keywords
unit
inputs
outputs
block
delay
Prior art date
Application number
SU894706894A
Other languages
English (en)
Inventor
Юрий Олегович Охлобыстин
Original Assignee
Предприятие П/Я Р-6609
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6609 filed Critical Предприятие П/Я Р-6609
Priority to SU894706894A priority Critical patent/SU1653131A1/ru
Application granted granted Critical
Publication of SU1653131A1 publication Critical patent/SU1653131A1/ru

Links

Landscapes

  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

Изобретение относитс  к устройствам приема многочастотных кодов. Цель изобретени  - повышение помехоустойчивости - достигаетс  за счет исключени  ложных кодовых комбинаций путем их блокировки в блоке 9 выдачи информации сигналом с выхода блока 8 управлени . При этом исключаютс  все первые кодовые комбинации при смене информационного состо ни , что достигаетс  введением на выходе блоков 3 фильтрации последовательно соединенных блока 4 стробировани , первого блока 5 задержки, блока 7 сравнени  и второго блока 6 задержки. 1 ил. 3 (Л

Description

о ел
со
W
Изобретение относитс  к области радиотехники и св зи и может быть использовано на телефонных сет х дл  приема сигналов многочастотного кода 2 и 6.
Цель изобретени  - повышение помехоустойчивости .
На чертеже представлена структурна  электрическа  схема цифрового приемника дельта-модулнрованных сигналов многочастотного кода.
Цифровой приемник содержит блок 1 синхронизации, блок 2 посто нной па,- м тн, N блоков 3 фильтрации, блок 4 стробировани , первый и второй блоки 5 и 6 задержки, блок 7 сравнени , блок 8 управлени  выдачи информации и блок 9 выдачи информации.
Цифровой приемник дельта-модули- рованных сигналов многочастотного кода работает следующим образом.
.Последовательность частотных посылок хода D виде дельта-модулирован- ных сигналов поступает на объединен- иые входы блоков 3, на входы опорных сигналов которых подаютс  ограниченные по амплитуде квадратурные составл ющие соответствующих частот, формируемые в блоке 2 под действием сигналов, поступающих из блока 1.
В блоке 4 производитс  прив зка фронтов сигналов, формируемых в блоках- 3, к синхроимпульсам, вырабатываемым в блоке 1. В блоке 7 производит- с  сравнение каждого текущего информационного слова, обнаруженного блокми 3 с каждым предыдущим, задержанны в первом блоке 5. В случае их совпадени  блок 7 формирует 1 на своем выходе и О - в противном случае. Результат сравнени  задерживаетс  на врем , равное длительности слова во втором блоке 6.
Тлгким образом, на входы блока 8 поступают сигналы попарного сравнени текущего информационного -слова с последующим и с предыдущим. Блок 8 реализует логическую функцию ИЛИ с ин- . версией по входу, соединенному с выходом блока 7, и формирует сигнал блокировки выдачи информации в блок 9 в момент смены информационного слова, формируемого блоком 4, что исключает вли ние переходных искажений. При приеме многочастотного кода 2 и 6 число блоков фильтрации N 6.

Claims (1)

  1. Формула изобретени 
    Цифровой приемник дельта-модули- рованных сигналов многочастотного кода, содержащж N блоков фильтрации , информационные входы которых объединены, блок синхронизации, первый и второй выходы которого подключены к одноименным первым и вторым синхронизирующим входам всех блоков фильтрации, первый и второй входы опорных сигналов каждого из которых подключены к одноименной паре выходов блока посто нной пам ти, входы которого соединены с управл ющими выходами блока синхронизации, о т л и ч а ю щ и и с   тем, что, с целью повышени  помехоустойчивости, введены последовательно соединенные блок стробировани , первый блок задержки, блок сравнени , второй блок задержки, блок управлени  выдачей информации и блок выдачи информации, информационные входы которого попарно объединены с одноименными вторичными входами блока сравнени  и подключены к одноименным выходам блока стробировани , входы которого подключены к выходам соответствующих блоков фильтрации, выход блока сравнени  подключен к второму входу блока управлени  выдачей информации , а второй, третий, четвертый и п тый выходы блока синхронизации подключены к синхронизирующим входам соответственно блока выдачи информации, блока стробировани , первого блока Задержки и второго блока задержки.
SU894706894A 1989-06-19 1989-06-19 Цифровой приемник дельта-модулированных сигналов многочастотного кода SU1653131A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894706894A SU1653131A1 (ru) 1989-06-19 1989-06-19 Цифровой приемник дельта-модулированных сигналов многочастотного кода

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894706894A SU1653131A1 (ru) 1989-06-19 1989-06-19 Цифровой приемник дельта-модулированных сигналов многочастотного кода

Publications (1)

Publication Number Publication Date
SU1653131A1 true SU1653131A1 (ru) 1991-05-30

Family

ID=21454971

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894706894A SU1653131A1 (ru) 1989-06-19 1989-06-19 Цифровой приемник дельта-модулированных сигналов многочастотного кода

Country Status (1)

Country Link
SU (1) SU1653131A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Брунченко А.В. и др. Цифровые обнаружители гармонических составл ющих дл сигналов с адаптивной дельта- модул цией. М.: Электросв зь, 1987, № 10, с. 18-21. *

Similar Documents

Publication Publication Date Title
SU1653131A1 (ru) Цифровой приемник дельта-модулированных сигналов многочастотного кода
US3037568A (en) Digital communications receiver
SU1617667A1 (ru) Устройство дл приема многочастотных сигналов
US5235596A (en) Circuit arrangement for generating synchronization signals in a transmission of data
SU633155A1 (ru) Устройство дл приема цифровой информации
US4021620A (en) Multifrequency signal receiver with digital tone receiver
SU1617655A1 (ru) Многократный фазовый модул тор
SU1575317A1 (ru) Устройство подавлени импульсных помех
RU2018206C1 (ru) Приемник сигналов с частотной манипуляцией
SU902294A1 (ru) Устройство дл формировани квазитроичной последовательности
SU1298943A1 (ru) Приемник биимпульсного сигнала
SU926773A1 (ru) Устройство дл приема сигналов амплитудной телеграфии
SU1741282A2 (ru) Устройство дл приема биимпульсных сигналов
RU1807578C (ru) Устройство тактовой синхронизации
SU1107321A1 (ru) Система передачи сигналов тонального телеграфировани
SU1760635A1 (ru) Устройство дл приема дискретных сигналов
SU801320A1 (ru) Приемник тонального вызова
SU1334391A1 (ru) Цифровой демодул тор сигналов относительной фазовой телеграфии
SU1197068A1 (ru) Управл ема лини задержки
SU1133697A1 (ru) Двухчастотный приемник тональных сигналов
RU2042279C1 (ru) Система передачи цифровых телефонных сигналов
SU1660191A2 (ru) Многоканальна некогерентна система св зи
SU809666A1 (ru) Адаптивное вызывное устройство
SU813687A1 (ru) Многоканальный полосовой цифровойфильТР
SU1140145A1 (ru) Устройство дл приема информации