RU2014126251A - Device for majority selection of signals (3 options) - Google Patents

Device for majority selection of signals (3 options) Download PDF

Info

Publication number
RU2014126251A
RU2014126251A RU2014126251A RU2014126251A RU2014126251A RU 2014126251 A RU2014126251 A RU 2014126251A RU 2014126251 A RU2014126251 A RU 2014126251A RU 2014126251 A RU2014126251 A RU 2014126251A RU 2014126251 A RU2014126251 A RU 2014126251A
Authority
RU
Russia
Prior art keywords
output
input
channel
bus
counter
Prior art date
Application number
RU2014126251A
Other languages
Russian (ru)
Other versions
RU2580791C2 (en
Inventor
Геннадий Яковлевич Леденев
Original Assignee
Открытое акционерное общество "Ракетно-космическая корпорация "Энергия" имени С.П. Королева"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Открытое акционерное общество "Ракетно-космическая корпорация "Энергия" имени С.П. Королева" filed Critical Открытое акционерное общество "Ракетно-космическая корпорация "Энергия" имени С.П. Королева"
Priority to RU2014126251/08A priority Critical patent/RU2580791C2/en
Publication of RU2014126251A publication Critical patent/RU2014126251A/en
Application granted granted Critical
Publication of RU2580791C2 publication Critical patent/RU2580791C2/en

Links

Landscapes

  • Logic Circuits (AREA)
  • Electronic Switches (AREA)
  • Hardware Redundancy (AREA)

Abstract

1. Устройство для мажоритарного выбора сигналов, содержащее мажоритарный элемент и n каналов, каждый из которых включает m-разрядный реверсивный счетчик, вычитающий вход которого соединен с входом канала, выход m-го разряда реверсивного счетчика соединен с соответствующим входом мажоритарного элемента, выход которого соединен с сигнальным выходом устройства и с суммирующим входом реверсивного счетчика каждого канала, отличающееся тем, что в устройство дополнительно введены делитель частоты, счетчик импульсов, коммутатор, элемент задержки и генератор импульсов, в каждый канал устройства дополнительно введены элемент выделения модуля числа, ключ, цифровой коммутатор, триггер и элемент ИЛИ, выход которого соединен с R-входом реверсивного счетчика, шина кодового состояния которого подключена к элементу выделения модуля числа, соединенного своим выходом с входом ключа, выход которого соединен с шиной В цифрового компаратора, его выход B>A соединен с S-входом триггера, выход которого соединен с выходом неисправности канала и первым входом элемента ИЛИ, при этом выход генератора импульсов соединен с входами управления ключей каждого канала, входом управления коммутатора и входом элемента задержки, выход которого соединен с вторыми входами элемента ИЛИ каждого канала и R-входом счетчика импульсов, C-вход которого соединен с выходом делителя частоты, подключенного своим входом к выходу мажоритарного элемента, выход кодового состояния счетчика импульсов соединен с входом коммутатора, выход которого соединен с шиной A цифрового компаратора всех каналов.2. Устройство для мажоритарного выбора сигналов, содержащее п1. A device for majority selection of signals containing a majority element and n channels, each of which includes an m-bit reverse counter, the subtracting input of which is connected to the channel input, the output of the mth discharge of the reverse counter is connected to the corresponding input of the majority element, the output of which is connected with the signal output of the device and with the summing input of the reverse counter of each channel, characterized in that the device additionally includes a frequency divider, pulse counter, switch, delay element ki and pulse generator, in each channel of the device, an additional number module highlighting element, a key, a digital switch, a trigger and an OR element are added, the output of which is connected to the R-input of the reverse counter, the code state bus of which is connected to the highlighting element of the number module connected by its output with the key input, the output of which is connected to the B bus of the digital comparator, its output B> A is connected to the S-input of the trigger, the output of which is connected to the channel fault output and the first input of the OR element, while the output is the generator and the pulse is connected to the control inputs of the keys of each channel, the control input of the switch and the input of the delay element, the output of which is connected to the second inputs of the OR element of each channel and the R-input of the pulse counter, the C-input of which is connected to the output of the frequency divider connected by its input to the output majority element, the output of the code state of the pulse counter is connected to the input of the switch, the output of which is connected to bus A of the digital comparator of all channels. 2. A device for majority selection of signals containing

Claims (3)

1. Устройство для мажоритарного выбора сигналов, содержащее мажоритарный элемент и n каналов, каждый из которых включает m-разрядный реверсивный счетчик, вычитающий вход которого соединен с входом канала, выход m-го разряда реверсивного счетчика соединен с соответствующим входом мажоритарного элемента, выход которого соединен с сигнальным выходом устройства и с суммирующим входом реверсивного счетчика каждого канала, отличающееся тем, что в устройство дополнительно введены делитель частоты, счетчик импульсов, коммутатор, элемент задержки и генератор импульсов, в каждый канал устройства дополнительно введены элемент выделения модуля числа, ключ, цифровой коммутатор, триггер и элемент ИЛИ, выход которого соединен с R-входом реверсивного счетчика, шина кодового состояния которого подключена к элементу выделения модуля числа, соединенного своим выходом с входом ключа, выход которого соединен с шиной В цифрового компаратора, его выход B>A соединен с S-входом триггера, выход которого соединен с выходом неисправности канала и первым входом элемента ИЛИ, при этом выход генератора импульсов соединен с входами управления ключей каждого канала, входом управления коммутатора и входом элемента задержки, выход которого соединен с вторыми входами элемента ИЛИ каждого канала и R-входом счетчика импульсов, C-вход которого соединен с выходом делителя частоты, подключенного своим входом к выходу мажоритарного элемента, выход кодового состояния счетчика импульсов соединен с входом коммутатора, выход которого соединен с шиной A цифрового компаратора всех каналов.1. A device for majority selection of signals containing a majority element and n channels, each of which includes an m-bit reverse counter, the subtracting input of which is connected to the channel input, the output of the mth discharge of the reverse counter is connected to the corresponding input of the majority element, the output of which is connected with the signal output of the device and with the summing input of the reverse counter of each channel, characterized in that the device additionally includes a frequency divider, pulse counter, switch, delay element ki and pulse generator, in each channel of the device, an additional number module highlighting element, a key, a digital switch, a trigger and an OR element are added, the output of which is connected to the R-input of the reverse counter, the code state bus of which is connected to the highlighting element of the number module connected by its output with the key input, the output of which is connected to the B bus of the digital comparator, its output B> A is connected to the S-input of the trigger, the output of which is connected to the channel fault output and the first input of the OR element, while the output is the generator and the pulse is connected to the control inputs of the keys of each channel, the control input of the switch and the input of the delay element, the output of which is connected to the second inputs of the OR element of each channel and the R-input of the pulse counter, the C-input of which is connected to the output of the frequency divider connected by its input to the output majority element, the output of the code state of the pulse counter is connected to the input of the switch, the output of which is connected to bus A of the digital comparator of all channels. 2. Устройство для мажоритарного выбора сигналов, содержащее первый мажоритарный элемент и n каналов, каждый из которых включает m-разрядный реверсивный счетчик, вычитающий вход которого соединен с входом канала, выход m-го разряда реверсивного счетчика соединен с соответствующим входом первого мажоритарного элемента, выход которого соединен с сигнальным выходом устройства и с суммирующим входом реверсивного счетчика каждогоканала, отличающееся тем, что в устройство дополнительно введены второй мажоритарный элемент, задатчик цифрового кода и генератор импульсов, а в каждый канал устройства дополнительно введены элемент выделения модуля числа, цифровой коммутатор, триггер и элемент ИЛИ, выход которого соединен с R-входом реверсивного счетчика, шина кодового состояния которого подключена к элементу выделения модуля числа, выход которого соединен с шиной B цифрового компаратора, его выход B>A0 соединен с S-входом триггера, выход которого соединен с соответствующим входом второго мажоритарного элемента, выходом неисправности канала и первым входом элемента ИЛИ, при этом выход генератора импульсов соединен с вторыми входами элемента ИЛИ каждого канала, выход задатчика цифрового кода соединен с шиной A цифрового компаратора всех каналов, а выход второго мажоритарного элемента соединен с выходом неисправности устройства.2. A device for majority selection of signals, containing the first majority element and n channels, each of which includes an m-bit reverse counter, the subtracting input of which is connected to the channel input, the output of the mth discharge of the reverse counter is connected to the corresponding input of the first majority element, output which is connected to the signal output of the device and to the summing input of the reverse counter of each channel, characterized in that the second major element, the digital a code and a pulse generator, and a number module selection element, a digital switch, a trigger and an OR element, the output of which is connected to the R-input of the reversible counter, the code state bus of which is connected to the selection module of the number module, the output of which is connected to bus B of the digital comparator, its output B> A 0 is connected to the S-input of the trigger, the output of which is connected to the corresponding input of the second majority element, the channel malfunction output and the first input of the OR element, while the output One pulse generator is connected to the second inputs of the OR element of each channel, the output of the digital code master is connected to bus A of the digital comparator of all channels, and the output of the second majority element is connected to the output of the device malfunction. 3. Устройство для мажоритарного выбора сигналов, содержащее мажоритарный элемент и n каналов, каждый из которых включает m-разрядный реверсивный счетчик, выход m-го разряда которого соединен с соответствующим входом мажоритарного элемента, выход которого соединен с сигнальным выходом устройства и с суммирующим входом реверсивного счетчика каждого канала, отличающееся тем, что в устройство дополнительно введены счетчик импульсов, задатчик цифрового кода, элемент ИЛИ и генератор импульсов, а в каждый канал устройства дополнительно введены мультиплексор, элемент выделения модуля числа, цифровой компаратор, элемент задержки, коммутатор и регистр, выходная шина которого соединена с шиной управления мультиплексора, выход которого соединен с вычитающим входом реверсивного счетчика, соединенного своей выходной шиной кодового состояния с входной шиной элемента выделения модуля числа, выход которого подключен к шине B цифрового компаратора, выход которого B>A0 соединен с входом элемента задержки, выходом неисправности канала и соответствующим входом элемента ИЛИ, выход элемента задержки соединен с управляющим входом коммутатора, выход которого соединен с входом регистра, подключенного своим выходом к входу управления мультиплексора, основной вход которого соединен с основным входом канала, а резервные r входов мультиплексора соединены с резервными входами канала, при этом выход элемента ИЛИ соединен с входом C счетчика импульсов, шина кодового состояния которого соединена с шиной неисправности устройства и входной шиной коммутатора каждого канала, выход генератора импульсов соединен с R-входом реверсивного счетчика каждого канала, а выходная шина задатчика цифрового кода соединена с шиной A цифрового компаратора всех каналов. 3. A device for majority selection of signals containing a majority element and n channels, each of which includes an m-bit reversible counter, the output of the mth discharge of which is connected to the corresponding input of the majority element, the output of which is connected to the signal output of the device and to the summing input of the reverse a counter of each channel, characterized in that a pulse counter, a digital code generator, an OR element, and a pulse generator are additionally introduced into the device, and is additionally introduced into each channel of the device a multiplexer, a number module selection element, a digital comparator, a delay element, a switch and a register, the output bus of which is connected to a multiplexer control bus, the output of which is connected to a subtracting input of a reversible counter connected by its code-state output bus to the input bus of a number module selection element, output which is connected to the bus B of the digital comparator, whose output is B> a 0 is connected to the input of delay element output channel failure and the corresponding input of the OR gate, the output elements and the delay is connected to the control input of the switch, the output of which is connected to the input of the register connected by its output to the control input of the multiplexer, the main input of which is connected to the main input of the channel, and the backup r inputs of the multiplexer are connected to the backup inputs of the channel, while the output of the OR element is connected to input C of the pulse counter, the code state bus of which is connected to the device fault bus and the input bus of the switch of each channel, the output of the pulse generator is connected to the R-input of the reverse counter of each channel, and the output bus of the digital code setter is connected to bus A of the digital comparator of all channels.
RU2014126251/08A 2014-06-27 2014-06-27 Device for majority selection of signals (3 versions) RU2580791C2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2014126251/08A RU2580791C2 (en) 2014-06-27 2014-06-27 Device for majority selection of signals (3 versions)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2014126251/08A RU2580791C2 (en) 2014-06-27 2014-06-27 Device for majority selection of signals (3 versions)

Publications (2)

Publication Number Publication Date
RU2014126251A true RU2014126251A (en) 2016-01-27
RU2580791C2 RU2580791C2 (en) 2016-04-10

Family

ID=55237122

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2014126251/08A RU2580791C2 (en) 2014-06-27 2014-06-27 Device for majority selection of signals (3 versions)

Country Status (1)

Country Link
RU (1) RU2580791C2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2628890C1 (en) * 2016-05-18 2017-08-22 Олег Александрович Козелков Device for majoritary selection of signals

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4562575A (en) * 1983-07-07 1985-12-31 Motorola, Inc. Method and apparatus for the selection of redundant system modules
SU1619278A1 (en) * 1988-09-30 1991-01-07 Предприятие П/Я А-1874 Device for majority selection of signals
RU2010835C1 (en) * 1991-11-18 1994-04-15 Общество с ограниченной ответственностью "МКЛ Растр" Heat carrier
RU2207616C2 (en) * 2001-06-15 2003-06-27 Военный университет связи Redundancy device

Also Published As

Publication number Publication date
RU2580791C2 (en) 2016-04-10

Similar Documents

Publication Publication Date Title
NZ735955A (en) Systems for selecting a time reference
AR097001A1 (en) REDUCTION OF PEINE FILTER FAILURES IN DOWN MIXING OF MULTIPLE CHANNELS WITH ADAPTATION PHASE ALIGNMENT
TW201614665A (en) Display panel and bi-directional shift register circuit
ATE449462T1 (en) FREQUENCY DIVIDER CIRCUITS
RU2014126251A (en) Device for majority selection of signals (3 options)
WO2008095974A3 (en) A clock circuit
IN2014DE02511A (en)
RU2009131254A (en) MATRIX RECEIVER
RU2008146776A (en) DEVICE FOR MAJORITY SIGNALS
KR20140136575A (en) Digital counter
US20180054202A1 (en) Output signal generation circuit
RU2011126000A (en) MODULAR COMPUTER SYSTEM
RU2491714C1 (en) Multichannel voltage-to-pwm signal converter
UA129951U (en) DUAL-PHASE PULSE CONVERTER WITH ADJUSTED TIME PARAMETERS
UA76022U (en) FORMER PERIODIC SEQUENCES OF PROGRAMMED DURATION AND FIXED SHEARING THAT IS 6
RU2013133613A (en) MAIN-MODULAR COMPUTER SYSTEM
RU2565528C1 (en) Counter
US9354611B2 (en) Event driven signal converters
UA133555U (en) ADAPTIVE DIAGNOSTIC PROCESSOR
UA76049U (en) FORMER PERIODIC SEQUENCES OF PROGRAMMED DURATION AND FIXED SHEARING THAT IS FOUR
RU2009119779A (en) RELAY REGULATOR
UA130073U (en) DUAL-PHASE PULSE CONVERTER WITH ADJUSTED TIME PARAMETERS
UA108131U (en) FORMER OF THE PERIODIC SEQUENCE OF THE SERIES OF IMPULSES WITH THE PROGRAMMED NUMBER OF IMPULSES IN THE SERIES, AND ALSO THE IMPULSION PULSES AND THE PAMUMS
RU2013118501A (en) DEVICE FOR SYNCHRONIZING A RECURRENT SEQUENCE WITH THE FUNCTION OF SELECTING ACCOUNTING PULSES IN A SLIDING WINDOW
UA83412U (en) Code converter

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20170628