RU2013017C1 - Устройство для приема м-последовательности - Google Patents

Устройство для приема м-последовательности Download PDF

Info

Publication number
RU2013017C1
RU2013017C1 SU4944757A RU2013017C1 RU 2013017 C1 RU2013017 C1 RU 2013017C1 SU 4944757 A SU4944757 A SU 4944757A RU 2013017 C1 RU2013017 C1 RU 2013017C1
Authority
RU
Russia
Prior art keywords
input
gate
reception
sequence
shift register
Prior art date
Application number
Other languages
English (en)
Inventor
Г.И. Азаров
В.П. Новиков
Original Assignee
Войсковая Часть 25871
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая Часть 25871 filed Critical Войсковая Часть 25871
Priority to SU4944757 priority Critical patent/RU2013017C1/ru
Application granted granted Critical
Publication of RU2013017C1 publication Critical patent/RU2013017C1/ru

Links

Landscapes

  • Dc Digital Transmission (AREA)

Abstract

Использование: в сетях радиосвязи для приема вызывных сигналов, формируемых на основе М-последовательностей, а также для рекурентного фазового пуска в системах сеансной связи. Сущность изобретения: устройство содержит 1 (2n - 1)-разрядный регистр сдвига (1), 1 первый элемент ИЛИ-НЕ (2), 1 ключ (3), 1 n-разрядный регистр сдвига (4), элементы И (5), 1 сумматор по модулю два (6), 1 первый дополнительный элемент И (7), 1 второй дополнительный элемент И (8), 1 элемент ИЛИ (9), 1 третий дополнительный элемент И (10), 1 второй элемент ИЛИ-НЕ (11), 1 инвертор (12). Уменьшение вероятности сбоев при приеме М-последовательности обеспечивается за счет введенных элементов И (7, 8, 10), элемента ИЛИ-НЕ (11) и инвертора (12), осуществляющих автоматический контроль структурных свойств сигнала и вносящих в него определеные изменения при возникновении ситуации, ведущей к сбою приема сигнала. 1 ил.

Description

Изобретение относится к технике связи и может быть использовано в сетях радиосвязи для анализа принимаемых сигналов избирательного вызова, формируемых на основе М-последовательностей, а также для рекуррентного фазового пуска в системах сеансной связи.
Цель изобретения - уменьшение вероятности сбоев при приеме М-последовательности.
На чертеже представлена структурная электрическая схема устройства для приема М-последовательности.
Устройство для приема М-последовательности содержит (2n - 1)-разрядный регистр 1 сдвига, первый элемент ИЛИ-НЕ 2, ключ 3, n-разрядный регистр 4 сдвига, элементы И 5, сумматор 6 по модулю два, первый и второй дополнительные элементы И 7, 8, элемент ИЛИ 9, третий дополнительный элемент И 10, второй элемент ИЛИ-НЕ 11, инвертор 12.
Устройство для приема М-последовательностей работает следующим образом.
При отсутствии в канале связи помех, электрических наводок от работающей рядом аппаратуры, бросков напряжения и других ситуаций, которые могут привести к сбою в приеме сигнала, устройство работает аналогично прототипу.
Принимаемая М-последовательность с выхода канала связи через инвертор поступает на вход и записывается в (2 - 1)-разрядный регистр 1 сдвига. При отсутствии сигналов на управляющем входе инвертор 12 никаких изменений в М-последовательность не вносит и работает в этом случае как повторитель. Тактовые генераторы (не показаны), обеспечивают функционирование регистров 1 и 4.
Элемент ИЛИ-НЕ 2 используется для обнаружения серии из (n - 1)-нулей из всей последовательности импульсов, записываемых в регистр 1 сдвига. При появлении такой серии на выходе элемента ИЛИ-НЕ 2 формируется логическая "1", которая поступает на управляющий вход ключа 3 и обеспечивает его замыкание (другой вход ключа соединяется с его выходом). При этом обеспечивается замыкание петли обратной связи для n -разрядного регистра 4 сдвига по следующей цепи: выходы разрядов регистра 4 - элементы И 5 - сумматор 6 - ключ 3 - вход регистра 4. Причем структура обратной связи (подключение этого или иного разряда регистра 4) определяется сигналами, поступающими на вторые входы элементов И 5 с n выходов буферных разрядов (2n - 1)-разрядного регистра 1 сдвига.
Одновременно с замыканием цепи обратной связи осуществляется (n - 1)-кратное продвижение символов, записанных в n-разрядный регистр 4 сдвига, охваченный цепями обратной связи. Это продвижение может осуществляться с помощью тактового генератора (не показан), например, по сигналу с выхода элемента ИЛИ-НЕ 2. После этого ключ 3 размыкается и состояние разрядов (сочетание "1" и "0" записанных в разрядах) n-разрядного регистра 4 сдвига определяет коэффициенты полинома обратной связи, по которым можно судить об истинности ("своя" - "чужая") принятой М-последовательности. Для удобства сигналы с выходов разрядов регистра 4 могут быть выведены на индикатор или какую-либо исполнительную схему.
При работе устройства в реальных условиях частот возникают ситуации, которые могут привести к сбою в приеме М-последовательности, например, импульсные помехи в канале связи, грозовые разряды и т. п.
Следует отметить, что искажения (сбои) нескольких элементарных посылок при приеме М-последовательности не носят опасного характера, поскольку они практически устраняются после n-тактовых импульсов, а после 2n - 1-тактовых импульсов их влияние на прием сигнала равно нулю.
Наиболее вероятен и опасен случай сбоя, когда из канала связи принимается серия импульсов, состоящая из однополярных посылок, т. е. из F "1" или "0". Высокая вероятность "чужие" М-последовательности, порядок которых (N) больше, чем порядок (F) "своей" М-последовательности. При этом, если принимается серия из одним "1", устройство (регистр 4, охваченный цепями обратной связи) может перейти в режим автогенерации (самовозбуждения) сплошной последовательности "1". При приеме серии из одних "0" устройство блокируется, т. е. прекращает свою работу.
Контроль и устранение этих ситуаций осуществляется следующим образом.
Первый дополнительный элемент И 7 осуществляет выделение серии, состоящей из n "1" (n = N). При появлении такой серии, что является предельным случаем при приеме "своей" М-последовательности, на выходе элемент И 7 появляется сигнал логической "1", который поступает на первый вход 2-го дополнительного элемента И 8. Второй вход элемента И 8 подключен к входу устройства. Если в это время на входе устройства присутствует сигнал "1", что свидетельствует о приеме "чужой" М-последовательности и возможности сбоя в работе устройства, то на выходе элемента И 8 появляется сигнал логической "1", который через элемент ИЛИ 9 поступает на управляющий вход инвентора 12. При наличии сигнала на управляющем входе инвертор 12 изменяет полярность поступающего на его вход импульса на противоположную. Таким образом на вход регистра 1 поступает сигнал "0", который перерывает серию "1" и устраняет возможность перехода устройства в режим автогенерации сплошной последовательности "1". С выхода элемента ИЛИ 9 сигнал для удобства может быть введен также на индикатор для отображения оператору факта наличия в канале связи "чужого" сигнала.
Аналогичным образом осуществляется и контроль серий из одних "0". При этом элемент ИЛИ-НЕ 2 выделяет серию, состоящую из (n - 1) "0", т. е. предельную для "своей" М-последовательности. Сигнал с выхода элемента ИЛИ-НЕ 2 поступает на первый вход 3-го дополнительного элемента И 10, второй вход которого через второй элемент ИЛИ-НЕ 11 соединен с входом устройства. Если на входе устройства в это время также присутствует сигнал "0", то с выхода элемента И 10 сигнал через элемент ИЛИ 9 поступает на управляющий вход инвертора 12. Инвертор 12 изменяет полярность входного сигнала, прерывая тем самым последовательность сплошных "0" и предотвращая блокировку устройства.

Claims (1)

  1. УСТРОЙСТВО ДЛЯ ПРИЕМА М-ПОСЛЕДОВАТЕЛЬНОСТИ, содержащее (2n - 1)-разрядный регистр сдвига, выходы n - 1 разрядов которого подключены к входам первого элемента ИЛИ - НЕ, а выходы остальных разрядов (2n - 1)-разрядного регистра сдвига подключены к первым входам n элементов И, к вторым входам которых подключены выходы разрядов n-разрядного регистра сдвига, при этом выходы n элементов И подключены к входам сумматора по модулю два, выход которого, а также выход первого элемента ИЛИ - НЕ подключены соответственно к информационному и управляющему входам ключа, выход которого подсоединен к входу n-разрядного регистра сдвига, отличающееся тем, что, с целью уменьшения вероятности сбоев при приеме М-последовательностей, введены первый, второй и третий дополнительные элементы И, элемент ИЛИ, второй элемент ИЛИ - НЕ и инвертор, выход которого подключен к входу (2n - 1)-разрядного регистра сдвига, выходы n разрядов которого через первый дополнительный элемент И подключен к первому входу второго дополнительного элемента И, второй вход которого соединен с входами инвертора и второго элемента ИЛИ - НЕ и является входом устройства, при этом выход второго дополнительного элемента И подключен к первому входу элемента ИЛИ, выход которого подключен к управляющему входу инвертора, причем выходы первого и второго элементов ИЛИ - НЕ подключены соответственно к первому и второму входам третьего дополнительного элемента И, выход которого подключен к второму входу элемента ИЛИ.
SU4944757 1991-06-14 1991-06-14 Устройство для приема м-последовательности RU2013017C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU4944757 RU2013017C1 (ru) 1991-06-14 1991-06-14 Устройство для приема м-последовательности

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU4944757 RU2013017C1 (ru) 1991-06-14 1991-06-14 Устройство для приема м-последовательности

Publications (1)

Publication Number Publication Date
RU2013017C1 true RU2013017C1 (ru) 1994-05-15

Family

ID=21578919

Family Applications (1)

Application Number Title Priority Date Filing Date
SU4944757 RU2013017C1 (ru) 1991-06-14 1991-06-14 Устройство для приема м-последовательности

Country Status (1)

Country Link
RU (1) RU2013017C1 (ru)

Similar Documents

Publication Publication Date Title
US4264807A (en) Counter including two 2 bit counter segments connected in cascade each counting in Gray code
KR0151261B1 (ko) 펄스폭 변조 회로
US4744104A (en) Self-synchronizing scrambler
US4694291A (en) Device for transmitting a clock signal accompanied by a synchronization signal
RU2013017C1 (ru) Устройство для приема м-последовательности
US3936801A (en) Multifrequency signal receiver timing circuit
US4780895A (en) Circuit for stabilizing the rate at which pulses appear
US7127015B2 (en) Digital filter for reducing voltage peaks
KR860002196A (ko) 버스트 게이트 발생장치
RU2244375C1 (ru) Устройство поиска широкополосных сигналов
SU1167720A1 (ru) Коммутатор
KR100300548B1 (ko) 바운싱제거회로
RU1818711C (ru) Селектор кодовой комбинации
SU1525922A1 (ru) Устройство дл телеконтрол промежуточных станций системы св зи
SU752487A1 (ru) Устройство дл контрол регистра сдвига
RU2012148C1 (ru) Приемное устройство последовательностей максимальной длины
SU1095427A1 (ru) Устройство дл защиты от импульсных помех
SU1672578A1 (ru) Устройство дл приема относительного биимпульсного сигнала
SU873385A1 (ru) Устройство автоматической регулировки чувствительности приемника
RU2223606C1 (ru) Устройство поиска широкополосных сигналов
KR940004997Y1 (ko) 디지틀 데이터 신호의 에러검출 장치
SU1267295A1 (ru) Устройство дл определени заданной части импульса
RU2012165C1 (ru) Устройство дешифрации m-последовательностей
KR0170508B1 (ko) 잡음 펄스 필터링 회로
JPH08274763A (ja) 遅延時間測定装置