RU2012148399A - Сравнение и замена позиции таблицы dat - Google Patents

Сравнение и замена позиции таблицы dat Download PDF

Info

Publication number
RU2012148399A
RU2012148399A RU2012148399/08A RU2012148399A RU2012148399A RU 2012148399 A RU2012148399 A RU 2012148399A RU 2012148399/08 A RU2012148399/08 A RU 2012148399/08A RU 2012148399 A RU2012148399 A RU 2012148399A RU 2012148399 A RU2012148399 A RU 2012148399A
Authority
RU
Russia
Prior art keywords
operand
command
value
positions
register
Prior art date
Application number
RU2012148399/08A
Other languages
English (en)
Other versions
RU2550558C2 (ru
Inventor
Ф. ГРЕЙНЕР Дан
Р. РОДЖЕРС Роберт
Э. ЗИТТМАНН Густав
Original Assignee
Интернэшнл Бизнес Машинз Корпорейшн
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Интернэшнл Бизнес Машинз Корпорейшн filed Critical Интернэшнл Бизнес Машинз Корпорейшн
Publication of RU2012148399A publication Critical patent/RU2012148399A/ru
Application granted granted Critical
Publication of RU2550558C2 publication Critical patent/RU2550558C2/ru

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/10Address translation
    • G06F12/1027Address translation using associative or pseudo-associative address translation means, e.g. translation look-aside buffer [TLB]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/10Address translation
    • G06F12/1009Address translation using page tables, e.g. page table structures
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/30003Arrangements for executing specific machine instructions
    • G06F9/3004Arrangements for executing specific machine instructions to perform operations on memory
    • G06F9/30047Prefetch instructions; cache control instructions
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/38Concurrent instruction execution, e.g. pipeline or look ahead
    • G06F9/3824Operand accessing
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/68Details of translation look-aside buffer [TLB]
    • G06F2212/683Invalidation

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Software Systems (AREA)
  • Memory System Of A Hierarchy Structure (AREA)
  • Executing Machine-Instructions (AREA)
  • Information Retrieval, Db Structures And Fs Structures Therefor (AREA)

Abstract

1. Компьютерный программный продукт для управления таблицей динамической трансляции адреса (DAT), компьютерный программный продукт включает:машиночитаемый носитель данных, в котором реализован программный код, причем программный код считывается процессором компьютера для выполнения способа, включающего:определение при помощи процессора, по коду операции выполняемой машиной команды, который подлежит выполнению, что команда является командой на сравнение и замену позиции таблицы DAT, причем командавключает поле Rи поле R; ивыполнение команды процессором, причем выполнение включает:на основе поля типа, добавление значения индекса нечетного регистра к значению четного регистра для формирования адреса второго операнда, причем нечетный регистр и четный регистр представляют собой четно-нечетную пару регистров, обозначенную полем Rкоманды;получение первоначального второго операнда из ячейки памяти, указанной сформированным адресом;сравнение первого операнда и полученного первоначального второго операнда, причем первый операнд содержится в регистре с четным числом (четном R) четно-нечетной регистровой пары, назначенной полем Rкоманды;хранение содержимого четного регистра Rв позиции второго операнда в качестве нового второго операнда на основе первого операнда, который равняется первоначальному второму операнду.2. Компьютерный программный продукт по п.1, отличающийся тем, что также включает выборочную очистку всех позиций локального буфера динамической трансляции адреса (TLB), соответствующих позициям, сформированным из DAT, с 30 использованием позиций таблицы трансляций на основе позиции таблицы трансляций,

Claims (21)

1. Компьютерный программный продукт для управления таблицей динамической трансляции адреса (DAT), компьютерный программный продукт включает:
машиночитаемый носитель данных, в котором реализован программный код, причем программный код считывается процессором компьютера для выполнения способа, включающего:
определение при помощи процессора, по коду операции выполняемой машиной команды, который подлежит выполнению, что команда является командой на сравнение и замену позиции таблицы DAT, причем команда
включает поле R1 и поле R2; и
выполнение команды процессором, причем выполнение включает:
на основе поля типа, добавление значения индекса нечетного регистра к значению четного регистра для формирования адреса второго операнда, причем нечетный регистр и четный регистр представляют собой четно-нечетную пару регистров, обозначенную полем R2 команды;
получение первоначального второго операнда из ячейки памяти, указанной сформированным адресом;
сравнение первого операнда и полученного первоначального второго операнда, причем первый операнд содержится в регистре с четным числом (четном R1) четно-нечетной регистровой пары, назначенной полем R1 команды;
хранение содержимого четного регистра R1 в позиции второго операнда в качестве нового второго операнда на основе первого операнда, который равняется первоначальному второму операнду.
2. Компьютерный программный продукт по п.1, отличающийся тем, что также включает выборочную очистку всех позиций локального буфера динамической трансляции адреса (TLB), соответствующих позициям, сформированным из DAT, с 30 использованием позиций таблицы трансляций на основе позиции таблицы трансляций, обозначенной значением первоначального второго операнда.
3. Компьютерный программный продукт по п.1, отличающийся тем, что включает хранение первоначального второго операнда в четном регистре R1 на основе первого операнда, который не равен первоначальному второму операнду.
4. Компьютерный программный продукт по п.2, отличающийся тем, что выборочно удаленная позиция таблицы трансляций соответствует позициям таблицы трансляций более низкого уровня, связанным с первоначальным вторым операндом.
5. Компьютерный программный продукт по п.1, отличающийся тем, что также включает:
установку первого значения кода условия на основе сравнительного значения первого операнда, которое равняется значению второго операнда; и
установку второго значения кода условия на основе сравнительного значения первого операнда, которое отличается от значения второго операнда.
6. Компьютерный программный продукт по п.2, отличающийся тем, что удаляемые позиции TLB ограничиваются позициями, сформированными для трансляции адресов в адресном пространстве, указанном командой.
7. Компьютерный программный продукт по п.2, отличающийся тем, что также включает:
выборочную очистку только TLB процессора, выполняющего команду множества процессоров конфигурации, на основе поля маски команды, имеющей первое значение; и выборочную очистку TLB множества процессоров конфигурации на основе поля маски команды, имеющей второе значение.
8. Компьютерная система для выполнения команды на сравнение и замену позиции DAT, включающая:
запоминающее устройство; и
процессор, сконфигурированный для сообщения с запоминающим устройством, причем компьютерная система сконфигурирована для выполнения способа, включающего:
определение при помощи процессора, по коду операции выполняемой машиной команды, который подлежит выполнению, что команда является командой на сравнение и замену позиции таблицы DAT, причем команда включает поле R1 и поле R2; и
выполнение команды процессором, причем выполнение включает:
получение первоначального второго операнда из ячейки памяти, указанной регистрами четно-нечетной регистровой пары, назначенной полем R2 команды;
сравнение первого операнда и полученного первоначального второго операнда, причем первый операнд содержится в регистре с четным числом (четном R1) четно-нечетной регистровой пары, назначенной полем R1 команды;
хранение содержимого четного регистра R1 в позиции второго операнда в качестве нового второго операнда на основе первого операнда, который равняется первоначальному второму операнду.
9. Система по п.8, отличающаяся тем, что также включает выборочную очистку всех позиций локального буфера динамической трансляции адреса (TLB), соответствующих позициям, сформированным из DAT с использованием позиций таблицы трансляций на основе позиции таблицы трансляций, обозначенной значением первоначального второго операнда.
10. Система по п.8, отличающаяся тем, что включает хранение первоначального второго операнда в четном регистре R1 на основе первого операнда, который не равен первоначальному второму операнду.
11. Система по п.9, отличающаяся тем, что выборочно удаленная позиция таблицы трансляций соответствует позициям таблицы трансляций более низкого уровня, связанным с первоначальным вторым операндом.
12. Система по п.8, отличающаяся тем, что также включает:
установку первого значения кода условия на основе сравнительного значения первого операнда, которое равняется значению второго операнда; и
установку второго значения кода условия на основе сравнительного значения первого операнда, которое отличается от значения второго операнда.
13. Система по п.9, отличающаяся тем, что удаляемые позиции TLB ограничиваются позициями, сформированными для трансляции адресов в адресном пространстве, указанном командой.
14. Система по п.9, отличающаяся тем, что также включает: выборочную очистку только TLB процессора, выполняющего команду множества процессоров конфигурации, на основе поля маски команды, имеющей первое значение; и выборочную очистку TLB множества процессоров конфигурации на основе поля маски команды, имеющей второе значение.
15. Компьютерно-реализуемый способ сравнения первой и второй позиций таблицы трансляций адресов, включающий:
определение при помощи процессора, по коду операции выполняемой машиной команды, который подлежит выполнению, что команда является командой на сравнение и замену позиции таблицы DAT, причем команда включает поле R1 и поле R2; и
выполнение команды процессором, причем выполнение включает:
получение первоначального второго операнда из ячейки памяти, указанной регистрами четно-нечетной регистровой пары, назначенной полем R2 команды;
сравнение первого операнда и полученного первоначального второго операнда, причем первый операнд содержится в регистре с четным числом (четном R1) четно-нечетной регистровой пары, назначенной полем R1 команды;
хранение содержимого четного регистра R1 в позиции второго операнда в качестве нового второго операнда на основе первого операнда, который равняется первоначальному второму операнду.
16. Способ по п.15, отличающийся тем, что также включает выборочную очистку всех позиций локального буфера динамической трансляции адреса (TLB), соответствующих позициям, сформированным из DAT, с использованием позиций таблицы трансляций на основе позиции таблицы трансляций, обозначенной значением первоначального второго операнда.
17. Способ по п.15, отличающийся тем, что включает хранение первоначального второго операнда в регистре R1 на основе первого операнда, который не равен первоначальному второму операнду.
18. Способ по п.16, отличающийся тем, что выборочно удаленная позиция таблицы трансляций соответствует позициям таблицы трансляций более низкого уровня, связанным с первоначальным вторым операндом.
19. Способ по п.15, отличающийся тем, что также включает:
установку первого значения кода условия на основе сравнительного значения первого операнда, которое равняется значению второго операнда; и
установку второго значения кода условия на основе сравнительного значения первого операнда, которое отличается от значения второго операнда.
20. Способ по п.16, отличающийся тем, что удаляемые позиции TLB ограничиваются позициями, сформированными для трансляции адресов в адресном пространстве, указанном командой.
21. Способ по п.16, отличающийся тем, что также включает: выборочную очистку только TLB процессора, выполняющего команду
множества процессоров конфигурации, на основе поля маски команды, имеющей первое значение; и выборочную очистку TLB множества процессоров конфигурации на основе поля маски команды, имеющей второе значение.
RU2012148399/08A 2012-06-15 2012-11-14 Сравнение и замена позиции таблицы динамической трансляции адреса RU2550558C2 (ru)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US13/524,468 2012-06-15
US13/524,468 US20130339656A1 (en) 2012-06-15 2012-06-15 Compare and Replace DAT Table Entry

Publications (2)

Publication Number Publication Date
RU2012148399A true RU2012148399A (ru) 2014-05-20
RU2550558C2 RU2550558C2 (ru) 2015-05-10

Family

ID=49757047

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2012148399/08A RU2550558C2 (ru) 2012-06-15 2012-11-14 Сравнение и замена позиции таблицы динамической трансляции адреса

Country Status (23)

Country Link
US (1) US20130339656A1 (ru)
EP (1) EP2862089B1 (ru)
JP (1) JP6202543B2 (ru)
KR (1) KR101572409B1 (ru)
CN (1) CN104903873B (ru)
AU (1) AU2012382781B2 (ru)
BR (1) BR112014031436B1 (ru)
CA (1) CA2874186C (ru)
DK (1) DK2862089T3 (ru)
ES (1) ES2708331T3 (ru)
HK (1) HK1210846A1 (ru)
HR (1) HRP20190166T1 (ru)
IL (1) IL236248A0 (ru)
LT (1) LT2862089T (ru)
MX (1) MX347759B (ru)
PL (1) PL2862089T3 (ru)
PT (1) PT2862089T (ru)
RU (1) RU2550558C2 (ru)
SG (1) SG11201407485RA (ru)
SI (1) SI2862089T1 (ru)
TW (1) TWI622880B (ru)
WO (1) WO2013186606A2 (ru)
ZA (1) ZA201408136B (ru)

Families Citing this family (43)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9182984B2 (en) 2012-06-15 2015-11-10 International Business Machines Corporation Local clearing control
US9501425B2 (en) * 2014-11-14 2016-11-22 Cavium, Inc. Translation lookaside buffer management
US9697137B2 (en) * 2014-11-14 2017-07-04 Cavium, Inc. Filtering translation lookaside buffer invalidations
US9684606B2 (en) * 2014-11-14 2017-06-20 Cavium, Inc. Translation lookaside buffer invalidation suppression
RU2632416C2 (ru) * 2015-05-14 2017-10-04 Общество С Ограниченной Ответственностью "Яндекс" Способ (варианты) передачи объекта от первого процесса на второй процесс, машиночитаемый носитель (варианты) и система обработки данных
US10210323B2 (en) * 2016-05-06 2019-02-19 The Boeing Company Information assurance system for secure program execution
US10176111B2 (en) 2016-07-18 2019-01-08 International Business Machines Corporation Host page management using active guest page table indicators
US10241924B2 (en) 2016-07-18 2019-03-26 International Business Machines Corporation Reducing over-purging of structures associated with address translation using an array of tags
US10282305B2 (en) 2016-07-18 2019-05-07 International Business Machines Corporation Selective purging of entries of structures associated with address translation in a virtualized environment
US10168902B2 (en) 2016-07-18 2019-01-01 International Business Machines Corporation Reducing purging of structures associated with address translation
US10248573B2 (en) 2016-07-18 2019-04-02 International Business Machines Corporation Managing memory used to back address translation structures
US10180909B2 (en) 2016-07-18 2019-01-15 International Business Machines Corporation Host-based resetting of active use of guest page table indicators
US10223281B2 (en) 2016-07-18 2019-03-05 International Business Machines Corporation Increasing the scope of local purges of structures associated with address translation
US10162764B2 (en) 2016-07-18 2018-12-25 International Business Machines Corporation Marking page table/page status table entries to indicate memory used to back address translation structures
US20180018283A1 (en) * 2016-07-18 2018-01-18 International Business Machines Corporation Selective purging of guest entries of structures associated with address translation
US10802986B2 (en) 2016-07-18 2020-10-13 International Business Machines Corporation Marking to indicate memory used to back address translation structures
US10169243B2 (en) 2016-07-18 2019-01-01 International Business Machines Corporation Reducing over-purging of structures associated with address translation
US10176110B2 (en) 2016-07-18 2019-01-08 International Business Machines Corporation Marking storage keys to indicate memory used to back address translation structures
US10176006B2 (en) 2016-07-18 2019-01-08 International Business Machines Corporation Delaying purging of structures associated with address translation
US9798597B1 (en) 2016-09-26 2017-10-24 International Business Machines Corporation Verifying selective purging of entries from translation look-aside buffers
US10725685B2 (en) * 2017-01-19 2020-07-28 International Business Machines Corporation Load logical and shift guarded instruction
US10452288B2 (en) 2017-01-19 2019-10-22 International Business Machines Corporation Identifying processor attributes based on detecting a guarded storage event
US10732858B2 (en) 2017-01-19 2020-08-04 International Business Machines Corporation Loading and storing controls regulating the operation of a guarded storage facility
US10496292B2 (en) 2017-01-19 2019-12-03 International Business Machines Corporation Saving/restoring guarded storage controls in a virtualized environment
US10579377B2 (en) 2017-01-19 2020-03-03 International Business Machines Corporation Guarded storage event handling during transactional execution
US10496311B2 (en) 2017-01-19 2019-12-03 International Business Machines Corporation Run-time instrumentation of guarded storage event processing
US10901911B2 (en) 2018-11-21 2021-01-26 Microsoft Technology Licensing, Llc Faster computer memory access by reducing SLAT fragmentation
US10977183B2 (en) 2018-12-11 2021-04-13 International Business Machines Corporation Processing a sequence of translation entry invalidation requests with regard to draining a processor core
US10740239B2 (en) 2018-12-11 2020-08-11 International Business Machines Corporation Translation entry invalidation in a multithreaded data processing system
US10817434B2 (en) 2018-12-19 2020-10-27 International Business Machines Corporation Interruptible translation entry invalidation in a multithreaded data processing system
KR102333695B1 (ko) 2020-01-10 2021-12-02 박재범 다채널 사운드 시스템이 구비된 의자용 부재 및 이를 포함하는 의자
WO2021085790A1 (ko) 2019-10-30 2021-05-06 박재범 다채널 사운드 시스템이 구비된 의자용 부재 및 이를 포함하는 의자
KR102359742B1 (ko) 2020-05-15 2022-02-08 박재범 다채널 사운드 시스템이 구비된 의자
KR102378865B1 (ko) 2020-06-16 2022-03-25 박재범 다채널 사운드 시스템 구현을 위한 의자용 부재 및 이를 포함하는 의자
KR102381959B1 (ko) 2020-07-06 2022-04-01 박재범 다채널 사운드 시스템이 구비된 의자용 부재 및 이를 포함하는 의자
KR102357554B1 (ko) 2020-08-12 2022-02-07 박재범 다채널 사운드 시스템이 구비된 의자
KR102352425B1 (ko) 2020-08-21 2022-01-18 박재범 다채널 사운드 시스템이 구비된 의자
KR102406224B1 (ko) 2020-09-02 2022-06-08 박재범 다채널 사운드 시스템이 구비된 의자용 부재 및 이를 포함하는 의자
KR102426565B1 (ko) 2020-08-28 2022-07-29 박재범 무선 스피커 의자
US11593275B2 (en) 2021-06-01 2023-02-28 International Business Machines Corporation Operating system deactivation of storage block write protection absent quiescing of processors
US20220382682A1 (en) * 2021-06-01 2022-12-01 International Business Machines Corporation Reset dynamic address translation protection instruction
KR102630387B1 (ko) 2021-08-19 2024-01-29 박재범 다채널 사운드 시스템이 구비된 의자
US20230061511A1 (en) * 2021-08-30 2023-03-02 International Business Machines Corporation Inaccessible prefix pages during virtual machine execution

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3619613A1 (de) * 1985-09-02 1987-03-05 Erfurt Electronic Pc-steuerwerk mit einem programmspeicher und einem abbildspeicher
TW343318B (en) * 1996-09-23 1998-10-21 Advanced Risc Mach Ltd Register addressing in a data processing apparatus
US6816961B2 (en) * 2000-03-08 2004-11-09 Sun Microsystems, Inc. Processing architecture having field swapping capability
US6560687B1 (en) * 2000-10-02 2003-05-06 International Business Machines Corporation Method of implementing a translation lookaside buffer with support for a real space control
US7284100B2 (en) * 2003-05-12 2007-10-16 International Business Machines Corporation Invalidating storage, clearing buffer entries, and an instruction therefor
GB2402763B (en) * 2003-06-13 2006-03-01 Advanced Risc Mach Ltd Data access program instruction encoding
RU2433456C2 (ru) * 2006-04-19 2011-11-10 Квэлкомм Инкорпорейтед Виртуально маркированный кэш команд с поведением физически маркированного
US7624237B2 (en) * 2006-05-03 2009-11-24 International Business Machines Corporation Compare, swap and store facility with no external serialization
US20090182988A1 (en) * 2008-01-11 2009-07-16 International Business Machines Corporation Compare Relative Long Facility and Instructions Therefore
US9152427B2 (en) * 2008-10-15 2015-10-06 Hyperion Core, Inc. Instruction issue to array of arithmetic cells coupled to load/store cells with associated registers as extended register file
US8914619B2 (en) * 2010-06-22 2014-12-16 International Business Machines Corporation High-word facility for extending the number of general purpose registers available to instructions
US20110314263A1 (en) 2010-06-22 2011-12-22 International Business Machines Corporation Instructions for performing an operation on two operands and subsequently storing an original value of operand

Also Published As

Publication number Publication date
ES2708331T3 (es) 2019-04-09
TWI622880B (zh) 2018-05-01
TW201413454A (zh) 2014-04-01
AU2012382781B2 (en) 2016-06-02
CN104903873A (zh) 2015-09-09
PL2862089T3 (pl) 2019-04-30
EP2862089A4 (en) 2015-09-02
SI2862089T1 (sl) 2019-03-29
KR20140138848A (ko) 2014-12-04
HRP20190166T1 (hr) 2019-03-22
MX2014015347A (es) 2015-07-06
JP2015527632A (ja) 2015-09-17
EP2862089A2 (en) 2015-04-22
CN104903873B (zh) 2017-10-20
BR112014031436B1 (pt) 2021-08-10
AU2012382781A1 (en) 2014-12-11
LT2862089T (lt) 2019-02-11
RU2550558C2 (ru) 2015-05-10
CA2874186C (en) 2020-09-22
KR101572409B1 (ko) 2015-12-04
US20130339656A1 (en) 2013-12-19
HK1210846A1 (en) 2016-05-06
EP2862089B1 (en) 2018-12-26
ZA201408136B (en) 2020-02-26
BR112014031436A2 (pt) 2017-06-27
DK2862089T3 (en) 2019-02-25
IL236248A0 (en) 2015-01-29
JP6202543B2 (ja) 2017-09-27
WO2013186606A3 (en) 2015-06-11
SG11201407485RA (en) 2014-12-30
CA2874186A1 (en) 2013-12-19
WO2013186606A8 (en) 2014-12-18
WO2013186606A2 (en) 2013-12-19
PT2862089T (pt) 2019-02-04
MX347759B (es) 2017-05-10

Similar Documents

Publication Publication Date Title
RU2012148399A (ru) Сравнение и замена позиции таблицы dat
JP6066250B2 (ja) マルチコア異種システム変換のルックアサイドバッファコヒーレンシ
RU2012148585A (ru) Сохранение/восстановление выбранных регистров при транзакционной обработке
US10474369B2 (en) Mapping guest pages to disk blocks to improve virtual machine management processes
US10877793B2 (en) Extending the base address register by modifying the number of read-only bits associated with a device to be presented to a guest operating system
JP2016517992A5 (ru)
JP2013536486A5 (ru)
JP2014529126A5 (ru)
JP2017529591A5 (ru)
JP2015524597A5 (ru)
JP2015503805A5 (ru)
JP2018504694A (ja) 仮想アドレスを使用してアクセスされるキャッシュ
JP2015526829A5 (ru)
JP2015506041A5 (ru)
HRP20211545T1 (hr) Upravljanje korištenjem memorije od strane više gostiju računalnog okruženja rasporedivih po stranicama virtualne memorije
JP2019532450A5 (ru)
WO2015043376A1 (zh) 一种页的访问方法和页的访问装置、服务器
US9436751B1 (en) System and method for live migration of guest
KR20080097573A (ko) 가상 메모리 접근 방법
JP2014531088A5 (ru)
RU2015151131A (ru) Загрузка парциальной ширины, зависящая от режима, в процессорах с регистрами с большим числом разрядов, способы и системы
JP2018528515A5 (ru)
JP2016513835A5 (ru)
JP2015527642A5 (ru)
JP2021503129A5 (ru)