RU2012145106A - Аналого-цифровой преобразователь, способ аналого-цифрового преобразования, твердотельный элемент формирования изображения и система камеры - Google Patents

Аналого-цифровой преобразователь, способ аналого-цифрового преобразования, твердотельный элемент формирования изображения и система камеры Download PDF

Info

Publication number
RU2012145106A
RU2012145106A RU2012145106/08A RU2012145106A RU2012145106A RU 2012145106 A RU2012145106 A RU 2012145106A RU 2012145106/08 A RU2012145106/08 A RU 2012145106/08A RU 2012145106 A RU2012145106 A RU 2012145106A RU 2012145106 A RU2012145106 A RU 2012145106A
Authority
RU
Russia
Prior art keywords
bit
level
low
section
signal
Prior art date
Application number
RU2012145106/08A
Other languages
English (en)
Inventor
Хироюки ИВАКИ
Хиротака МУРАКАМИ
Ёсиаки ИНАДА
Ясиаки ХИСАМАЦУ
Original Assignee
Сони Корпорейшн
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Сони Корпорейшн filed Critical Сони Корпорейшн
Publication of RU2012145106A publication Critical patent/RU2012145106A/ru

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/06Continuously compensating for, or preventing, undesired influence of physical parameters
    • H03M1/0617Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence
    • H03M1/0624Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence by synchronisation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/60Noise processing, e.g. detecting, correcting, reducing or removing noise
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14609Pixel-elements with integrated switching, control, storage or amplification elements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/71Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
    • H04N25/745Circuitry for generating timing or clock signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/71Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
    • H04N25/75Circuitry for providing, modifying or processing image signals from the pixel array
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/767Horizontal readout lines, multiplexers or registers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/1205Multiplexed conversion systems
    • H03M1/123Simultaneous, i.e. using one converter per channel but with common control or reference circuits for multiple converters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/14Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/50Analogue/digital converters with intermediate conversion to time interval
    • H03M1/56Input signal compared with linear ramp

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Theoretical Computer Science (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

1. Твердотельное устройство формирования изображений, содержащее:секцию недопущения несовместимости битов, выполненную с возможностью недопущения несовместимости битов между выходными сигналами секции защелки битов низкого уровня и секции счета битов высокого уровня.2. Твердотельное устройство формирования изображений по п.1, в котором секция защелки битов низкого уровня содержит множество схем защелки битов низкого уровня.3. Твердотельное устройство формирования изображений по п.2, в котором секция счета битов высокого уровня содержит множество схем счетчиков битов высокого уровня.4. Твердотельное устройство формирования изображений по п.3, в котором схемы счетчиков битов высокого уровня являются схемами счетчиков со сквозным переносом.5. Твердотельное устройство формирования изображений по п.3, в котором секция недопущения несовместимости битов выполнена с возможностью недопущения несовместимости битов между выходным сигналом одной из схем защелки битов низкого уровня, наиболее удаленной к стороне высокого уровня секции защелки битов низкого уровня, и выходным сигналом секции счета битов высокого уровня.6. Твердотельное устройство формирования изображений по п.5, в котором секция недопущения несовместимости битов выполнена с возможностью недопущения несовместимости битов между выходным сигналом одной из схем защелки битов низкого уровня, наиболее удаленной к стороне высокого уровня секции защелки битов низкого уровня, и выходным сигналом одной из схем счетчиков битов высокого уровня, наиболее удаленной к стороне низкого уровня секции счетчика битов высокого уровня.7. Твердотельное устройств�

Claims (36)

1. Твердотельное устройство формирования изображений, содержащее:
секцию недопущения несовместимости битов, выполненную с возможностью недопущения несовместимости битов между выходными сигналами секции защелки битов низкого уровня и секции счета битов высокого уровня.
2. Твердотельное устройство формирования изображений по п.1, в котором секция защелки битов низкого уровня содержит множество схем защелки битов низкого уровня.
3. Твердотельное устройство формирования изображений по п.2, в котором секция счета битов высокого уровня содержит множество схем счетчиков битов высокого уровня.
4. Твердотельное устройство формирования изображений по п.3, в котором схемы счетчиков битов высокого уровня являются схемами счетчиков со сквозным переносом.
5. Твердотельное устройство формирования изображений по п.3, в котором секция недопущения несовместимости битов выполнена с возможностью недопущения несовместимости битов между выходным сигналом одной из схем защелки битов низкого уровня, наиболее удаленной к стороне высокого уровня секции защелки битов низкого уровня, и выходным сигналом секции счета битов высокого уровня.
6. Твердотельное устройство формирования изображений по п.5, в котором секция недопущения несовместимости битов выполнена с возможностью недопущения несовместимости битов между выходным сигналом одной из схем защелки битов низкого уровня, наиболее удаленной к стороне высокого уровня секции защелки битов низкого уровня, и выходным сигналом одной из схем счетчиков битов высокого уровня, наиболее удаленной к стороне низкого уровня секции счетчика битов высокого уровня.
7. Твердотельное устройство формирования изображений по п.1, в котором несовместимость битов вызвана метастабильностью, генерируемой при фиксации секцией защелки битов низкого уровня при переключении выходного сигнала счета, причем выходной сигнал счета выводится счетчиком.
8. Твердотельное устройство формирования изображений по п.7, в котором счетчик выполнен с возможностью вывода выходного сигнала счета, так чтобы выходной сигнал счета переключался только на один бит.
9. Твердотельное устройство формирования изображений по п.8, в котором секция недопущения несовместимости битов выполнена с возможностью маскирования переключения входного сигнала секции счетчика битов высокого уровня сигналом маски.
10. Твердотельное устройство формирования изображений по п.8, в котором счетчик является счетчиком кода Грея.
11. Твердотельное устройство формирования изображений по п.9, в котором переключение выходного сигнала счетчика является переключением с высокого уровня на низкий уровень.
12. Твердотельное устройство формирования изображений по п.9, в котором переключение выходного сигнала счетчика является переключением с низкого уровня на высокий уровень.
13. Твердотельное устройство формирования изображений по п.9, в котором счетчик выполнен с возможностью генерирования сигнала маски.
14. Твердотельное устройство формирования изображений по п.9, характеризующееся тем, что выполнено с возможностью маскирования сигналом маски входного сигнала секции счетчика битов высокого уровня на заданный промежуток времени.
15. Твердотельное устройство формирования изображений по п.11, характеризующееся тем, что выполнено с возможностью поддержания сигнала маски на высоком уровне в момент заднего фронта выходного сигнала счета.
16. Твердотельное устройство формирования изображений по п.15, характеризующееся тем, что выполнено с возможностью использования сигнала, противоположного выходному сигналу переключения одной из схем защелки битов низкого уровня, более удаленной от стороны высокого уровня секции защелки битов низкого уровня, чем указанная одна из схем защелки битов низкого уровня, наиболее удаленная к стороне высокого уровня секции защелки битов низкого уровня, в качестве сигнала переключения для сигнала маски.
17. Твердотельное устройство формирования изображений по п.12, характеризующееся тем, что выполнено с возможностью поддержания сигнала маски на низком уровне в момент переднего фронта выходного сигнала счета.
18. Твердотельное устройство формирования изображений по п.17, характеризующееся тем, что выполнено с возможностью использования сигнала, противоположного выходному сигналу переключения одной из схем защелки битов низкого уровня, более удаленной от стороны высокого уровня секции защелки битов низкого уровня, чем указанная одна из схем защелки битов низкого уровня, наиболее удаленная к стороне высокого уровня секции защелки битов низкого уровня, в качестве сигнала переключения для сигнала маски.
19. Способ аналого-цифрового преобразования, содержащий этап, на котором:
не допускают несовместимости битов между выходным сигналом секции защелки битов низкого уровня и выходным сигналом секции счета битов высокого уровня.
20. Способ аналого-цифрового преобразования по п.19, в котором секция защелки битов низкого уровня содержит множество схем защелки битов низкого уровня.
21. Способ аналого-цифрового преобразования по п.20, в котором секция счета битов высокого уровня содержит множество схем счетчиков битов высокого уровня.
22. Способ аналого-цифрового преобразования по п.21, в котором схемы счетчиков битов высокого уровня являются схемами счетчиков со сквозным переносом.
23. Способ аналого-цифрового преобразования по п.21, в котором на этапе недопущения несовместимости битов между выходным сигналом секции защелки битов низкого уровня и выходным сигналом секции счета битов высокого уровня не допускают несовместимости битов между выходным сигналом одной из схем защелки битов низкого уровня, наиболее удаленной к стороне высокого уровня секции защелки битов низкого уровня, и выходным сигналом секции счета битов высокого уровня.
24. Способ аналого-цифрового преобразования по п.23, в котором на этапе недопущения несовместимости битов между выходным сигналом секции защелки битов низкого уровня и выходным сигналом секции счета битов высокого уровня не допускают несовместимости битов между выходным сигналом одной из схем защелки битов низкого уровня, наиболее удаленной к стороне высокого уровня секции защелки битов низкого уровня, и выходным сигналом одной из схем счетчиков битов высокого уровня, наиболее удаленной к стороне низкого уровня секции счета битов высокого уровня.
25. Способ аналого-цифрового преобразования по п.19, в котором несовместимость битов вызвана метастабильностью, генерируемой фиксацией секцией защелки битов низкого уровня при переключении выходного сигнала счета, причем выходной сигнал счета выводится счетчиком.
26. Способ аналого-цифрового преобразования по п.25, в котором счетчик выводит выходной сигнал счета так, что выходной сигнал счета переключается только на один бит.
27. Способ аналого-цифрового преобразования по п.26, в котором на этапе недопущения несовместимости битов между выходным сигналом секции защелки битов низкого уровня и выходным сигналом секции счета битов высокого уровня маскируют переключение входного сигнала секции счета битов высокого уровня с помощью сигнала маски.
28. Способ аналого-цифрового преобразования по п.26, в котором счетчик является счетчиком кода Грея.
29. Способ аналого-цифрового преобразования по п.27, в котором переключение выходного сигнала счетчика является переключением с высокого уровня на низкий уровень.
30. Способ аналого-цифрового преобразования по п.27, в котором переключение выходного сигнала счетчика является переключением с низкого уровня на высокий уровень.
31. Способ аналого-цифрового преобразования по п.27, в котором на этапе маскирования переключения входного сигнала секции счетчика битов высокого уровня с помощью сигнала маски генерируют сигнал маски с помощью счетчика.
32. Способ аналого-цифрового преобразования по п.27, в котором на этапе маскирования переключения входного сигнала секции счета битов высокого уровня с помощью сигнала маски маскируют входной сигнал на секцию счета битов высокого уровня на заданный промежуток времени.
33. Способ аналого-цифрового преобразования по п.29, в котором на этапе маскирования переключения входного сигнала секции счета битов высокого уровня с помощью сигнала маски поддерживают сигнал маски на высоком уровне во время заднего фронта выходного сигнала счета.
34. Способ аналого-цифрового преобразования по п.33, в котором при маскировании переключения входного сигнала на секцию счетчика битов высокого уровня с помощью сигнала маски используют сигнал, противоположный выходному сигналу переключения одной из схем защелки битов низкого уровня, более удаленной от стороны высокого уровня секции защелки битов низкого уровня, чем указанная одна из схем защелки битов низкого уровня, наиболее удаленная к стороне высокого уровня секции защелки битов низкого уровня, в качестве сигнала переключения для сигнала маски.
35. Способ аналого-цифрового преобразования по п.30, в котором на этапе маскирования переключения входного сигнала секции счетчика битов высокого уровня с помощью сигнала маски поддерживают сигнал маски на низком уровне во время переднего фронта выходного сигнала счета.
36. Способ аналого-цифрового преобразования по п.35, в котором при маскировании переключения входного сигнала секции счетчика битов высокого уровня с помощью сигнала маски используют сигнал, противоположный выходному сигналу переключения одной из схем защелки битов низкого уровня, более удаленной от стороны высокого уровня секции защелки битов низкого уровня, чем указанная одна из схем защелки битов низкого уровня, наиболее удаленная к стороне высокого уровня секции защелки битов низкого уровня, в качестве сигнала переключения для сигнала маски.
RU2012145106/08A 2010-04-30 2011-04-22 Аналого-цифровой преобразователь, способ аналого-цифрового преобразования, твердотельный элемент формирования изображения и система камеры RU2012145106A (ru)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
JP2010-105849 2010-04-30
JP2010105849 2010-04-30
JP2011-048144 2011-03-04
JP2011048144A JP5799531B2 (ja) 2010-04-30 2011-03-04 A/d変換器、a/d変換方法、固体撮像素子およびカメラシステム
PCT/JP2011/002360 WO2011135815A1 (en) 2010-04-30 2011-04-22 A/d converter, a/d conversion method, solid-state imaging element and camera system

Publications (1)

Publication Number Publication Date
RU2012145106A true RU2012145106A (ru) 2014-04-27

Family

ID=44861140

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2012145106/08A RU2012145106A (ru) 2010-04-30 2011-04-22 Аналого-цифровой преобразователь, способ аналого-цифрового преобразования, твердотельный элемент формирования изображения и система камеры

Country Status (12)

Country Link
US (2) US9053999B2 (ru)
EP (1) EP2564508B1 (ru)
JP (1) JP5799531B2 (ru)
KR (1) KR101834021B1 (ru)
CN (1) CN102934364B (ru)
AR (1) AR080985A1 (ru)
BR (1) BR112012027206A2 (ru)
CO (1) CO6571876A2 (ru)
RU (1) RU2012145106A (ru)
TW (1) TWI452900B (ru)
WO (1) WO2011135815A1 (ru)
ZA (1) ZA201207893B (ru)

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5528204B2 (ja) * 2010-05-14 2014-06-25 パナソニック株式会社 固体撮像装置、撮像システム、及び固体撮像装置の駆動方法
US9571113B2 (en) * 2012-02-17 2017-02-14 National University Corporation Hokkaido University Integral A/D converter and CMOS image sensor
EP2822271B1 (en) * 2012-02-29 2021-01-13 Sony Corporation Column a/d converter, column a/d conversion method, solid imaging device, and camera system
KR102075093B1 (ko) 2013-08-14 2020-03-03 삼성전자주식회사 이미지 센서, 아날로그-디지털 컨버터 및 아날로그-디지털 변환 방법
WO2016056394A1 (ja) 2014-10-06 2016-04-14 ソニー株式会社 信号処理装置および方法、撮像素子、並びに電子機器
JP6525747B2 (ja) * 2015-06-05 2019-06-05 キヤノン株式会社 撮像装置、撮像システム
US9959856B2 (en) * 2015-06-15 2018-05-01 Cirrus Logic, Inc. Systems and methods for reducing artifacts and improving performance of a multi-path analog-to-digital converter
WO2017169446A1 (ja) * 2016-03-29 2017-10-05 株式会社ニコン 撮像素子および撮像装置
WO2018235638A1 (ja) * 2017-06-20 2018-12-27 シャープ株式会社 アナログデジタル変換器および固体撮像素子
KR102593926B1 (ko) 2018-03-22 2023-10-26 삼성전자주식회사 그레이 코드 생성기
WO2020045140A1 (ja) * 2018-08-27 2020-03-05 株式会社Imaging Device Technologies Ad変換器、ad変換器の駆動方法、及び固体撮像装置
US10659055B1 (en) 2018-11-14 2020-05-19 Omnivision Technologies, Inc. Two stage gray code counter with a redundant bit
US10659056B1 (en) 2019-06-13 2020-05-19 Omnivision Technologies, Inc. Gray code counting signal distribution system
EP4004673A4 (en) 2019-07-29 2023-06-21 Lightmatter, Inc. ANALOG COMPUTING SYSTEMS AND METHODS USING A LINEAR PHOTONIC PROCESSOR
KR20210065675A (ko) 2019-11-27 2021-06-04 삼성전자주식회사 그레이 카운터 및 그것을 포함하는 이미지 센서
US11777515B2 (en) * 2021-04-27 2023-10-03 Novatek Microelectronics Corp. Column analog-to-digital converter and local counting method thereof

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5012246A (en) * 1990-01-31 1991-04-30 International Business Machines Corporation BiCMOS analog-to-digital converter with minimized metastability
IL118403A (en) * 1995-05-25 2001-09-13 Lockheed Martin Ir Imaging Sys Monolithic analog-digital converter and method for the same
US6225937B1 (en) * 1996-05-24 2001-05-01 Lockheed-Martin Ir Imaging Systems, Inc. Metastability resolved monolithic analog-to-digital converter
SE516157C2 (sv) * 1999-05-28 2001-11-26 Ericsson Telefon Ab L M Rättning av statiska fel i en AD-omvandlare
JP4107269B2 (ja) 2004-02-23 2008-06-25 ソニー株式会社 固体撮像装置
US7484192B2 (en) * 2006-09-18 2009-01-27 International Business Machines Corporation Method for modeling metastability decay through latches in an integrated circuit model
US7385825B2 (en) * 2006-10-09 2008-06-10 Fu Zhun Precision Industry (Shen Zhen) Co., Ltd. Heat dissipation device
JP5076568B2 (ja) * 2007-03-12 2012-11-21 ソニー株式会社 データ処理方法、データ処理装置、固体撮像装置、撮像装置、電子機器
JP5040427B2 (ja) * 2007-05-11 2012-10-03 ソニー株式会社 データ処理方法、データ処理装置、固体撮像装置、撮像装置、電子機器
JP4953970B2 (ja) * 2007-08-03 2012-06-13 パナソニック株式会社 物理量検知装置およびその駆動方法
US7671317B2 (en) * 2007-07-25 2010-03-02 Panasonic Corporation Physical quantity detecting apparatus and method for driving the same
JP4953959B2 (ja) 2007-07-25 2012-06-13 パナソニック株式会社 物理量検知装置およびその駆動方法
JP4389981B2 (ja) 2007-08-06 2009-12-24 ソニー株式会社 固体撮像装置、固体撮像装置のアナログ−デジタル変換方法および撮像装置
US8050148B2 (en) * 2008-07-03 2011-11-01 Texas Instruments Incorporated Flash time stamp apparatus
JP2012147242A (ja) * 2011-01-12 2012-08-02 Olympus Corp 固体撮像装置

Also Published As

Publication number Publication date
TW201206189A (en) 2012-02-01
CN102934364B (zh) 2016-03-30
EP2564508A4 (en) 2014-10-22
EP2564508A1 (en) 2013-03-06
AR080985A1 (es) 2012-05-23
KR20130069585A (ko) 2013-06-26
BR112012027206A2 (pt) 2016-07-26
JP5799531B2 (ja) 2015-10-28
WO2011135815A1 (en) 2011-11-03
KR101834021B1 (ko) 2018-03-02
TWI452900B (zh) 2014-09-11
CO6571876A2 (es) 2012-11-30
EP2564508B1 (en) 2017-02-15
US20130068931A1 (en) 2013-03-21
US20150229853A1 (en) 2015-08-13
ZA201207893B (en) 2013-04-24
JP2011250395A (ja) 2011-12-08
CN102934364A (zh) 2013-02-13
US9363452B2 (en) 2016-06-07
US9053999B2 (en) 2015-06-09

Similar Documents

Publication Publication Date Title
RU2012145106A (ru) Аналого-цифровой преобразователь, способ аналого-цифрового преобразования, твердотельный элемент формирования изображения и система камеры
AR080986A1 (es) Convertidor a/d de columna, metodo de conversion a/d de columna, elemento formador de imagenes en estado solido y sistema de camara
JP2015162751A5 (ru)
US9350958B2 (en) Solid-state imaging apparatus and camera
TW200715058A (en) Positive resist composition and pattern-forming method using the same
WO2007135928A9 (ja) デジタルアナログ変換装置
EP2645577A3 (en) Photoelectric conversion apparatus and image pickup system
JP2012033154A5 (ja) 入出力装置
JP2016005147A5 (ru)
JP2007281987A5 (ru)
MX2016010393A (es) Luz codificada.
JP2016005171A5 (ru)
WO2010067905A3 (en) Actinic ray-sensitive or radiation-sensitive resin composition and pattern forming method using the same
PH12018501801A1 (en) Distributed 802.11s mesh network using transformer module hardware for the capture and transmission of data
US20170237928A1 (en) Time detection circuit, ad conversion circuit, and solid-state imaging device
EP2627006A3 (en) Serial-ripple analog-to-digital conversion
JP2013251874A5 (ru)
WO2014107258A9 (en) Mismatch noise shaping for digital to analog converters
DE112020006216A5 (de) Umwandlung von Eingangs-Bilddaten einer Mehrzahl von Fahrzeugkameras eines Rundumsichtsystems in optimierte Ausgangs-Bilddaten
FR2972548B1 (fr) Dispositif pour l'amelioration de la tolerance aux fautes d'un processeur
ATE449462T1 (de) Frequenzteilerschaltungen
JP2012204842A (ja) 固体撮像装置
JP2014504844A5 (ru)
US9473166B2 (en) Analog-to-digital converter and an image sensor including the same
GB2562555A (en) Digital to analogue conversion

Legal Events

Date Code Title Description
FA92 Acknowledgement of application withdrawn (lack of supplementary materials submitted)

Effective date: 20150917