RU2008103106A - Шлюз связи между двумя объектами - Google Patents

Шлюз связи между двумя объектами Download PDF

Info

Publication number
RU2008103106A
RU2008103106A RU2008103106/09A RU2008103106A RU2008103106A RU 2008103106 A RU2008103106 A RU 2008103106A RU 2008103106/09 A RU2008103106/09 A RU 2008103106/09A RU 2008103106 A RU2008103106 A RU 2008103106A RU 2008103106 A RU2008103106 A RU 2008103106A
Authority
RU
Russia
Prior art keywords
data
elementary
gateway according
ports
gateway
Prior art date
Application number
RU2008103106/09A
Other languages
English (en)
Inventor
Фабрис МЕШАДЬЕ (FR)
Фабрис МЕШАДЬЕ
Original Assignee
ИСПАНО СЮИЗА Френч Лимитед Компани (FR)
ИСПАНО СЮИЗА Френч Лимитед Компани
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ИСПАНО СЮИЗА Френч Лимитед Компани (FR), ИСПАНО СЮИЗА Френч Лимитед Компани filed Critical ИСПАНО СЮИЗА Френч Лимитед Компани (FR)
Publication of RU2008103106A publication Critical patent/RU2008103106A/ru

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4027Coupling between buses using bus bridges
    • G06F13/405Coupling between buses using bus bridges where the bridge performs a synchronising function
    • G06F13/4059Coupling between buses using bus bridges where the bridge performs a synchronising function where the synchronisation uses buffers, e.g. for speed matching between buses
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Small-Scale Networks (AREA)
  • Communication Control (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Information Transfer Systems (AREA)

Abstract

1. Шлюз связи, отличающийся тем, что он содержит: ! первый объект (3), включающий в себя по меньшей мере один элемент (7) межсоединения с коммутацией пакетов, осуществляющий связь посредством пакетов данных; ! второй объект (5), включающий в себя набор портов (9), осуществляющих связь посредством набора элементарных данных, содержащего данные, которые являются дискретными, в последовательной форме или в параллельной форме; и ! средство (11) преобразования, соединяющее упомянутый первый объект (3) с упомянутым вторым объектом (5), для преобразования между упомянутыми пакетами данных и упомянутым набором элементарных данных, с тем, чтобы обеспечить связь между упомянутыми первым и вторым объектами, упомянутое средство (11) преобразования содержит: ! средство (13) хранения для временного сохранения упомянутых пакетов данных, приходящих из упомянутого первого объекта (3); и ! средство (15) управления для декодирования упомянутых, временно сохраненных пакетов данных, чтобы восстанавливать порции элементарных данных, выделенные портам из упомянутого набора портов, до отправки каждой из упомянутых порций элементарных данных в порт ее назначения. ! 2. Шлюз по п.1, отличающийся тем, что упомянутое средство (13) хранения предназначено для временного сохранения упомянутого набора элементарных данных, приходящего из упомянутого второго объекта (5), и тем, что упомянутое средство (15) управления предназначено для преобразования упомянутого, временно сохраненного набора элементарных данных в пакеты данных, снабжающие упомянутый первый объект (3). ! 3. Шлюз по п.1, отличающийся тем, что упомянутое средство (15) управления предназначено для обраб�

Claims (10)

1. Шлюз связи, отличающийся тем, что он содержит:
первый объект (3), включающий в себя по меньшей мере один элемент (7) межсоединения с коммутацией пакетов, осуществляющий связь посредством пакетов данных;
второй объект (5), включающий в себя набор портов (9), осуществляющих связь посредством набора элементарных данных, содержащего данные, которые являются дискретными, в последовательной форме или в параллельной форме; и
средство (11) преобразования, соединяющее упомянутый первый объект (3) с упомянутым вторым объектом (5), для преобразования между упомянутыми пакетами данных и упомянутым набором элементарных данных, с тем, чтобы обеспечить связь между упомянутыми первым и вторым объектами, упомянутое средство (11) преобразования содержит:
средство (13) хранения для временного сохранения упомянутых пакетов данных, приходящих из упомянутого первого объекта (3); и
средство (15) управления для декодирования упомянутых, временно сохраненных пакетов данных, чтобы восстанавливать порции элементарных данных, выделенные портам из упомянутого набора портов, до отправки каждой из упомянутых порций элементарных данных в порт ее назначения.
2. Шлюз по п.1, отличающийся тем, что упомянутое средство (13) хранения предназначено для временного сохранения упомянутого набора элементарных данных, приходящего из упомянутого второго объекта (5), и тем, что упомянутое средство (15) управления предназначено для преобразования упомянутого, временно сохраненного набора элементарных данных в пакеты данных, снабжающие упомянутый первый объект (3).
3. Шлюз по п.1, отличающийся тем, что упомянутое средство (15) управления предназначено для обработки информации, декодированной первым объектом (3) из специального пакета данных, для того, чтобы формировать импульс синхронизации.
4. Шлюз по любому из пп.1-3, отличающийся тем, что он сделан в программируемом компоненте.
5. Шлюз по любому из пп.1-3, отличающийся тем, что он сделан в специализированной интегральной схеме.
6. Шлюз по любому из пп.1-3, отличающийся тем, что упомянутый набор портов (9) содержит дискретные входы/выходы, из условия, чтобы упомянутый набор элементарных данных содержал дискретные данные.
7. Шлюз по любому из пп.1-3, отличающийся тем, что упомянутый набор портов (9) включает в себя по меньшей мере один последовательный порт, из условия, чтобы упомянутый набор элементарных данных включал в себя данные в последовательной форме.
8. Шлюз по п.7, отличающийся тем, что упомянутый по меньшей мере один последовательный порт имеет тип синхронизированного последовательного порта SPI.
9. Шлюз по любому из пп.1-3, отличающийся тем, что упомянутый элемент межсоединения с коммутацией пакетов имеет тип Serial RapidIOTM.
10. Компьютер летательного аппарата, содержащий по меньшей мере один центральный блок (43) и средство (45) сбора данных и включающий в себя по меньшей мере один шлюз (1) согласно любому из пп.1-9, отличающийся тем, что упомянутый шлюз является интерфейсом между упомянутым по меньшей мере одним центральным блоком и упомянутым средством сбора данных.
RU2008103106/09A 2007-01-29 2008-01-28 Шлюз связи между двумя объектами RU2008103106A (ru)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR0752939A FR2911973B1 (fr) 2007-01-29 2007-01-29 Passerelle de communication entre deux entites
FR0752939 2007-01-29

Publications (1)

Publication Number Publication Date
RU2008103106A true RU2008103106A (ru) 2009-08-10

Family

ID=38225569

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2008103106/09A RU2008103106A (ru) 2007-01-29 2008-01-28 Шлюз связи между двумя объектами

Country Status (12)

Country Link
US (1) US20080181242A1 (ru)
EP (1) EP1950667A1 (ru)
JP (1) JP2008187711A (ru)
CN (1) CN101237430A (ru)
BR (1) BRPI0800220A (ru)
CA (1) CA2619301A1 (ru)
FR (1) FR2911973B1 (ru)
MA (1) MA29828B1 (ru)
MX (1) MX2008001358A (ru)
RU (1) RU2008103106A (ru)
SG (1) SG144865A1 (ru)
ZA (1) ZA200800861B (ru)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101794268B (zh) * 2010-03-16 2011-11-16 中国电子科技集团公司第十四研究所 基于vpx总线、可重构信号处理模块
CN102004713B (zh) * 2010-11-19 2013-03-13 中国船舶重工集团公司第七0九研究所 一种 TigerSHARC DSP LINK 口转串行 RapidIO总线的实现方法
DE102013212020A1 (de) * 2013-06-25 2015-01-08 Robert Bosch Gmbh Verfahren zum Betreiben einer Kommunikationsanordnung
DE102019126668A1 (de) * 2019-10-02 2021-04-08 Phoenix Contact Gmbh & Co. Kg Ein-/ausgabe-einheit zur datenerfassung bei einem feldbussystem
CN110995402B (zh) * 2019-11-29 2021-09-07 三维通信股份有限公司 同步脉冲传输方法、装置和系统

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5915104A (en) * 1997-01-09 1999-06-22 Silicon Graphics, Inc. High bandwidth PCI to packet switched router bridge having minimized memory latency
GB2330479B (en) * 1997-10-15 2002-10-09 Motorola Inc Router and method for use in a communication system
US6668299B1 (en) * 1999-09-08 2003-12-23 Mellanox Technologies Ltd. Software interface between a parallel bus and a packet network
US6604161B1 (en) * 1999-09-29 2003-08-05 Silicon Graphics, Inc. Translation of PCI level interrupts into packet based messages for edge event drive microprocessors
US7243172B2 (en) * 2003-10-14 2007-07-10 Broadcom Corporation Fragment storage for data alignment and merger
US20060004936A1 (en) * 2004-06-30 2006-01-05 Nokia Inc. Bridge for enabling communication between a FIFO interface and a PL3 bus for a network processor and an I/O card
US7543096B2 (en) * 2005-01-20 2009-06-02 Dot Hill Systems Corporation Safe message transfers on PCI-Express link from RAID controller to receiver-programmable window of partner RAID controller CPU memory
US20070118677A1 (en) * 2005-05-13 2007-05-24 Freescale Semiconductor Incorporated Packet switch having a crossbar switch that connects multiport receiving and transmitting elements

Also Published As

Publication number Publication date
FR2911973B1 (fr) 2013-03-15
CN101237430A (zh) 2008-08-06
MA29828B1 (fr) 2008-10-03
SG144865A1 (en) 2008-08-28
US20080181242A1 (en) 2008-07-31
ZA200800861B (en) 2008-11-26
FR2911973A1 (fr) 2008-08-01
BRPI0800220A (pt) 2008-09-16
MX2008001358A (es) 2009-02-24
EP1950667A1 (fr) 2008-07-30
CA2619301A1 (fr) 2008-07-29
JP2008187711A (ja) 2008-08-14

Similar Documents

Publication Publication Date Title
JP5862706B2 (ja) ネットワークシステム、及びネットワークフロー追跡方法
US9692714B1 (en) Switching fabric topology based on traversing asymmetric routes
RU2008103106A (ru) Шлюз связи между двумя объектами
CN103222237B (zh) 数据处理方法、通信单板及设备
US11196675B2 (en) Flexible-ethernet data processing method and related device
CN104780333A (zh) 基于fpga的高带宽视频源接口适配装置
CN102511151A (zh) 一种路由器、虚拟集群路由器系统及建立方法
CN105099959A (zh) 一种多播包的转发方法、设备和系统
CN102301363A (zh) 数据处理节点、系统及方法
GB2545299A (en) Efficient support for variable width data channels in an interconnect network
US20120093155A1 (en) System and method for data exchange in a heterogeneous multiprocessor system
EP2560301B1 (en) Crossing capacity processing method for optical transport network (otn) equipment and otn equipment
CN109327393A (zh) 网络交换目的端口确定方法、装置及基于该装置的交换机
Flatt et al. An FPGA based HSR architecture for seamless PROFINET redundancy
Stepniewska et al. Network-on-multi-chip (NoMC) for multi-FPGA multimedia systems
CN110830137B (zh) 一种基于srio的多节点时间同步控制系统及其同步控制方法
CN102263633A (zh) 交换机堆叠系统中的时钟同步方法和堆叠控制器
CN107483308A (zh) 一种基于时间片令牌机制的以太网通讯方法
CN104038851A (zh) 用于最低阶光学数据单元的子速率映射
CN101501679A (zh) 用于同步通信的电子装置和方法
CN107396214B (zh) 128×128路宽带数据信号实时交换系统及交换方法
CN102263632A (zh) 交换机堆叠系统中的时间同步方法和堆叠控制器
CN112800001A (zh) 一种基于arm平台架构的高性能物联网硬件平台及方法
CN202127418U (zh) 一种集成千兆和万兆以太网的复合网卡
CN105812289A (zh) 一种数据交换方法和装置

Legal Events

Date Code Title Description
FA93 Acknowledgement of application withdrawn (no request for examination)

Effective date: 20110131