RU2005108475A - DIGITAL COMPUTER SYNTHESIS - Google Patents

DIGITAL COMPUTER SYNTHESIS Download PDF

Info

Publication number
RU2005108475A
RU2005108475A RU2005108475/09A RU2005108475A RU2005108475A RU 2005108475 A RU2005108475 A RU 2005108475A RU 2005108475/09 A RU2005108475/09 A RU 2005108475/09A RU 2005108475 A RU2005108475 A RU 2005108475A RU 2005108475 A RU2005108475 A RU 2005108475A
Authority
RU
Russia
Prior art keywords
output
input
digital
divider
storage device
Prior art date
Application number
RU2005108475/09A
Other languages
Russian (ru)
Other versions
RU2286645C1 (en
Inventor
бов Игорь Владимирович Р (RU)
Игорь Владимирович Рябов
Ольга Евгеньевна Морозова (RU)
Ольга Евгеньевна Морозова
Original Assignee
Марийский государственный технический университет(RU)
Марийский государственный технический университет
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Марийский государственный технический университет(RU), Марийский государственный технический университет filed Critical Марийский государственный технический университет(RU)
Priority to RU2005108475/09A priority Critical patent/RU2286645C1/en
Publication of RU2005108475A publication Critical patent/RU2005108475A/en
Application granted granted Critical
Publication of RU2286645C1 publication Critical patent/RU2286645C1/en

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Radar Systems Or Details Thereof (AREA)

Claims (1)

Цифровой вычислительный синтезатор, содержащий последовательно соединенные эталонный генератор и блок задержки, последовательно соединенные цифровой накопитель, цифроаналоговый преобразователь и фильтр нижних частот, цифровой накопитель и полосовой фильтр, при этом выходы фильтров являются аналоговыми выходами синтезатора, блок постоянного запоминания, делитель с переменным коэффициентом деления, ждущий мультивибратор, выход которого подключен к делителю с переменным коэффициентом деления и к цифровому накопителю, выходы блока задержки соединены с тактовыми входами делителя с переменным коэффициентом деления, цифрового накопителя, цифроаналогового преобразователя, отличающийся тем, что в цифровой вычислительный синтезатор введены два регистра памяти, реверсивный счетчик частоты, формирователь импульсов, последовательно соединенные преобразователь кодов и устройство отображения частоты выходного сигнала, при этом вход первого регистра памяти является адресным входом кодов начальной частоты Сi и скорости изменения частоты Dk, выход первого регистра памяти подключен к адресному входу блока постоянного запоминания, а выход второго регистра памяти - к входу делителя с переменным коэффициентом деления, выход последнего подключен к счетному входу реверсивного счетчика, выход старшего разряда которого подключен к входу формирователя импульсов, а выход формирователя импульсов соединен с входом управления направления счета счетчика частоты.A digital computational synthesizer comprising a reference oscillator and a delay unit connected in series, a digital storage device, a digital-to-analog converter and a low-pass filter, a digital storage device and a band-pass filter, the filter outputs being the analog outputs of the synthesizer, a read-only memory unit, a divider with a variable division ratio, a waiting multivibrator, the output of which is connected to a divider with a variable division ratio and to a digital storage device, the outputs of block 3 the holders are connected to the clock inputs of a divider with a variable division ratio, a digital storage device, a digital-to-analog converter, characterized in that two memory registers, a reversible frequency counter, a pulse shaper, a serial-connected code converter and an output frequency display device are introduced into the digital computer synthesizer the input of the first memory register is the address input of the codes of the initial frequency C i and the rate of change of frequency D k , the output of the first memory register connected to the address input of the permanent memory unit, and the output of the second memory register to the input of the divider with a variable division coefficient, the output of the latter connected to the counting input of the reversing counter, the output of the highest level of which is connected to the input of the pulse shaper, and the output of the pulse shaper is connected to the direction control input frequency counter bills.
RU2005108475/09A 2005-03-25 2005-03-25 Digital computing synthesizer RU2286645C1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2005108475/09A RU2286645C1 (en) 2005-03-25 2005-03-25 Digital computing synthesizer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2005108475/09A RU2286645C1 (en) 2005-03-25 2005-03-25 Digital computing synthesizer

Publications (2)

Publication Number Publication Date
RU2005108475A true RU2005108475A (en) 2006-09-10
RU2286645C1 RU2286645C1 (en) 2006-10-27

Family

ID=37112362

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2005108475/09A RU2286645C1 (en) 2005-03-25 2005-03-25 Digital computing synthesizer

Country Status (1)

Country Link
RU (1) RU2286645C1 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2504891C1 (en) * 2012-11-27 2014-01-20 Закрытое акционерное общество "Научно-производственный центр "Алмаз-Фазотрон" Method of generating output frequency of direct synthesis digital synthesiser
RU2757413C1 (en) * 2020-11-20 2021-10-15 Федеральное государственное бюджетное образовательное учреждение высшего образования "Поволжский государственный технологический университет" Digital computational synthesizer for adaptive communication systems with pprf

Also Published As

Publication number Publication date
RU2286645C1 (en) 2006-10-27

Similar Documents

Publication Publication Date Title
RU2007120371A (en) DIGITAL SYNTHESIS OF FREQUENCY AND PHASE MODULATED SIGNALS
RU2005108475A (en) DIGITAL COMPUTER SYNTHESIS
RU2001109398A (en) DIGITAL SYNTHESIS OF FREQUENCY-MODULATED SIGNALS
RU2005132880A (en) DIGITAL COMPUTER SYNTHESIS WITH SQUARE OUTPUTS
RU2014114949A (en) DIGITAL COMPUTER SYNTHESIS OF FREQUENCY-MODULATED SIGNALS
RU2204197C2 (en) Digital synthesizer of frequency-modulated signals
RU2005128884A (en) TIME CODE CONVERTER
RU2001106889A (en) DIGITAL SYNTHESIS OF PHASE-MODULATED SIGNALS
RU2257669C1 (en) Digital signals synthesizer
RU2007104420A (en) ANALOG SIGNAL TO DIGITAL CONVERTER
RU2002111956A (en) Extended Frequency Digital Synthesizer
RU2006126872A (en) Duration Pulse Selector
RU2002100045A (en) Device for modeling decision making
US11290106B2 (en) Low-power digital signal processing
RU2002111955A (en) Digital frequency synthesizer
RU2007119237A (en) DIGITAL SYNTHESIS OF MULTIPHASE SIGNALS
RU2016104537A (en) DIGITAL COMPUTER SYNTHESIS OF MULTI-FREQUENCY FREQUENCY-MODULATED SIGNALS
RU2001120399A (en) Geoelectrical exploration measuring device
RU2002111059A (en) Information retrieval device
RU2000113684A (en) DIGITAL FREQUENCY SYNTHESIS
RU2212092C2 (en) Digital four-phase sine-wave oscillator
RU2003117239A (en) CODE CONVERTER
RU2002125772A (en) DEVICE FOR MEASURING THE FREQUENCY OF ELECTRICAL SIGNALS
RU2013147215A (en) DIGITAL COMPUTER SYNTHESIS WITH PRECISE SETTING OF THE INITIAL FREQUENCY
RU2003109214A (en) DEVICE FOR FUNCTIONAL CONVERSION OF PWM SIGNALS

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20070326