Claims (1)
Цифровой вычислительный синтезатор, содержащий последовательно соединенные эталонный генератор и блок задержки, последовательно соединенные цифровой накопитель, цифроаналоговый преобразователь и фильтр нижних частот, цифровой накопитель и полосовой фильтр, при этом выходы фильтров являются аналоговыми выходами синтезатора, блок постоянного запоминания, делитель с переменным коэффициентом деления, ждущий мультивибратор, выход которого подключен к делителю с переменным коэффициентом деления и к цифровому накопителю, выходы блока задержки соединены с тактовыми входами делителя с переменным коэффициентом деления, цифрового накопителя, цифроаналогового преобразователя, отличающийся тем, что в цифровой вычислительный синтезатор введены два регистра памяти, реверсивный счетчик частоты, формирователь импульсов, последовательно соединенные преобразователь кодов и устройство отображения частоты выходного сигнала, при этом вход первого регистра памяти является адресным входом кодов начальной частоты Сi и скорости изменения частоты Dk, выход первого регистра памяти подключен к адресному входу блока постоянного запоминания, а выход второго регистра памяти - к входу делителя с переменным коэффициентом деления, выход последнего подключен к счетному входу реверсивного счетчика, выход старшего разряда которого подключен к входу формирователя импульсов, а выход формирователя импульсов соединен с входом управления направления счета счетчика частоты.A digital computational synthesizer comprising a reference oscillator and a delay unit connected in series, a digital storage device, a digital-to-analog converter and a low-pass filter, a digital storage device and a band-pass filter, the filter outputs being the analog outputs of the synthesizer, a read-only memory unit, a divider with a variable division ratio, a waiting multivibrator, the output of which is connected to a divider with a variable division ratio and to a digital storage device, the outputs of block 3 the holders are connected to the clock inputs of a divider with a variable division ratio, a digital storage device, a digital-to-analog converter, characterized in that two memory registers, a reversible frequency counter, a pulse shaper, a serial-connected code converter and an output frequency display device are introduced into the digital computer synthesizer the input of the first memory register is the address input of the codes of the initial frequency C i and the rate of change of frequency D k , the output of the first memory register connected to the address input of the permanent memory unit, and the output of the second memory register to the input of the divider with a variable division coefficient, the output of the latter connected to the counting input of the reversing counter, the output of the highest level of which is connected to the input of the pulse shaper, and the output of the pulse shaper is connected to the direction control input frequency counter bills.