Claims (1)
Цифровой синтезатор фазомодулированных сигналов, содержащий блок постоянного запоминания, адресные входы которого являются входами синтезатора, первый и второй цифровые накопители, первый и второй регистры памяти, делитель с переменным коэффициентом деления, последовательно соединенные эталонный генератор и блок задержки, выходы которого подключены к тактовым входам первого и второго регистров памяти, делителя с переменным коэффициентом деления, выход которого подключен к входу последовательного переноса первого цифрового накопителя, последовательно соединенные преобразователь кодов, цифроаналоговый преобразователь, фильтр нижних частот, выход которого является аналоговым выходом всего синтезатора, отличающийся тем, что введены ждущий мультивибратор, первый и второй сумматоры, третий регистр памяти, при этом входами синтезатора являются информационные входы первого, второго и третьего регистров памяти и вход ждущего мультивибратора, выход которого подключен к входам установки первого и второго цифровых накопителей и делителя с переменным коэффициентом деления, последовательно соединены блок постоянного запоминания, первый цифровой накопитель, первый сумматор, второй цифровой накопитель, второй сумматор, преобразователь кодов, последовательно соединены первый регистр памяти и делитель с переменным коэффициентом деления, последовательно соединены выходы второго регистра памяти и вторые входы первого сумматора, последовательно соединены выходы третьего регистра памяти и вторые входы второго сумматора, старший разряд последнего подключен к входу управления инверсией преобразователя кодов, а выходы блока задержки подключены к тактовым входам третьего регистра памяти, первого и второго цифровых накопителей и к тактовому входу цифроаналогового преобразователя.A digital phase-modulated signal synthesizer containing a constant storage unit, the address inputs of which are the inputs of the synthesizer, the first and second digital storage devices, the first and second memory registers, a divider with a variable division coefficient, a reference oscillator and a delay unit connected in series to the clock inputs of the first and the second memory registers, a divider with a variable division ratio, the output of which is connected to the input of the serial transfer of the first digital storage Firing, series-connected code converter, digital-to-analog converter, low-pass filter, the output of which is the analog output of the entire synthesizer, characterized in that the standby multivibrator, the first and second adders, the third memory register are introduced, while the inputs of the synthesizer are the information inputs of the first, second and the third memory registers and the input of the standby multivibrator, the output of which is connected to the installation inputs of the first and second digital drives and a divider with a variable coefficient the memory, the first digital storage device, the first adder, the second digital storage device, the second adder, code converter are connected in series, the first memory register and the divider with a variable division ratio are connected in series, the outputs of the second memory register and the second inputs of the first adder are connected in series, the outputs of the third memory register and the second inputs of the second adder are connected, the last bit of the latter is connected to the inversion control input of the converter Dov, and the outputs of the delay unit are connected to the clock inputs of the third memory register, the first and second digital drives and to the clock input of the digital-to-analog converter.