Claims (1)
Система управления автономным инвертором, содержащая задающий генератор, и шесть выходных формирователей импульсов, отличающаяся тем, что дополнительно включены регистр сдвига, три элемента “НЕ”, три элемента “И”, причем выход задающего генератора подключен к тактовому и информационному входу регистра сдвига, первый выход которого подключен к первым входам первого, второго и третьего элементов “И”, второй выход - к вторым входам второго и третьего элементов “И”, а также к входу первого элемента “НЕ”, выход которого подключен к второму входу первого элемента “И”, третий выход регистра сдвига подключен к третьему входу третьего элемента “И”, к R -входу регистра сдвига, к входам второго и третьего элементов “НЕ”, выход второго элемента “НЕ” подключен к третьему входу первого элемента “И”, а выход третьего элемента “НЕ” к третьему входу второго элемента “И”, выход первого и второго выходных усилителей сигналов, выход второго элемента “И” - к входам третьего и четвертого выходных усилителей сигнала, выход третьего элемента “И” - к входам пятого и шестого выходных усилителей сигналов подключены к соответствующим силовым тиристорам автономного инвертора, выходные формирователи импульсов выполнены по схеме выходного усилителя импульсов.An autonomous inverter control system comprising a master oscillator and six output pulse shapers, characterized in that the shift register, three “NOT” elements, three “AND” elements are further included, the output of the master oscillator being connected to the clock and information input of the shift register, the first whose output is connected to the first inputs of the first, second and third “And” elements, the second output - to the second inputs of the second and third “And” elements, as well as to the input of the first “NOT” element, whose output is connected to the second mu input of the first element “AND”, the third output of the shift register is connected to the third input of the third element “AND”, to the R-input of the shift register, to the inputs of the second and third elements “NOT”, the output of the second element “NOT” is connected to the third input of the first element “And”, and the output of the third element “NOT” to the third input of the second element “AND”, the output of the first and second output signal amplifiers, the output of the second element “AND” to the inputs of the third and fourth output signal amplifiers, the output of the third element “AND ”- to the inputs of the fifth and sixth weekends signal amplifiers are connected to the corresponding power thyristors of an autonomous inverter, output pulse shapers are made according to the scheme of an output pulse amplifier.