RU2002114328A - Устройство кодирования - Google Patents
Устройство кодированияInfo
- Publication number
- RU2002114328A RU2002114328A RU2002114328/09A RU2002114328A RU2002114328A RU 2002114328 A RU2002114328 A RU 2002114328A RU 2002114328/09 A RU2002114328/09 A RU 2002114328/09A RU 2002114328 A RU2002114328 A RU 2002114328A RU 2002114328 A RU2002114328 A RU 2002114328A
- Authority
- RU
- Russia
- Prior art keywords
- clock signal
- current profile
- encoding device
- unit
- profile generator
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L9/00—Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L9/00—Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols
- H04L9/002—Countermeasures against attacks on cryptographic mechanisms
- H04L9/003—Countermeasures against attacks on cryptographic mechanisms for power analysis, e.g. differential power analysis [DPA] or simple power analysis [SPA]
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F21/00—Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
- G06F21/70—Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer
- G06F21/71—Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure computing or processing of information
- G06F21/75—Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure computing or processing of information by inhibiting the analysis of circuitry or operation
- G06F21/755—Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure computing or processing of information by inhibiting the analysis of circuitry or operation with measures against power attack
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06K—GRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
- G06K19/00—Record carriers for use with machines and with at least a part designed to carry digital markings
- G06K19/06—Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
- G06K19/067—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
- G06K19/07—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
- G06K19/073—Special arrangements for circuits, e.g. for protecting identification code in memory
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2207/00—Indexing scheme relating to methods or arrangements for processing data by operating upon the order or content of the data handled
- G06F2207/72—Indexing scheme relating to groups G06F7/72 - G06F7/729
- G06F2207/7219—Countermeasures against side channel or fault attacks
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L2209/00—Additional information or applications relating to cryptographic mechanisms or cryptographic arrangements for secret or secure communication H04L9/00
- H04L2209/08—Randomization, e.g. dummy operations or using noise
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L2209/00—Additional information or applications relating to cryptographic mechanisms or cryptographic arrangements for secret or secure communication H04L9/00
- H04L2209/12—Details relating to cryptographic hardware or logic circuitry
Landscapes
- Engineering & Computer Science (AREA)
- Computer Security & Cryptography (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- General Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Computer Networks & Wireless Communication (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Mathematical Physics (AREA)
- Software Systems (AREA)
- Storage Device Security (AREA)
- Compression, Expansion, Code Conversion, And Decoders (AREA)
- Electric Clocks (AREA)
- Semiconductor Integrated Circuits (AREA)
- Superconductors And Manufacturing Methods Therefor (AREA)
- Reduction Or Emphasis Of Bandwidth Of Signals (AREA)
- Lubricants (AREA)
Claims (14)
1. Устройство кодирования для реализации криптографического шифрования и/или обеспечения контроля доступа, содержащее блок обработки данных (1, 1’) для реализации криптографических операций, блок развязки (2) для развязки внешнего интерфейса данных (Ввод/Вывод) от внутреннего интерфейса данных (ВИ), интерфейс электропитания (ЭП) для обеспечения питания устройства кодирования (АС) и блок формирования основного тактового сигнала (3) для выработки основного тактового сигнала (CLK1), отличающееся тем, что дополнительно содержит блок генератора профиля тока, предназначенный для выработки профиля тока (ПТ2).
2. Устройство кодирования по п.1, отличающееся тем, что блок генератора профиля тока содержит генератор профиля тока (4), который для выработки профиля тока (ПТ2) переключает посредством блока переключения (БП) множество нагрузок (R1,...,Cn).
3. Устройство кодирования по п.1 или 2, отличающееся тем, что блок генератора профиля тока содержит блок формирования вторичного тактового сигнала (7), предназначенный для выработки вторичного тактового сигнала (CLK2).
4. Устройство кодирования по любому из пп.1-3, отличающееся тем, что блок генератора профиля тока содержит генератор случайных чисел (6), предназначенный для выработки значений случайных чисел (RND1, RND2, RND3) и изменения вторичного тактового сигнала (CLK2) блока формирования вторичного тактового сигнала (7) в зависимости от значений случайных чисел (RND2).
5.Устройство кодирования по п.4, отличающееся тем, что генератор случайных чисел (6) дополнительно изменяет основной тактовый сигнал (CLK1) блока формирования основного тактового сигнала (3) в зависимости от значений случайных чисел (RND1).
6. Устройство кодирования по п.4 или 5, отличающееся тем, что генератор случайных чисел (6) изменяет режим переключения блока переключения (БП) генератора профиля тока (4) в зависимости от значений случайных чисел (RND3).
7. Устройство кодирования по любому из пп.3-6, отличающееся тем, что блок генератора профиля тока содержит схему синхронизации (5), предназначенную для выработки тактового сигнала (CLK*2) генератора профиля тока на основе основного и вторичного тактовых сигналов.
8. Устройство кодирования по п.7, отличающееся тем, что схема синхронизации (5) устраняет корреляцию во временной и частотной области между основным тактовым сигналом (CLK1) и тактовым сигналом (CLK*2) генератора профиля тока.
9. Устройство кодирования по п.7 или 8, отличающееся тем, что схема синхронизации (5) устраняет биения между основным и вторичным тактовыми сигналами (CLR1, CLK2), наблюдаемые на интерфейсе электропитания (ЭП).
10. Устройство кодирования по любому из пп.7-9, отличающееся тем, что схема синхронизации (5) содержит звено запаздывания (51) для задержки основного тактового сигнала (CLK1).
11. Устройство кодирования по любому из пп.7-10, отличающееся тем, что схема синхронизации (5) содержит запускаемую фронтом импульса логическую схему И (52) для выработки тактового сигнала (CLK*2) генератора профиля тока с запуском вторичным тактовым сигналом (CLK2) в качестве задержанного основного тактового сигнала (CLK1).
12. Устройство кодирования по п.10 или 11, отличающееся тем, что звено запаздывания (51) выполнено регулируемым.
13. Устройство кодирования по любому из пп.1-12, отличающееся тем, что блок генератора профиля тока вырабатывает помеховый профиль тока (ПТ2) таким образом, что указанный профиль тока имеет максимальный размах, подобный максимальному размаху профиля тока (ПТ1, ПТ’) блока обработки данных (1, 1’).
14. Устройство кодирования по любому из пп.1-13, отличающееся тем, что блок генератора профиля тока выполнен с возможностью отключения.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
EP99121760.5 | 1999-11-03 | ||
EP99121760A EP1098469B1 (de) | 1999-11-03 | 1999-11-03 | Kodiervorrichtung |
Publications (2)
Publication Number | Publication Date |
---|---|
RU2002114328A true RU2002114328A (ru) | 2004-03-27 |
RU2231229C2 RU2231229C2 (ru) | 2004-06-20 |
Family
ID=8239320
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU2002114328/09A RU2231229C2 (ru) | 1999-11-03 | 2000-10-26 | Устройство кодирования |
Country Status (11)
Country | Link |
---|---|
US (1) | US7127620B2 (ru) |
EP (1) | EP1098469B1 (ru) |
JP (1) | JP3715574B2 (ru) |
KR (1) | KR20020060221A (ru) |
CN (1) | CN1197291C (ru) |
AT (1) | ATE364272T1 (ru) |
BR (1) | BR0015327A (ru) |
DE (1) | DE59914370D1 (ru) |
MX (1) | MXPA02004462A (ru) |
RU (1) | RU2231229C2 (ru) |
WO (1) | WO2001033765A1 (ru) |
Families Citing this family (25)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE10217291B4 (de) * | 2002-04-18 | 2005-09-29 | Infineon Technologies Ag | Datenverarbeitungsvorrichtung und Verfahren zum Betreiben eines Datenverarbeitungsmoduls |
FR2844896A1 (fr) * | 2002-09-19 | 2004-03-26 | St Microelectronics Sa | Alimentation d'un circuit de traitement asynchrone de donnees |
JP4335561B2 (ja) * | 2003-03-28 | 2009-09-30 | Necエレクトロニクス株式会社 | 半導体集積回路装置 |
JP2005056413A (ja) * | 2003-08-01 | 2005-03-03 | Stmicroelectronics Sa | 複数の同じ計算の保護 |
FR2861474B1 (fr) * | 2003-10-24 | 2007-04-27 | Atmel Corp | Procede et appareil pour une periode de traitement variable dans un circuit integre |
DE10360343A1 (de) * | 2003-12-22 | 2005-07-28 | Giesecke & Devrient Gmbh | Tragbarer Datenträger |
JP4674440B2 (ja) * | 2004-03-04 | 2011-04-20 | ソニー株式会社 | データ処理回路 |
DE102004020576B4 (de) * | 2004-04-27 | 2007-03-15 | Infineon Technologies Ag | Datenverarbeitungsvorrichtung mit schaltbarer Ladungsneutralität und Verfahren zum Betreiben einer Dual-Rail-Schaltungskomponente |
US8065532B2 (en) | 2004-06-08 | 2011-11-22 | Hrl Laboratories, Llc | Cryptographic architecture with random instruction masking to thwart differential power analysis |
CN101084506A (zh) * | 2004-12-20 | 2007-12-05 | 皇家飞利浦电子股份有限公司 | 数据处理设备及操作这种数据处理设备的方法 |
US7440455B2 (en) * | 2005-12-22 | 2008-10-21 | Level 3 Communications, Llc | Registration of multiple VoIP devices |
JP4117008B2 (ja) * | 2006-10-30 | 2008-07-09 | シャープ株式会社 | 暗号化装置 |
KR100909364B1 (ko) * | 2007-02-06 | 2009-07-24 | 삼성전자주식회사 | 시스템 클록의 노출을 차단하는 메모리 컨트롤러와 그 방법 |
US20080290995A1 (en) * | 2007-03-30 | 2008-11-27 | Skyetek, Inc. | System and method for optimizing communication between an rfid reader and an rfid tag |
US8539596B2 (en) | 2008-06-24 | 2013-09-17 | Cisco Technology Inc. | Security within integrated circuits |
GB2487901B (en) * | 2011-02-03 | 2019-12-04 | Advanced Risc Mach Ltd | Power signature obfuscation |
JP5926655B2 (ja) * | 2012-08-30 | 2016-05-25 | ルネサスエレクトロニクス株式会社 | 中央処理装置および演算装置 |
US9401802B2 (en) * | 2013-07-31 | 2016-07-26 | Fairchild Semiconductor Corporation | Side channel power attack defense with pseudo random clock operation |
CN105376047B (zh) * | 2014-08-08 | 2020-03-17 | 国民技术股份有限公司 | 一种安全模块保护方法及装置 |
CN105760785B (zh) * | 2016-01-24 | 2018-11-09 | 深圳大学 | 一种基于时域差分电流测量的物理不可克隆芯片电路 |
CN107306180B (zh) * | 2016-04-19 | 2020-05-19 | 华邦电子股份有限公司 | 加解密装置及其功率分析防御方法 |
WO2018002934A1 (en) * | 2016-06-29 | 2018-01-04 | Bar-Ilan University | Pseudo- asynchronous digital circuit design |
US10521530B2 (en) | 2016-07-28 | 2019-12-31 | Bar-Ilan University | Data-dependent delay circuits |
EP3324286B1 (en) * | 2016-11-18 | 2019-09-04 | Siemens Aktiengesellschaft | Generating true random numbers for an integrated circuit |
WO2019167050A1 (en) * | 2018-02-28 | 2019-09-06 | Bar-Ilan University | Information redistribution to reduce side channel leakage |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE2854832C2 (de) | 1978-12-19 | 1980-11-20 | Siemens Ag, 1000 Berlin Und 8000 Muenchen | Empfangsschaltung in einem störunterdrückenden Nachrichtenübertragungssystem mit schmalbandiger konventioneller Nachrichtenmodulation und zusätzlicher pseudozufalliger Phasensprungmodulation |
SU849514A1 (ru) | 1979-10-26 | 1981-07-23 | Кировский Политехнический Институт | Устройство подавлени узкопо-лОСНыХ пОМЕХ |
CH667173A5 (en) * | 1985-04-02 | 1988-09-15 | Rediffusion Ag | Encoded television signal transmission system - uses noise signal carrier superimposed on TV signals only during image signal period |
FR2638869B1 (fr) * | 1988-11-10 | 1990-12-21 | Sgs Thomson Microelectronics | Dispositif de securite contre la detection non autorisee de donnees protegees |
RU2007044C1 (ru) | 1990-03-11 | 1994-01-30 | Воронежский научно-исследовательский институт связи | Устройство поиска шумоподобного сигнала |
FR2669485B1 (fr) * | 1990-11-16 | 1993-01-22 | Thomson Csf | Procede et dispositif de protection de faisceaux hertziens contre le brouillage. |
RU2040858C1 (ru) | 1991-04-04 | 1995-07-25 | Научно-производственное предприятие "Полет" | Адаптивное устройство поиска и слежения за задержкой широкополосного сигнала |
US5404402A (en) * | 1993-12-21 | 1995-04-04 | Gi Corporation | Clock frequency modulation for secure microprocessors |
DE19505097C1 (de) * | 1995-02-15 | 1996-06-05 | Siemens Ag | Verschlüsselungsvorrichtung |
US5614845A (en) * | 1995-09-08 | 1997-03-25 | International Business Machines Corporation | Independent clock edge regulation |
FR2745099B1 (fr) * | 1996-02-19 | 1998-03-27 | Sgs Thomson Microelectronics | Procede de sequencement d'un circuit integre |
US6304658B1 (en) | 1998-01-02 | 2001-10-16 | Cryptography Research, Inc. | Leak-resistant cryptographic method and apparatus |
FR2776410B1 (fr) * | 1998-03-20 | 2002-11-15 | Gemplus Card Int | Dispositifs pour masquer les operations effectuees dans une carte a microprocesseur |
ATE385089T1 (de) * | 1998-06-03 | 2008-02-15 | Cryptography Res Inc | Verwendung von unvorhersagbarer information zur leckminimierung von chipkarten und anderen kryptosystemen |
US5998978A (en) * | 1998-06-29 | 1999-12-07 | Motorola, Inc. | Apparatus and method for reducing energy fluctuations in a portable data device |
US6419159B1 (en) * | 1999-06-14 | 2002-07-16 | Microsoft Corporation | Integrated circuit device with power analysis protection circuitry |
-
1999
- 1999-11-03 AT AT99121760T patent/ATE364272T1/de not_active IP Right Cessation
- 1999-11-03 DE DE59914370T patent/DE59914370D1/de not_active Expired - Lifetime
- 1999-11-03 EP EP99121760A patent/EP1098469B1/de not_active Expired - Lifetime
-
2000
- 2000-10-26 BR BR0015327-3A patent/BR0015327A/pt not_active IP Right Cessation
- 2000-10-26 CN CNB008152284A patent/CN1197291C/zh not_active Expired - Fee Related
- 2000-10-26 WO PCT/EP2000/010551 patent/WO2001033765A1/de not_active Application Discontinuation
- 2000-10-26 RU RU2002114328/09A patent/RU2231229C2/ru not_active IP Right Cessation
- 2000-10-26 JP JP2001535342A patent/JP3715574B2/ja not_active Expired - Fee Related
- 2000-10-26 MX MXPA02004462A patent/MXPA02004462A/es unknown
- 2000-10-26 KR KR1020027005658A patent/KR20020060221A/ko not_active Application Discontinuation
-
2002
- 2002-05-03 US US10/138,656 patent/US7127620B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
EP1098469B1 (de) | 2007-06-06 |
DE59914370D1 (de) | 2007-07-19 |
CN1197291C (zh) | 2005-04-13 |
US7127620B2 (en) | 2006-10-24 |
US20020131596A1 (en) | 2002-09-19 |
RU2231229C2 (ru) | 2004-06-20 |
MXPA02004462A (es) | 2002-10-23 |
CN1387713A (zh) | 2002-12-25 |
BR0015327A (pt) | 2002-07-09 |
ATE364272T1 (de) | 2007-06-15 |
EP1098469A1 (de) | 2001-05-09 |
WO2001033765A1 (de) | 2001-05-10 |
JP2003527790A (ja) | 2003-09-16 |
KR20020060221A (ko) | 2002-07-16 |
JP3715574B2 (ja) | 2005-11-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
RU2002114328A (ru) | Устройство кодирования | |
US6687319B1 (en) | Spread spectrum clocking of digital signals | |
US8687799B2 (en) | Data processing circuit and control method therefor | |
TW353750B (en) | Synchronous type semiconductor memory | |
US9383805B2 (en) | Generating clock on demand | |
EP0459696A2 (en) | Self-regulating clock generator | |
KR20100037576A (ko) | 집적 회로 클럭 관리를 위한 기술 | |
Foley et al. | Multiphase digital pulsewidth modulator | |
WO2023048980A1 (en) | Adaptive clock duty-cycle controller | |
US6384651B1 (en) | Method of generating a signal with controlled duty-cycle and pseudo-random spectrum | |
Jung et al. | All-digital fast-locking delay-locked loop using a cyclic-locking loop for DRAM | |
JP4068146B2 (ja) | 位相ノイズ軽減回路 | |
US6545481B1 (en) | Power interruption detection | |
KR101032891B1 (ko) | 클럭생성회로 | |
US9525457B1 (en) | Spread spectrum clock generation using a tapped delay line and entropy injection | |
KR100925393B1 (ko) | 반도체 메모리 장치의 도메인 크로싱 회로 | |
JP2003153526A (ja) | スイッチングレギュレータ回路 | |
US9141338B2 (en) | Storage circuit with random number generation mode | |
JP3429354B2 (ja) | ディジタル・データ処理用の改善された刻時装置 | |
ATE363765T1 (de) | Frequenzsynthesizer | |
US20030234670A1 (en) | Frequency doubling two-phase clock generation circuit | |
KR970024561A (ko) | 마이크로프로세서용 클럭 발생기 | |
KR970055559A (ko) | Pll 회로와 pll 회로용 노이즈 감소 방법 | |
JP3968996B2 (ja) | 信号処理装置および信号処理方法 | |
KR19990050883A (ko) | 듀티비를 보상하는 부지연신호 발생회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | The patent is invalid due to non-payment of fees |
Effective date: 20181027 |