Claims (1)
Устройство для управления идентификацией объектов текстовых документов, содержащее первый блок памяти, информационные входы которого являются первым, вторым, третьим, четвертым и пятым информационными входами устройства, синхронизирующие входы являются первым и вторым синхронизирующими входами устройства, а первый, второй, третий, четвертый и пятый информационные выходы устройства являются первым, вторым, третьим, четвертым и пятым информационными выходами устройства, первый регистр, информационный вход которого является шестым информационным входом устройства, а синхронизирующий вход третьим синхронизирующим входом устройства, первый элемент ИЛИ, входы которого соединены с выходами первого и второго элементов И, а выход является первым синхронизирующим выходом устройства, второй и третий регистры, выходы которых являются шестым и седьмым информационными выходами устройства, первый, второй и третий элементы задержки, отличающееся тем, что оно содержит детектор положения манипулятора, управляющие входы которого являются управляющими входами устройства, синхронизирующий вход подключен к выходу третьего элемента задержки, а информационные входы соединены с соответствующими информационными выходами группы первого блока памяти, элементы И первой и второй групп, одни входы которых соединены с выходами первого регистра, другие подключены к соответствующим управляющим выходам детектора положения манипулятора, второй и третий блоки памяти, выходы которых соединены с информационными входами второго и третьего регистров соответственно, синхронизирующие входы которых подключены к выходам первого и второго элементов задержки соответственно, элементы И третьей и четвертой групп, одни входы которых соединены с соответствующими синхронизирующими выходами детектора положения манипулятора, а выходы подключены к входам считывания второго и третьего блоков памяти соответственно, первый и второй дешифраторы, входы которых соединены с выходами соответствующих элементов И первой и второй групп, а выходы подключены к соответствующим элементам И третьей и четвертой групп и к другим входам первого и второго элементов И соответственно, второй элемент ИЛИ, входы которого соединены с выходами элементов И третьей группы, а выход подключен к первому установочному входу детектора положения манипулятора и к входу первого элемента задержки, выход которого соединен с третьим синхронизирующим входом детектора положения манипулятора, третий элемент ИЛИ, входы которого подключены к выходам соответствующих элементов И четвертой группы, а выход соединен с вторым установочным входом детектора положения манипулятора и с входом третьего элемента задержки, выход которого подключен к четвертому синхронизирующему входу первого блока памяти, и четвертый элемент ИЛИ, входы которого соединены с выходами первого и второго элементов задержки, а выход является вторым синхронизирующим выходом устройства, при этом синхронизирующий выход первого блока памяти является третьим синхронизирующим выходом устройства, а вход третьего элемента задержки подключен к третьему синхронизирующему входу устройства.A device for managing the identification of objects of text documents containing a first memory block, the information inputs of which are the first, second, third, fourth and fifth information inputs of the device, the synchronizing inputs are the first and second synchronizing inputs of the device, and the first, second, third, fourth and fifth information outputs of the device are the first, second, third, fourth and fifth information outputs of the device, the first register, the information input of which is the sixth inf the input of the device, and the synchronizing input is the third synchronizing input of the device, the first OR element, the inputs of which are connected to the outputs of the first and second AND elements, and the output is the first synchronizing output of the device, the second and third registers, the outputs of which are the sixth and seventh information outputs of the device, the first, second and third delay elements, characterized in that it contains a position detector for the manipulator, the control inputs of which are the control inputs of the device, synchronously The zeros input is connected to the output of the third delay element, and the information inputs are connected to the corresponding information outputs of the group of the first memory block, the And elements of the first and second groups, some of whose inputs are connected to the outputs of the first register, others are connected to the corresponding control outputs of the manipulator position detector, the second and the third memory blocks, the outputs of which are connected to the information inputs of the second and third registers, respectively, whose synchronizing inputs are connected to the outputs of the first and the second delay elements, respectively, the AND elements of the third and fourth groups, one of whose inputs are connected to the corresponding synchronizing outputs of the manipulator position detector, and the outputs are connected to the read inputs of the second and third memory blocks, respectively, the first and second decoders, the inputs of which are connected to the outputs of the corresponding AND elements the first and second groups, and the outputs are connected to the corresponding elements of the third and fourth groups and to other inputs of the first and second elements of And, respectively, the second the second OR element, the inputs of which are connected to the outputs of the AND elements of the third group, and the output is connected to the first installation input of the manipulator position detector and to the input of the first delay element, the output of which is connected to the third synchronizing input of the manipulator position detector, the third OR element, whose inputs are connected to the outputs of the corresponding elements of the fourth group, and the output is connected to the second installation input of the position detector of the manipulator and to the input of the third delay element, the output of which is connected to the fourth synchronizing input of the first memory block, and the fourth OR element, the inputs of which are connected to the outputs of the first and second delay elements, and the output is the second synchronizing output of the device, while the synchronizing output of the first memory block is the third synchronizing output of the device, and the input of the third delay element is connected to the third clock input of the device.