RU1836681C - Устройство дл умножени частоты - Google Patents
Устройство дл умножени частотыInfo
- Publication number
- RU1836681C RU1836681C SU914943910A SU4943910A RU1836681C RU 1836681 C RU1836681 C RU 1836681C SU 914943910 A SU914943910 A SU 914943910A SU 4943910 A SU4943910 A SU 4943910A RU 1836681 C RU1836681 C RU 1836681C
- Authority
- RU
- Russia
- Prior art keywords
- output
- input
- multiplier
- binary
- register
- Prior art date
Links
Landscapes
- Feedback Control In General (AREA)
Abstract
Изобретение относитс к автоматике и вычислительной технике и может быть использовано в устройствах автоматического управлени различного назначени . Цель изобретени - повышение точности работы устройства. Устройство дл умножени частоты содержит генератор тактовых импульсов , схему измерени периода, блок управлени , первый двоичный умножитель и регистр, причем выход схемы измерени периода соединен с установочным входом блока управлени , блок пам ти, адресные входы которого соединены соответственно с разр дными выходами регистра, выходы блока пам ти соединены соответственно с информационными входами первого двоичного умножител . Новым в устройстве вл етс соединение выхода первого двоичного умножител с суммирующим входом реверсивного счетчика импульсов, вычитающий ёхрд которого соединен с выходом второго двоичного умножител частоты и выходом устройства. При этом разр дные выходы реверсивного счетчика соединены с информационными входами второго двоичного умножител , тактовый вход которого св зан последовательно через элемент задержки с выходом генератора тактовых импульсов. 1 ил,
Description
00.
оа
Изобретение относитс к автоматике и вычислительной технике и может быть использовано в устройствах автоматического управлени различного назначени .
Цель изобретени - повышение точности работы устройства.
На чертеже приведена функциональна схема устройства.
Устройство дл умножени частоты содержит генератор 1 тактовых импульсов, схему 2 измерени периода, блок 3 управлени , первый двоичный умножитель 4, регистр 5. блок 6 пам ти, реверсивный счетчик
7импульсов, второй двоичный умножитель
8и блок 9 задержки.
Устройство дл умножени частоты работает следующим образом.
Входна частота fx поступает на управл ющий вход схемы 2 измерени периода, на тактовый вход которой поступают импульсы с частотой f0 с выхода генератора 1 тактовых импульсов. В схеме 2 каждый период формируетс код МИп значени периода входной частоты fxi. Блок 3 управлени .
установочный вход которого соединен с выходом схемы 2 измерени периода, по окончании каждого периода входного сигнала формирует на своих двух выходах два сдвинутых относительно друг друга во времени управл ющих импульса. Импул ьсом с первого выхода осуществл етс перепись кода Мип из схемы 2 измерени периода в регистр 5, а со второго выхода - установке схемы 2 в исходное состо ние. Код Мип с выхода регистра 5 поступает на адресные входы блока 6 пам ти. Коды,занесенные в блок 6 пам ти, выбраны таким образом, что при любом значении Мил частота на выходе двоичного умножител 4 в посто нное число раз (например, в М раз) выше значени входной частоты fx.
Реализаци соотношение feux fx M(fBbix - выходна частота двоичного умножител 4) обеспечиваетс выбором параметров отдельных его узлов в зависимости от диапа- Јона и значений входного сигнала, требуемого коэффициента умножени и погрешности .
Статическа характеристика устройства fo -tfi
М«2
где г - разр дность двоичного умножител 4;
NI - код на информационных входах двоичного умножител 4, fo NI М
или
Txmir +Г0 (М)
(D
где г т о
f - номер отсчета (кода в схеме измерени периода начина с Txmin, и принимающий значение 1,2,3,... К (К-число отсчетов).
Импульсы с частотой fBwx поступают на суммирующий вход реверсивного счетчика 7, вычитающий вход которого соединен с выходами второго двоичного умножител 8 частоты и устройства дл умножени частоты . На тактовый, вход двоичного умножител 8 поступает через блок 9 задержки опорна частота f0.
Реверсивный счетчик 7 и двоичный умножитель 8 частоты с показанными св з ми образуют след щую систему с передаточной функцией апериодического звена первого пор дка
W(P)
К
Тр + 1
-1(2)
где Р - оператор Лапласа; К-коэффициент усилени ;
Т-посто нна времени.
. Если код блока в пам ти строго посто нный , то частоты на выходах умножителей 4 и 8 одинаковы. Если же при fx const код блока 6 измен етс на единицу младшего
разр да, то на выходе умножител 4 наблюдаютс скачкообразные изменени частоты (при fx consi), а на выходе умножител 8 формируетс сглаженный сигнал в соответствии с динамической характеристикой (2)
след щей системы,
Claims (1)
- Формула изобретени Устройство дл умножени частоты, содержащее генератор тактовых импульсов, схему измерени периода, блокуправлени ,первый двоичный умножитель и регистр, причем выход схемы измерени периода соединен с установочным входом блока управлени , первый выход которого соединен с синхровходом регистра, а второй выход - сустановочным входом схемы измерени периода , информационные, входы регистра соединены соответственно с разр дными входами схемы измерени периода, блок пам ти, адресные входы которого соединены соответственно с разр дными выходами4550регистра, выходы - соответственно с информационными входами первого двоичного умножител , причем счетный вход первого двоичного умножител соединен с выходом35 генератора тактовых импульсов и тактовым входом схемы измерени периода, управл ющий вход которой соединен с информационным входом устройства, отличающее тем, что, с целью повышени40 точности преобразовани , в него введены реверсивный счетчик импульсов, суммирующий вход которого соединен с выходом первого двоичного умножител частоты, второй двоичный умножитель, выход которого подключен к вычитающему входу реверсивного счетчика и вл етс выходом устройства, при этом разр дные выходы реверсивного счетчика соединены с информационными входами второго двоичного умножител , тактовый вход которого св зан последовательно через элемент задержки с выходом генератора тактовых импульсов.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU914943910A RU1836681C (ru) | 1991-04-19 | 1991-04-19 | Устройство дл умножени частоты |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU914943910A RU1836681C (ru) | 1991-04-19 | 1991-04-19 | Устройство дл умножени частоты |
Publications (1)
Publication Number | Publication Date |
---|---|
RU1836681C true RU1836681C (ru) | 1993-08-23 |
Family
ID=21578484
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU914943910A RU1836681C (ru) | 1991-04-19 | 1991-04-19 | Устройство дл умножени частоты |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU1836681C (ru) |
-
1991
- 1991-04-19 RU SU914943910A patent/RU1836681C/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 634277, кл. G 06 F 7/68. 1977. Авторское свидетельство СССР Мг 928354, кл. G 06 F 7/68, 1980. Авторское свидетельство СССР № 1591011,кл. G 06 F 7/68. 1988. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4439046A (en) | Time interpolator | |
RU1836681C (ru) | Устройство дл умножени частоты | |
US4354158A (en) | Circuit arrangement for generating a sampling pulse train for a periodic signal | |
SU993248A1 (ru) | Устройство дл определени числа, ближайшего к заданному | |
SU1267286A1 (ru) | Цифровой фазометр | |
SU739521A1 (ru) | Интерпол тор дл графопостроителей | |
RU2011290C1 (ru) | Цифровая регулируемая линия задежки | |
SU378804A1 (ru) | Аналого-цифровая следящая система | |
SU1649465A1 (ru) | Устройство дл измерени девиации частоты | |
SU974393A1 (ru) | Устройство дл сжати информации | |
SU690608A1 (ru) | Умножитель частоты | |
SU1081783A1 (ru) | Умножитель частоты следовани импульсов | |
SU1471098A1 (ru) | Устройство дл определени динамических характеристик объектов | |
SU1425834A1 (ru) | Устройство дл измерени отношений временных интервалов | |
SU1363460A1 (ru) | Устройство дл аналого-цифрового преобразоввани | |
SU660228A1 (ru) | Умножитель частоты | |
SU951280A1 (ru) | Цифровой генератор | |
SU511694A1 (ru) | Преобразователь аналоговой величины в код | |
SU928345A2 (ru) | Дискретный умножитель частоты следовани импульсов | |
SU725072A1 (ru) | Устройство дл определени максимального числа из р да чисел | |
SU1012302A1 (ru) | Преобразователь угла поворота вала в код | |
SU960838A1 (ru) | Функциональный преобразователь | |
SU1013942A1 (ru) | Преобразователь двоично-дес тичного кода в двоичный | |
SU1647890A1 (ru) | Декадное счетное устройство | |
SU1591011A1 (ru) | Устройство для умножения частоты |