RU1809535C - Устройство дл преобразовани дискретной информации в код - Google Patents

Устройство дл преобразовани дискретной информации в код

Info

Publication number
RU1809535C
RU1809535C SU4862211A RU1809535C RU 1809535 C RU1809535 C RU 1809535C SU 4862211 A SU4862211 A SU 4862211A RU 1809535 C RU1809535 C RU 1809535C
Authority
RU
Russia
Prior art keywords
input
output
inputs
trigger
subtraction
Prior art date
Application number
Other languages
English (en)
Inventor
Николай Иванович Маркин
Галина Петровна Галахова
Наталья Борисовна Фомина
Original Assignee
Научно-Исследовательский Институт Приборостроения
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Научно-Исследовательский Институт Приборостроения filed Critical Научно-Исследовательский Институт Приборостроения
Priority to SU4862211 priority Critical patent/RU1809535C/ru
Application granted granted Critical
Publication of RU1809535C publication Critical patent/RU1809535C/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может примен тьс  в испытательной и контрольно-проверочной аппаратуре . Цель - расширение области применени  и повышение функциональной надежности. Устройство содержит генератор 1 пр моугольных импульсов, распределитель 2, коммутатор 3, три элемента И 4-6, инвертор 7, два элемента ИЛИ-НЕ 8 и 9, первый триггер 10, первый 11 и второй 12 вычитающие блоки. Дл  осуществлени  разовых посылок введены второй триггер 15, блок 22 пам ти, счетчик 21 и четвертый 13 и п тый 14 элементы И. 1 ил.

Description

Изобретение относитс  к импульсной и вычислительной технике и может быть использовано при построении аппаратуры, имитирующей входные сигналы самолетного 32-разр дного кода дл  проверки бортовых ЦВМ.
Целью изобретени   вл етс  расширение области применени  за счет возможности формировани  одноразовых выходных слов и оперативного применени  информации в слове. .
На чертеже представлена схема устройства дл  непрерывной работы.
Устройство содержит генератор 1 пр моугольных импульсов, распределитель 2, коммутатор 3, первый 4, второй 5, третий 6 элементы И, инвертор 7, первый 8, второй 9, элементы ИЛИ-НЕ, первый триггер 10, первый 11, второй 12 вычитающие блоки, четвертый 13, п тый 14 элементы И и второй триггер 15, Позици ми 16, 17, 18, 19, 20 обозначены соответственно управл ющие входы, выходы одноразовой и непрерывной посылки, счетчик 21 и блок 22 пам ти.
Устройство работает следующим обра- с
зом.
Рассмотрим режим.непрерывного формировани  выходного последовательного кода на выходах 17 и 18. Подаем сигнал установки (лог.0) на вход R триггера 10, что можно обеспечить также подачей на входы 20 и 19 логического О (не измен ющее состо ние IK-триггера 15). Вследствие этого на выходе элемента 14 И-логический О, который по установочному R входу первого IK-триггера 10 разрешает его работу. Импульсы с выхода распределител  2 устанавливают триггер 10 в положение, при котором на его пр мом выходе формируетс  логическа  1й, разрешающа  прохождение сигналов через элементы 5 и 6 И. Положительный перепад формирует слова, а нулевой - паузу между ними. Длительность положительного перепада равна длительности нужного количества импульсов, дл  самолетов - 32-м периодам частоты следовани  импульсов, поступающих на вход распределител  3 (скважность 2) с генератора 1. На выходе первого элемента 4
СО
С
00
о о ел
(л)
ел
И будут формироватьс  при этом пачки импульсов . С помощью управл ющих сигналов (кода), подаваемых с блока 22 пам ти, на выходе коммутатора 3 формируютс  импульсы (импульсы информации), Элементы 5 и 6 И пропускают благодар  сигналу разрешени  импульсы. Далее сигналы, проход  через элементы 8 и 9 ИЛИ-НЕ, преобразуютс  в инвертированные и неинвертирован- ные импульсы положительной пол рности в интервале действи  слова, из которых вычитающие блоки 11 и 12 формируют двупо- л рный код. В случае необходимости обеспечени  режима одноразовой посылки на входную шину 20 подаетс  сигнал логической 1. На вход 19 подаетс  импульс, устанавливающий второй триггер 15 в положение, при котором на пр мом выходе логический О. Триггер 10 находитс  в положении, при котором на пр мом выходе логический О, элементы 5 и 6 заблокированы. В паузе элемент 4 И и коммутатор 3 заблокированы, т.е. на их выходах логические О.
Перепад сигнала слово с логической 1 на логический О вызывает опрокидывание триггера 10. На пр мом его выходе формируетс  логическа  1. Устройство готово к формированию пачки импульсов. Когда начинает формироватьс  очередной сигнал слово, формируетс  выходна  информаци  на выходных шинах 17, 18. Принцип формировани  не Отличаетс  от непрерывного режима. В момент окончани  импульса слова триггер 15 изменит состо ние. На его пр мом выходе-логическа . Триггер 10 устанавливаетс  в положение, при котором на его пр мом выходе логический О. Устройство заблокировано до поступлени  нового импульса на вход 20.
Таким образом, изобретение позвол ет формировать двупол рный последовательный код, оперативно измен ть информацию в слове. Изменение в слове можно осуществл ть в каждой, букве, при этом возможна работа как в непрерывном, так и в одноразовом режиме. Информаци  в слове определ етс  той информацией, котора  записана в блоке пам ти 22, в качестве которого может использоватьс  любое ПЗУ. Вывод этой информации обеспечиваетс  выходным сигналом со счетчика 21, который переключаетс  выходным сигналом распределител  2 (паузой). Благодар  этому обеспечиваетс  синхронность в работе, и не может произойти сбой при смене информации на втором входе коммутатора 3,
В случае необходимости работы устройства только с внешними сигналами их подают на вход 16, при этом необходимость в блоках 21 и 22 отпадает,

Claims (1)

  1. Формула изо б1 ретени  Устройство дл  преобразовани  дискретной информации в код, содержащее генератор тактовых импульсов, выход
    которого соединен с первым входом первого элемента И и входом распределител  импульсов , выходы младших разр дов которого соединены с соответствующими первыми входами коммутатора, вторые вхо0 ды которого  вл ютс  информационными входами устройства, выход старшего разр да распределител  импульсов соединен с третьим входом коммутатора, с входом первого IK-триггера и вторым входом первого
    5 элемента И, выход которого соединен с первым входом второго элемента И, выход коммутатора соединен с первым входом третьего элемента И, выход которого соединен непосредственно с первым входом пер0 вого элемента ИЛИ-НЕ и через инвертор с первым входом второго элемента ИЛИ-НЕ, инверсный выход первого IK-триггера сое- динен с его I- и К-входами, пр мой выход- с вторыми входами второго и третьего эле
    5 ментов И, выход второго элемента И соединен с вторыми входами первого и второго элементов ИЛИ-НЕ, выход второго элемен- ° та ИЛИ-НЕ соединен с входом вычитани  первого блока вычитани  и входом сложе0 ни  второго блока вычитани , выход первого элемента ИЛИ-НЕ соединен с входом сложени  первого блока вычитани  и входом вычитани  второго блока вычитани , выходы блоков вычитани   вл ютс  информационны5 ми выходами устройства, отличающеес  тем, что, с целью расширени  области применени  устройства за счет возможности формировани  одноразовых выходных слов и оперативного применени  информации в сло0 ве, в него введены блок пам ти, счетчик, четвертый и п тый элементы И и второй IK-триггер, пр мой выход которого соединен с первым входом четвертого элемента И, выход которого подключен к R-входу первого IK-триг5 гера, первый и второй входы п того элемента И подключены соответственно к выходу старшего разр да распределител  импульсов и пр мому выходу первого IK-триггера, выход п того элемента И подключен к С0 входу второго IK-триггера,- и К-входы которого подключены к инверсному выходу второго IK-триггера, выходы счетчика соединены с информационными входами блока пам ти, выходы которого соединены с вто5 рыми входами коммутатора, вход счетчика и управл ющий вход блока пам ти подключены к выходу распределител , R-вход второго. IK-триггера и второй вход четвертого элемента И  вл ютс  соответственно устз Ю- вочным и задающим входами устройства.
SU4862211 1990-08-27 1990-08-27 Устройство дл преобразовани дискретной информации в код RU1809535C (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU4862211 RU1809535C (ru) 1990-08-27 1990-08-27 Устройство дл преобразовани дискретной информации в код

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU4862211 RU1809535C (ru) 1990-08-27 1990-08-27 Устройство дл преобразовани дискретной информации в код

Publications (1)

Publication Number Publication Date
RU1809535C true RU1809535C (ru) 1993-04-15

Family

ID=21533785

Family Applications (1)

Application Number Title Priority Date Filing Date
SU4862211 RU1809535C (ru) 1990-08-27 1990-08-27 Устройство дл преобразовани дискретной информации в код

Country Status (1)

Country Link
RU (1) RU1809535C (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1655283, кл. Н 03 М 5/12, 1989. *

Similar Documents

Publication Publication Date Title
KR940003178A (ko) 펄스발생회로
RU1809535C (ru) Устройство дл преобразовани дискретной информации в код
RU2030107C1 (ru) Парафазный преобразователь
SU1274127A1 (ru) Генератор импульсов
SU1539972A1 (ru) Генератор последовательности импульсов
SU744936A1 (ru) Формирователь импульсов
SU1714630A1 (ru) Устройство дл формировани тестовых воздействий
SU1354195A1 (ru) Устройство дл контрол цифровых узлов
SU1322446A1 (ru) Устройство дл контрол серии импульсов
SU1644168A1 (ru) Самодиагностируемое парафазное асинхронное логическое устройство
SU1718367A1 (ru) Формирователь последовательностей импульсов
SU1061128A1 (ru) Устройство дл ввода-вывода информации
SU1578714A1 (ru) Генератор тестов
SU622172A1 (ru) Динамическое запоминающее устройство
SU1045407A2 (ru) Распределитель импульсов
SU1037234A1 (ru) Устройство дл ввода информации
SU1746393A1 (ru) Устройство дл обучени операторов
KR910008414B1 (ko) 데이터 변환 전송회로
SU932602A1 (ru) Генератор случайной импульсной последовательности
SU1177816A1 (ru) Устройство дл имитации неисправностей ЭВМ
RU1791806C (ru) Генератор синхросигналов
SU1660142A1 (ru) Генератор импульсов
SU1275417A1 (ru) Устройство сопр жени с магистралью последовательного интерфейса
RU1778765C (ru) Устройство дл проверки монтажа
SU1045238A1 (ru) Устройство дл синхронизации координатных пультов ввода информации