KR910008414B1 - 데이터 변환 전송회로 - Google Patents

데이터 변환 전송회로 Download PDF

Info

Publication number
KR910008414B1
KR910008414B1 KR1019890008833A KR890008833A KR910008414B1 KR 910008414 B1 KR910008414 B1 KR 910008414B1 KR 1019890008833 A KR1019890008833 A KR 1019890008833A KR 890008833 A KR890008833 A KR 890008833A KR 910008414 B1 KR910008414 B1 KR 910008414B1
Authority
KR
South Korea
Prior art keywords
data
serial
output
control signal
start bit
Prior art date
Application number
KR1019890008833A
Other languages
English (en)
Other versions
KR910001567A (ko
Inventor
이상섭
Original Assignee
삼성전자 주식회사
정용문
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 정용문 filed Critical 삼성전자 주식회사
Priority to KR1019890008833A priority Critical patent/KR910008414B1/ko
Publication of KR910001567A publication Critical patent/KR910001567A/ko
Application granted granted Critical
Publication of KR910008414B1 publication Critical patent/KR910008414B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Communication Control (AREA)

Abstract

내용 없음.

Description

데이터 변환 전송회로
제1도는 본 발명에 따른 회로도.
제2도는 제1도의 부분동작 타이밍도.
* 도면의 주요부분에 대한 부호의 설명
12 : 라인리시버 14, 20 : 낸드게이트
16, 18 : 타이머 22 : 시프트레지스터
24 : 래치
본 발명은 데이터 변환 전송회로에 관한 것으로, 특히 직렬 전송데이터를 병렬 데이터로 변환하여 병렬 디바이스(parallel device)에 전송토록 하는 회로에 관한 것이다. 통상적으로 퍼스널 컴퓨터(personal computer)등과 같은 소형컴퓨터에는 주변장치를 구동시키기 위한 데이터 전송포트를 가지고 있는데 직렬 포트(Serial port)와 병렬 포트를 각각 내장하고 있다.
직렬 포트와 병렬 포트는 내장하는 이유로는 주변장치가 직렬데이터 처리장치와 병렬 데이터 처리장치로 되어 있는 장치를 각기 제어하기 위함이다.
그리고 상기와 같이 직렬 포트와 병렬포트를 모두 가지는 퍼스널 컴퓨터의 직렬 포트의 경우 RS-232C 규격에 의한 직렬 전송이기 때문에 상기와 같은 직렬 포트로서는 단지 직렬 I/O 장치만을 제어할 수 있게 되어 있다. 또 병렬 포트인 경우 특정한 콘트롤 단자로 인해서 이에 맞게 설계된 병렬 I/O 장치 예를 들면 병렬 I/O프린터만을 제어하게끔 되어 있다.
상기한 직렬 포트의 직렬 전송의 경우를 살펴보면, 먼저 퍼스널 컴퓨터가 직렬포트를 통하여 데이터(HEX code)를 전송하려면, 먼저 데이터의 전송을 나타내는 스타트 비트를 "로우"로 전송하고 이어서 소정갯수의 데이터 예를 들면 8비트의 데이터를 직렬 전송한다. 그리고 마지막을 나타내는 비트를 1비트 혹은 2비트를 전송하여 1바이트의 전송을 끝내게 한다.
따라서 상기와 같은 작렬 전송에 있어서는 1바이트의 데이터를 동시에 받아서 처리하는 병렬 I/O 장치의 제어가 불가능하다. 그러므로 병렬 I/O 포트 즉 병렬데이터 출력포트를 가지지 못하는 퍼스널 컴퓨터에서는 병렬장치를 제어하지 못하는 문제가 발생하였으며, 상기와 같은 병렬장치를 제어하기 위해서는 ISA(Industry Standand Architecture)슬롯에 맞는 패레럴 디바이스(Parallel device)의 제어 보드를 별도로 제작하여야 하는 문제점이 발생한다.
따라서 본 발명의 목적은 직렬 데이터 출력포트에서 출력되는 데이터를 병렬 디바이스의 입력제이터로 변환하는 데이터 변환전송회로를 제공함에 있다.
이하 본 발명을 첨부한 도면을 참조하여 상세히 설명한다.
제1도는 본 발명에 따른 데이터 변환 전송회로도로써, RS-232C의 직렬데이터 포멧으로 직렬 전송입력되는 데이터를 레벨 시프트하여 반전하는 라인드라이버(12)와, 상기 라인드러아버(12)의 출력데이터중 스타트 비트를 검출하여 이에 응답하는 트리거신호를 출력하는 낸드게이트(14)와, 저항(R1-R2) 및 타이머(16)로 구성되어 상기 낸드게이트(14)의 출력에 트리거되어 소정 a비트의 데이터 전송기간에 해당하는 원-쇼트 펄스를 출력하는 블럭데이터 수신제어신호 발생수단과, 저항(R3-R4)와 캐패시터(C1)으로 구성되어 상기 블럭데이터 수신제어신호 발생수단의 원-쇼트 펄스발생기간에만 블럭 데이터 시프트 펄스를 출력하는 시프트 클럭발생수단과, 상기 시프트 클럭 발생수단이 시프트 클럭에 의하여 상기 라인리시버(12)를 통하여 직렬 데이터를 시프트하여 병렬 데이터로써 출력하는 시프트 레지스터(22)와, 상기 블럭데이터 수신제어신호발생수단의 원쇼트 펄스를 발전하여 출력하는 낸드게이트(20)와 상기 시프트 레지스터(22)의 출력을 상기 낸드게이트(20)의 출력에 의해 클럭킹 래치하여 병렬 데이터로서 전송하는 래치(24)로 구성된다. 미설명참조번호(26)은 도시하지 않은 병렬 디바이스에서 병렬데이터를 수신시 출력하는 제어신호가 입력되는 라인으로서 이 신호가 입력되면, 래치(24)는 클리어된다.
제2도는 제1도의 동작을 설명하기 위한 동작파형도로서, (a)는 RS-232C 포멧의 직렬 데이터로써, SB는 스타트 비트, PB는 패리티비트, STB는 스탑비트, D0-D7은 데이터 비트이며, 이들의 레벨은 +12V, -12V이다.
(b)는 라인리시버(12)의 출력이고, (c)는 낸드게이트(14)의 출력이며, (d)는 타이머(16)의 출력이고, (e)는 낸드게이트(20)의 발전출력, (f)는 타이머(F)의 출력이다.
제1도의 동작예를 첨부한 제2도를 참조하여 설명한다. 지금 퍼스널 컴퓨터(10)의 직렬 포트로부터 제2a도와 같은 RS-232C 포멧의 직렬 데이터(SD)가 출력되면, 이는 라인리시버(12)에 의해 TTL레벨로 레벨 시프트되고 제2b도와 같이 반전된다.
이때 상기의 제2a도와 같은 RS-232C포멧의 직렬 전송데이터는 +12V와 -12V의 레벨로 스위칭하면서 데이터의 전송을 알리는 스타트 비트(SB)(SB는 통상적으로 "로우")와 8비트의 1바이트 데이터와 패리티 비트(PB), 스탑 비트(STB)(PB와 STB는 통상 "하이")의 포멧으로 전송된다.
본 발명에서는 상기의 스타트 비트(SB)를 검출이 용이하여 직렬 데이터를 병렬데이터로 변환하는 것이다.
상기와 같이 제2a도의 퍼스널 컴퓨터(10)의 전송 데이터가 라인리시버(12)에 의하여 TTL레벨로 반전되면, 이는 낸드게이트(14)에 입력되는 동시에 시프트 레지스터(22)에도 입력된다. 이때 낸드게이트(14)는 초기 "하이"를 출력하는 낸드게이트(20)의 출력에 의해 반전 입력되는 "하이" 레벨의 스타트 비트(SB)를 검출하여 제2c도와 같이 "로우"로 출력한다. 상기의 낸드게이트(14)의 "로우" 출력 즉 하강에지(Falling edge)에 의해 타이머(16)가 트리거되어 저항(R1)과 (R2)의 RC시정수에 의한 원쇼트 펄스를 제2d도와 같이 출력한다.
이때 상기 타이머(16)의 단자 THRES와 Di SCH 단자에 접속된 저항(R1)(R2)는 소정의 보-오의 데이터를 전송하기 위한 저항이며, 이것은 직렬 데이터의 보오레이트(BAUD RATE)가 변화함에 따라 조절가능하다.
상기 타이머(16)의 출력은 또 다른 타이머(18)의 리세트 해제신호로 입력되는 동시에 낸드게이트(20)에 의해 반전되어 출력된다. 이때 상기 낸드게이트(20)의 출력은 상기한 낸드게이트(14)에 입력되는 동시에 래치(24)의 클럭단자에 입력된다. 따라서 상기 낸드게이트(14)는 상기 낸드게이트(20)의 출력이 "하이"인 동안 제2c도와 같이 "하이"를 출력하게 되고, 타이머(18)은 저항(R3-R4), 캐패시터(C1)에 의한 RC 시정수에 의하여 자주 멀티하여 제2f도와 같이 300Hz의 클럭을 발진출력한다. 상기한 300Hz의 구형파를 출력하는 타이머(18)의 출력은 시프트 레지스터(22)의 클럭단자로 입력되며, 상기 시프트 레지스터(22)는 입력되는 클럭에 의해 라인리시버(12)에 의하여 TTL레벨로 변환되어진 퍼스널 컴퓨터(10)의 직렬 전송데이터를 1비트씩 시프트 한다.
이때 상기한 타이머(16)의 하이 출력은 스타트 비트를 포함하여 데이터 D0-D7을 수신하기 위한 시간동안을 출력하는 것이며, 타이머(18)은 상기 타이머(16)의 출력 기간내 9개의 클럭을 출력한다.
따라서 시프트 레지스터(22)에는 스타트 비트(SB)를 포함하는 9개 비트가 입력 시프트되어지며, 상기 스타트 비트(SB)는 9번째의 클럭입력에 의해 없어지고, 데이터 비트 D0-D7의 8비트가 상기 시프트 레지스터(22)의 병렬 출력단(QA-QH)에 출력된다.
상기 시프트 레지스터(22)의 출력은 타이머(16)의 출력인 블럭데이터 출력제어신호가 제2d도와 같이 "하이"에서 "로우"로 되어질때 낸드게이트(20)에 의하여 제2e도와 같이 반전됨으로써 상기 출력은 제2e도의 클럭이 상승에이지시 래치(24)에 래치되어 병렬 데이터(PD)로 출력된다.
이때 상기 래치(24)의 출력은 타이머(16)의 블럭데이터 출력 제어신호 출력주기에 따라 출력하며, 상기 타이머(16)의 출력은 퍼스널 컴퓨터(10)의 직렬 데이터 진송에 따라 변화됨으로써 병렬 데이터의 전송속도는 직렬데이터의 전송속도와 동일하다, 따라서 퍼스널 컴퓨터(10)에서 300보오로 직렬 전송되는 데이터는 동일 속도의 병렬 데이터로 전송됨으로 도시하지 않은 병렬장치를 제어할 수 있다.
상술한 바와 같이 본 발명은 퍼스널 컴퓨터에서 전송되는 직렬 데이터를 병렬데이터로 변환하여 전송함으로서 직렬포트만을 가지는 시스템에서 병렬장치를 제어할 수 있어 직렬 포트만을 가지는 시스템의 범용성을 극대화할 수 있 는 이점이 있다.

Claims (1)

  1. 직렬 데이터 출력포트를 가지며 상기의 포트로 직렬 데이터를 출력하는 마이컴(10)의 출력데이터를 병렬 데이터로 변환전송하는 데이터 변환 전송회로에 있어서, 상기 직렬 출력포트에 접속되어 직렬 전송의 스타트 비트를 검출하여 이에 응답하는 트리거신호를 출력하는 스타트 비트 검출게이트 수단과, 상기 스타트 비트 검출게이트로부터 트리거신호 출력시에 이에 응답하여 하나의 블럭 데이터를 수신전송하기 위한 소정주기의 블럭데이터 수신제어신호를 발생하는 블럭데이터 수신제어신호 발생수단과, 상기 블럭데이터 수신제어신호 발생수단의 블럭데이터 수신제어신호 출력주기내에 소정 보오레이트의 클럭을 발생하는 시프트 클럭 발생수단과, 상기 직렬 출력포트의 출력직렬 데이터를 상기 시프트 클럭발생수단의 시프트 클럭으로 시프트하여 병렬 데이터로 변환출력하는 데이터 변환수단과, 상기 데이터 변환수단의 출력을 입력하여 이를 상기 블럭데이터 수신제어신호 발생수단의 종료 주기에서 래치하여 전송하는 래치회로(24)로 구성됨을 특징으로 하는 데이터 변환전송회로.
KR1019890008833A 1989-06-27 1989-06-27 데이터 변환 전송회로 KR910008414B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019890008833A KR910008414B1 (ko) 1989-06-27 1989-06-27 데이터 변환 전송회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019890008833A KR910008414B1 (ko) 1989-06-27 1989-06-27 데이터 변환 전송회로

Publications (2)

Publication Number Publication Date
KR910001567A KR910001567A (ko) 1991-01-31
KR910008414B1 true KR910008414B1 (ko) 1991-10-15

Family

ID=19287462

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019890008833A KR910008414B1 (ko) 1989-06-27 1989-06-27 데이터 변환 전송회로

Country Status (1)

Country Link
KR (1) KR910008414B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030071039A (ko) * 2002-02-27 2003-09-03 엘지이노텍 주식회사 데이터 통신시스템

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030071039A (ko) * 2002-02-27 2003-09-03 엘지이노텍 주식회사 데이터 통신시스템

Also Published As

Publication number Publication date
KR910001567A (ko) 1991-01-31

Similar Documents

Publication Publication Date Title
US4628541A (en) Infra-red data communications system for coupling a battery powered data entry device to a microcomputer
KR960701527A (ko) Pda용 적외선 원격 제어 장치
KR980007258A (ko) 범용 마이컴을 이용한 아이 스퀘어 씨(i²c)통신 장치
KR910008414B1 (ko) 데이터 변환 전송회로
US4642810A (en) Repetitive sequence data transmission system
SU1439611A1 (ru) Устройство дл сопр жени ЭВМ с абонентом по телеграфному каналу св зи
SU1336072A1 (ru) Устройство дл передачи дискретной информации
RU2025902C1 (ru) Телеграфный аппарат
KR910001568A (ko) 데이터 변환 전송회로
KR900000853Y1 (ko) 출력포트 변환 회로
KR860009345A (ko) 통신 인터페이스
SU1275417A1 (ru) Устройство сопр жени с магистралью последовательного интерфейса
KR0179932B1 (ko) 적외선 데이타 통신장치
KR920009161B1 (ko) 원격 교류전력 제어기의 송신장치
KR100392298B1 (ko) 반전 클록을 이용한 동기식 통신시스템의 전송선로 길이연장장치 및 방법
SU510794A1 (ru) Устройство передачи данных
SU944143A2 (ru) Устройство дл передачи телеграмм
SU1552382A1 (ru) Устройство дл контрол кодов
KR970019289A (ko) 보조제어장치와 외부장치간 정합회로(circuit for interfacing between auxiliary processor and external device)
SU1180873A1 (ru) Устройство дл сопр жени диспле с ЭВМ
KR950020047A (ko) 키보드 인터페이스 회로
KR950004780A (ko) 자기 진단동작을 위한 데이타 통신장치
KR940010577A (ko) 사스(sass) 시스템의 원격경보수신보드와 퍼스컴(pc) 간의 병렬데이터 통신회로
KR910021067A (ko) 직렬인터페이스 장치의 전송클럭 검색회로
KR900005301A (ko) 싱크로노스 직렬/병렬 데이타 변환 회로

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20020930

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee