RU1795510C - Устройство дл отображени информации на экране электронно-лучевой трубки - Google Patents

Устройство дл отображени информации на экране электронно-лучевой трубки

Info

Publication number
RU1795510C
RU1795510C SU904840046A SU4840046A RU1795510C RU 1795510 C RU1795510 C RU 1795510C SU 904840046 A SU904840046 A SU 904840046A SU 4840046 A SU4840046 A SU 4840046A RU 1795510 C RU1795510 C RU 1795510C
Authority
RU
Russia
Prior art keywords
output
input
inputs
information
address
Prior art date
Application number
SU904840046A
Other languages
English (en)
Inventor
Александр Николаевич Савинов
Виталий Алексеевич Сечкин
Валерий Егорович Шарков
Original Assignee
Ленинградское производственное объединение "Сигнал"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградское производственное объединение "Сигнал" filed Critical Ленинградское производственное объединение "Сигнал"
Priority to SU904840046A priority Critical patent/RU1795510C/ru
Application granted granted Critical
Publication of RU1795510C publication Critical patent/RU1795510C/ru

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)

Abstract

Сущность изобретени : устройство со- держит 1 контроллер ЭЛТ (1). 1 блок регистров адреса (2), 1 буферную пам ть (3), 1 регистр атрибута (4), 1 регистр символа (5), 1 мультиплексор адреса (6), 1 генератор знаков (7), 3 сдвигающих регистра (8, 9, 1.0), 1 шифратор цветности (11), 1 формирователь управл ющих сигналов (12), 1 смеситель .

Description

ел С
-ч ю с  ел
л
о
Изобретение относитс  к вычислительной технике и предназначено дл  одновре- менного отображени  информации на нескольких электронно-лучевых трубках
(ЭЛТ).
Цель изобретени  - расширение области применени  устройства за.счет возмож- ности отображени  информации на дополнительных индикаторах, работающих в режиме табло.
На фиг. 1 представлена структурна  схема предложенного устройства; на фиг. 2, 3 и 4 - соответственно схемы ключа, смеси- .тел  и формировател  видеосигнала, вход щего в блок сопр жени .
Устройство содержит контроллер 1 ЭЛТ, блок 2 регистров адреса, буферную пам ть 3, регистр 4 атрибута, регистр 5 символа , мультиплексор 6 адреса, генератор 7 знаков, первый 8, второй третий 10 сдвигающие регистры, шифратор 11 цветности, формирователь 12 управл ющих сигналов, смеситель 13, ключ 14, элемент 15 ИСКЛЮЧАЮЩЕЕ ИЛИ, первый элемент 16 И, блок 17 синхронизации, элемент 18 ИЛИ НЕ, второй элемент 19 И, счетчик 20, блоки 21 сопр жени , каждый из которых содержит дешифратор адреса 22, первый 23 и второй 24 триггера, блок 25 пам ти и формирователь 26 видеосигнала.
Позици ми 27 и 28 обозначены соответственно информационный и адресный входы устройства. Позици ми 29 и 30,1-30 обозначены соответственно выход и выходы группы устройства.
Ключ 14 (см.фиг. 2) содержит резистор .31, транзистор 32 и резистор 33.
Смеситель 13(см.фиг. 3) содержит резисторы 34, 35, 36 и 37, транзистор 38, резисторы . 39, 40, 41.
Формирователь 26 видеоимпульса (см,фиг. 4) содержит резисторы 42, 43 и 44, транзистор 45, резисторы 46, 47.и 48, конденсатор 49.
Устройство работает следующим образом . Буферна  пам ть 3 имеет многостраничную организацию, поддерживаемую контроллером 1 ЭЛТ в режиме отображени  алфавитно-цифровой информации. При этом на основной ЭЛТ, подключаемой к выходу 29 устройства, возможно отображение информации из любой страницы пам ти 3. Переключение активной страницы осуществл етс  контроллером 1 ЭЛТ по командам из ЭВМ (на чертежах не показано).
Информаци , подлежаща  отображению , заноситс  по шине данных (вход) 27 в активную страницу пам ти 3. Адр еса  чеек активной страницы задаютс  через адресную шину (Вход) 28 на первом регистре адреса блока 2. По заполнению пам ти 3 управление передаетс  контроллеру 1 ЭЛТ, который организует считывание информации из пам ти 3.
По адресу, поступающему из контроллера 1 ЭЛТ на второй регистр адреса блока 2, из пам ти 3 считываютс  два байта и занос тс  в регистр 4 атрибута и регистр 5 символа побайтно. Код символа через
мультиплексор 6 подаетс  на генератор 7 знаков вместе с адресом линии знака, поступающим из контроллера 1 ЭЛТ.
Информаци  из регистров 4 и 5 переписываетс  в сдвигающие регистры 8 и 9, а из
5 генератора 7 знаков в регистр 10. По сигналу из блока 17 синхронизации содержимое регистров 8 и 9 побитно поступает в шифратор 11 цветности и затем в формирователь 12, а из регистра 10 непосредственно в фор0 мирователь 12.
Формирователь 12 формирует видеосигнал , цветовые составл ющие видеосигнала - красный, синий, зеленый, а также кадровые и строчные синхроимпульсы. Ви5 деосигнал с выхода формировател  12 через открытый ключ 14 (см.фиг. 2) поступает на первый выход 29 устройства, к которому подключаетс  основна  штатна  ЭЛТ. Ключ 14 открыт в том случае, когда на его втором
0 входе (база транзистора 32) присутствует высокий логический уровень.
Дополнительные ЭЛТ подключаютс  к группе 30-30 устройств через блоки 21 сопр жени . В исходном состо нии блок 25
5 пам ти очищен, триггеры 23 и 24 наход тс  в единичном состо нии. В этом случае блок 25 пам ти находитс  в режиме считывани  (высокий уровень на входе запись-считывани ) и поскольку информации в нем нет, то
0 изображение на ЭЛТ отсутствует. Высокий уровень на выходе триггера 24 через элемент 16 И поддерживает ключ 14 в открытом состо нии.
Дл  активизации или смены информа5 ции любой дополнительной ЭЛТ используетс  режим переключени  страниц, реализуемый программно по командам из ЭВМ. При этом при по влении на шине 28 адреса новой страницы срабатывает де0 шифратор 22 адреса одного из блоков 21 сопр жени . Триггеры 23 и 24 устанавливаютс  в нулевое состо ние, причем триггер 23 устанавливает режим Запись в блок 25 пам ти, а триггер 24 закрывает ключ 14,
5 запреща  прохождение информации, предназначенной дл  дополнительной ЭЛТ, на вход основной ЭЛТ.
Затем производитс  запись из ЭВМ информации в выбранную страницу буферной пам ти 3. По заполнении страницы контроллер-1 ЭЛТ управл ет считыванием информации из пам ти 3 так, как описано выше. В результате на выходе формировател  12 формируютс  сигналы дл  ЭЛТ. Цветовые составл ющие видеосигнала (красный, си- ний, зеленый) смешиваютс  в смесителе 13 и поступают на информационный вход блока 25 пам /и. Запись в блок 25 организована побитно, адресаци  битов осуществл етс  счетчиком 20, управл емого от блока 17 синхронизации. Сброс счетчика 20 производитс  каждым кадровым импульсом из формировател  12, так что запись в блок 25 происходит с начала кадра.
Элемент 18 ИЛИ НЕ запрещает работу счетчика 20 во врем  кадрового и строчного синхроимпульсов путем запирани  элемента 19 И.
После окончани  записи информации в блок 25 триггер 23 переводитс  в единичное состо ние, переключа  блок 25 в режим считывани , и информаци  через формирователь 26 поступает дл  отображени  на дополнительную ЭЛТ. В формирователе 26 к информации, считанной из блока 25 пам ти и представл ющей собой смесь цветовых составл ющих, подмешиваютс  кадровой и строчный синхроимпульсы, поступающие с

Claims (2)

  1. Формула изобретени  1. Устройство дл  отображени  информации на экране электронно-лучевой трубки (ЭЛТ), содержащее контроллер ЭЛТ, информационные и адресные входы которого  вл ютс  соответственно информационным и адресным входами устройства, а синхров- х,од подключен к первому выходу блока синхронизации , второй, третий и четвертый выходы которого подключены соответственно к управл ющим входам блока регистров адреса, буферной пам ти, сдвигающих .регистров и генератора знаков, информационные входы генератора знаков и буферной пам ти соединены с информационным входом устройства, первый выход контроллера ЭЛТ соединен с информационным входом блока регистров адреса, адресный вход которого подключен к адресному входу устройства , соединенному с адресным входом мультиплексора, информационный вход которого соединен с вторым выходом контроллера ЭЛТ, а управл ющий вход - с выходом буферной пам ти, подключенным к входам регистра атрибута и регистра символа, выэлемента ИСКЛЮЧАЮЩЕЕ 15 ИЛИ. образу  полный видеосигнал.
    После выполнени  описанной процедуры программно производитс  обратное переключение контроллера 1 ЭЛТ на активную страницу основной ЭЛТ. затем также программно триггер 24 устанавливаетс  в единичное состо ние, разреша  прохождение видеосигнала через ключ 14 на основную ЭЛТ. Возврат к активной странице и открывание ключа 14 разнесены во времени во избежание кратковременного по влени  информации дополнительной ЭЛТ на экране основной ЭЛТ.
    Дл  сохранени  синхронизации лучи основной ЭЛТ на врем  переключени  страниц на него поступают кадровые и строчные синхроимпульсы с элемента 15 и первого выхода 29 устройства.
    Таким образом, предлагаемое устройство позвол ет путем добавлени  относительно небольшого числа элементов значительно расширить его возможности и при восьмистраничной организации пам ти позвол ет подключить одну основную и семь дополнительных ЭЛТ. При этом затраты оказываютс  существенно меньше, чем при использовании восьми отдельных устройств .
    ходы которых подключены к информационным входам соответственно первого и второго сдвигающих регистров, выходы которых соединены с входами шифратора . цветности, выходы которого соединены с информационными входами формировател  управл ющих сигналов, управл ющий вход которого соединен с выходом третьего сдвигающего регистра, информационный вход которого подключен к выходу генератора знаков, отличающеес  тем, что, с целью расширени  области применени  устройства за счет возможности отображени  информации на дополнительных индикаторах , работающих в режиме табло, оно содержит первый и второй элементы И, элемент ИЛИ-НЕ, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, смеситель, ключ, счетчик и группу блоков сопр жени , первые выходы которых подключены к входам первого элемента И, выход которого соединен с управл ющим входом ключа, информационный вход которого соединен с первым выходом формировател  управл ющих сигналов, второй, третий и четвертый выходы которого соедипены с входами смесител , выход которого подключен к информационным входам блоков сопр жени , первые адресные входы которых соединены с адресным входом устройства , вторые адресные входы - с выходом счетчика, а синхровходы - с выходом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, первый вход которого подключен к п тому выходу формировател  управл ющих сигналов, соединенному со входом сброса счетчика, счетный вход которого соединен с выходом второго элемента И, первый вход которого подключен к четвертому выходу блока синхронизации , а второй вход- к выходу элемента ИЛИ-НЕ, первый вход которого соединен с п тым выходом формировател  управл ющих сигналов, шестой выход которого подключен к вторым входам элемента ИЛИ-НЕ и элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, выход которого и выход ключа  вл ютс  первым выходом устройства, вторые выходы блоков сопр жени   вл ютс  выходами группы устройства.
  2. 2. Устройство по п. 1,отличающее- е с  тем, что блок сопр жени  содержит дешифратор адреса, вход которого  вл етс  первым адресным входом блока, первый выход которого соединен с установочным входом первого триггера, второй выход - с входами сброса первого и второго триггеров , а третий выход - с установочным входом второго триггера, выход которого  вл етс  первым выходом блока, выход первого триггера соединен с входом управлени  записью-чтением блока пам ти, адресный и информационный входы которого  вл ютс  соответственно вторым адресным и информационным входами блока, а выход соединен с информационным входом формировател  видеосигнала, синхровход. которого  вл етс  синхровходом блока, а выход - вторым выходом блока.
    Фиг. 4
SU904840046A 1990-06-15 1990-06-15 Устройство дл отображени информации на экране электронно-лучевой трубки RU1795510C (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU904840046A RU1795510C (ru) 1990-06-15 1990-06-15 Устройство дл отображени информации на экране электронно-лучевой трубки

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU904840046A RU1795510C (ru) 1990-06-15 1990-06-15 Устройство дл отображени информации на экране электронно-лучевой трубки

Publications (1)

Publication Number Publication Date
RU1795510C true RU1795510C (ru) 1993-02-15

Family

ID=21521383

Family Applications (1)

Application Number Title Priority Date Filing Date
SU904840046A RU1795510C (ru) 1990-06-15 1990-06-15 Устройство дл отображени информации на экране электронно-лучевой трубки

Country Status (1)

Country Link
RU (1) RU1795510C (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Машина вычислительна электронна цифрова персональна , ЕС 1841, Техническое описание Е11760.012.10,1989, часть 1, с.84. -: - - -- V; -/ . :: - : : *

Similar Documents

Publication Publication Date Title
KR950010570B1 (ko) 멀티포오트메모리
EP0128051B1 (en) Video display system
US4673930A (en) Improved memory control for a scanning CRT visual display system
US4853681A (en) Image frame composing circuit utilizing color look-up table
KR940001668B1 (ko) 컴퓨터시스템의 출력디스플레이를 신속하게 소거하는 개량된 장치
US4701863A (en) Apparatus for distortion free clearing of a display during a single frame time
JPS6156397A (ja) カラ−液晶表示装置
RU1795510C (ru) Устройство дл отображени информации на экране электронно-лучевой трубки
US4845477A (en) Color blinking system
US4500928A (en) Storage apparatus for video data
IE872525L (en) Raster scan digital display system
SU1374272A1 (ru) Устройство дл отображени графической информации на телевизионном индикаторе
EP0161319A1 (en) Apparatus for controlling writing and reading in relation to graphic memory
JPH071425B2 (ja) ラスタ走査表示システム
SU1413647A1 (ru) Устройство дл формировани изображений
SU1403091A1 (ru) Устройство дл отображени графической информации на экране телевизионного индикатора
SU1441450A1 (ru) Устройство дл отображени информации
SU1437908A1 (ru) Устройство дл вывода графической информации
JPS604988A (ja) 画像表示装置
JP2712452B2 (ja) 情報出力装置
SU1403092A1 (ru) Устройство дл вывода графической информации
JPS6177892A (ja) カラ−画像表示方式
SU1495780A1 (ru) Устройство дл отображени информации на экране видеоконтрольного блока
SU1767520A1 (ru) Устройство дл отображени графической информации
JPS60184292A (ja) カラ−デイスプレイのドツトブリンク回路