RU1772804C - Устройство дл контрол регистра сдвига - Google Patents
Устройство дл контрол регистра сдвигаInfo
- Publication number
- RU1772804C RU1772804C SU904856336A SU4856336A RU1772804C RU 1772804 C RU1772804 C RU 1772804C SU 904856336 A SU904856336 A SU 904856336A SU 4856336 A SU4856336 A SU 4856336A RU 1772804 C RU1772804 C RU 1772804C
- Authority
- RU
- Russia
- Prior art keywords
- input
- output
- trigger
- clock
- counter
- Prior art date
Links
Landscapes
- Tests Of Electronic Circuits (AREA)
Abstract
Изобретение относитс к автоматике и вычислительной технике и может быть использовано дл тестового контрол регистров сдвига. Цель изобретени - повышение достоверности контрол . Устройство содержит счетчики тактов 3, 4, дешифраторы 6, 7, триггеры 9, 10, элементы И 1, 2, элемент И-НЕ 8, элемент ИЛИ 5, тактовый вход 12 и выход ошибки 13. На чертеже показан также контролируемый регистр сдвига 11. Поставленна цель достигаетс за счет обнаружени неисправностей в цепи сброса контролируемого регистра. 1 ил.
Description
(л
с
vj VI
ю
00
о
4
Изобретение относитс к автоматике и вычислительной технике и может быть использовано дл тестового контрол регистров сдвига.
Цель изобретени - повышение достоверности контрол .
Функциональна схема устройства представлена на чертеже.
Устройство содержит элементы И 1 и 2, счетчики 3 и 4 тактов, элемент ИЛИ 5, дешифраторы 6 и 7, элемент И-НЕ 8, триггеры 9 и 10. На чертеже показаны также контролируемый регистр сдвига 11, тактовый вход 12 и выход 13 ошибки устройства.
Работу устройства рассмотрим на примере 6-разр дного регистра сдвига 11 и 4- разр дного счетчика 3.
Устройство работает следующим образом .
При включении питани сигналом начальной установки (цепь начальной установки на чертеже не показана) триггер 9 устанавливаетс в единичное состо ние, счетчик 4 - в нулевое состо ние. Сигналом с выхода триггера 9 устанавливаютс в ноль триггер 10, счетчик 3 и регистр 11. При этом на первом выходе дешифратора 7 по вл етс единичный сигнал, в результате чего тактовый импульс пройдет через элемент И-НЕ 8 :;а тактовый вход триггера 9. Триггер 9 переключаетс в нулевое состо ние, запретив прохождение последующих тактовых импульсов через элемент И-НЕ 8 и разрешив их прохождение через элемент И 1 на счетный вхед счетчика 3 и тактовый вход регистра 11. а также переключаетс в нулевое состо ние триггер 10, счетчик 3 и регистр 11. После этого по переднему фронту тактовых импульсов, выдел емых на выходе элемента И 1, происходит модификаци счетчика 3, а по их заднему фронту - запись в регистр 11 информации, поступающий на его информационный вход через элемент ИЛИ 5 с выхода младшего разр да счетчика 3.
Седьмой тактовый импульс своим передним фронтом установит в счетчике 3 код 0111, а своим задним фронтом запишет в провер емый регистр сдвига 11 код 010101. В результате по началу 7-го тактового импульса на втором выходе дешифратора 6 по витс единичный сигнал, а по окончании этого тактового импульса формируетс единичный сигнал и на втором выходе дешифратора 7, что приведет к переключению триггера 10 в единичное состо ние. Сигнал с выход, триггера 10 через элемент ИЛИ 5 поступит на информационный вход регистра 11, благодар чему обеспечиваетс с помощью последующих п ти тактовых
импульсов занесение единичных сигналов во осе разр ды этого регистра. При этом на выходе счегчика 3 установитс код 1100. Поскольку после этого на первом выходе
дешифратора 6 и первом выходе дешифратора 7 по витс единичный сигнал, то про изойдет срабатывание элемента И 2. На выходе этого элемента сформируетс единичный сигнал, который сбрасывает счетчик
4 в ноль и переводит триггер 9 в единичное состо ние. На пр мом выходе этого триггера по вл етс единичный сигнал, с помощью которого обнул ютс счетчик 3, регистр 11, а триггер 10 переводитс в нуле5 вое состо ние. Если в цеп х сброса всех разр дов провер емого регистра отсутствуют неисправности, то на первом выходе дешифратора 7 сформируетс единичный сигнал и тогда очередной тактовый импульс,
0 пройд через элемент И-НЕ 8, переключит триггер 9 в нулевое состо ние. В дальнейшем работа устройства осуществл етс аналогично ,
Если в цеп х сброса одного или не5 скольких разр дов провер емого регистра сдвига 11 имеютс неисправности, то после занесени в эти разр ды единичных сигналов они сохран т эти значени и после действи сигнала сброса с выхода триггера 9.
0 Поэтому дешифратор 7 на ссоем третьем выходе не сформирует единичного сигнала, в результате чего триггер 9 останетс в единичном состо нии, счетчик 3 и регистр сдвига 11 будут заблокированы сигналом сброса,
5 а счетчик 4 будет продолжать вести подсчет тактовых импульсов. После прохождени очередной пачки тактовых импульсов обнуление счетчика 4 не состоитс и на его выходе переполнени сформируетс сигнал,
0 свидетельствующий о неисправности контролируемого регистра сдвига.
Если в провер емом регистре сдвига будут присутствовать любые другие ошибки, привод щие в процессе сдвига информации
5 к по влению на его выходах ложных нулей или ложных единиц, то в этом случае, как и в рассмотренном выше, после прохождени заданного количества тактовых импульсов не последует сброса счетчика 4, след щего
0 за наличием ошибок-. Это происходит из-за нарушени соответстви кодов, получаемых на выходах контролируемого регистра 11, кодам, образованным на выходах счетчика
3,В этом случае работа дешифратора 7 на- 5 рушаетс -n поэтому формирование сигнала
сброса на выходе элемента И 2 не произойдет , что приведет к срабатывани м счетчика
4,На выходе этого счетчика сформируетс сигнал ошибки, который выдаетс на выход 13 устройства.
Claims (1)
- Формула изобретени Устройство дл контрол регистра сдвига , содержащее первый счетчик тактов, первый триггер, элемент И-НЕ и первый элемент И, первый вход которого вл етс тактовым входом устройства, выход элемента И соединен со счетным входом первого счетчика и вл етс первым выходом устройства дл подключени к тактовому входу контролируемого регистра сдвига, пр мой выход первого триггера соединен с входом сброса первого счетчика и вл етс вторым выходом устройства дл подключени к входу сброса контролируемого регистра сдвига , отличающеес тем, что, с целью повышени достоверности, в него введены два дешифратора второй счетчик тактов, второй триггер, второй элемент И и элемент ИЛИ, примем группа разр дных выходов первого счетчика тактов соединена с труп- пой вхоцоа первого дешифратора, первый выход которого соединен с первым входом второго элемента И, выход которого соединен с входом сброса второго счетчика тактов и с входом установки в 1 первого триггера, инверсный выход которого сцеди- нен с вторым входом первого элемента И, выход младшего разр да первого счетчика тактов соединен с перрым входом элементаИЛИ, выход которого вл етс третьим вн- ходом устройства дл подключени к инфор мационному входу контролируемого регистра сдвига, группа входов второго дешифратора образует группу информационных входов устройства дл подключени к группе разр дных выходов контролируемого регистра сдвига, первый выход второго дешифратора соединен с вторым входом второго элемента И, второй выход второго дешифратора соединен с тактовым входом второго триггера, информационный вход ко торого подключен к второму выходу первого дешифратора, третий выход второго дешифратора соединен с первым входом элемента И-НЕ, выход которого соединен с тактовым входом первого триггера, пр мой выход которого соединен с вторым входом элемента И-НЕ и с входом установки в О второго триггера, выход которого соединен с вторым входом элемента ИЛИ, информационный вход первого триггера подключен к шине логического нул , третий вход элемента И-НЕ и счетный вход второго счетчика тактов подключены к тактовому входу устройства , выход переполнени второго счетчика тактов вл етс выходом ошибки устройства.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU904856336A RU1772804C (ru) | 1990-08-16 | 1990-08-16 | Устройство дл контрол регистра сдвига |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU904856336A RU1772804C (ru) | 1990-08-16 | 1990-08-16 | Устройство дл контрол регистра сдвига |
Publications (1)
Publication Number | Publication Date |
---|---|
RU1772804C true RU1772804C (ru) | 1992-10-30 |
Family
ID=21530511
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU904856336A RU1772804C (ru) | 1990-08-16 | 1990-08-16 | Устройство дл контрол регистра сдвига |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU1772804C (ru) |
-
1990
- 1990-08-16 RU SU904856336A patent/RU1772804C/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1322380, кл. G 11 С 29/00, 1986. Авторское свидетельство СССР NJ 1476471, кл. G 06 F 11/16, 1987. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4956807A (en) | Watchdog timer | |
RU1772804C (ru) | Устройство дл контрол регистра сдвига | |
SU1725388A1 (ru) | Двоичное пересчетное устройство с контролем | |
SU1070556A1 (ru) | Устройство дл контрол последовательности импульсов | |
SU1160414A1 (ru) | Устройство дл контрол логических блоков | |
SU1378052A1 (ru) | Устройство дл контрол работоспособности счетчика | |
SU697996A1 (ru) | Устройство дл контрол реверсивного счетчика | |
KR100328825B1 (ko) | 오동작 방지 회로 | |
SU1596460A1 (ru) | След щий аналого-цифровой преобразователь | |
SU1141414A1 (ru) | Устройство дл контрол цифровых узлов | |
SU1108467A1 (ru) | Регистратор последовательности логических сигналов | |
SU1176331A1 (ru) | Устройство дл коррекции сбо в @ -разр дном кольцевом регистре сдвига | |
SU1444762A1 (ru) | Устройство микропрограммного управлени | |
SU1285591A1 (ru) | Счетное устройство с контролем | |
SU1156253A1 (ru) | Счетчик импульсов в коде Гре | |
SU955072A1 (ru) | Устройство дл проверки функционировани логических схем | |
SU1221653A2 (ru) | Пересчетное устройство с контролем | |
SU1050122A1 (ru) | Устройство контрол кода счетчика | |
SU1383370A1 (ru) | Устройство дл контрол логических блоков | |
SU1128267A1 (ru) | Устройство дл контрол цифровых блоков | |
SU1012264A1 (ru) | Устройство дл проверки схем сравнени | |
SU1043668A1 (ru) | Устройство дл контрол счетчиков импульсов | |
SU1640694A1 (ru) | Устройство дл контрол радиоэлектронных блоков | |
SU1277117A1 (ru) | Устройство дл фиксации неустойчивых сбоев | |
SU1476471A1 (ru) | Устройство дл контрол регистра сдвига |