RU140982U1 - Микросхема адаптера удаленных устройств - Google Patents

Микросхема адаптера удаленных устройств Download PDF

Info

Publication number
RU140982U1
RU140982U1 RU2012142970/08U RU2012142970U RU140982U1 RU 140982 U1 RU140982 U1 RU 140982U1 RU 2012142970/08 U RU2012142970/08 U RU 2012142970/08U RU 2012142970 U RU2012142970 U RU 2012142970U RU 140982 U1 RU140982 U1 RU 140982U1
Authority
RU
Russia
Prior art keywords
port
controller
channel
network
chip
Prior art date
Application number
RU2012142970/08U
Other languages
English (en)
Inventor
Алексей Юрьевич Сахаров
Владимир Валентинович Гусев
Александр Валентинович Глушков
Ярослав Ярославович Петричкович
Татьяна Владимировна Солохина
Юрий Евгеньевич Шейнин
Елена Александровна Суворова
Дмитрий Владимирович Скок
Original Assignee
Открытое акционерное общество Научно-производственный центр "Электронные вычислительно-информационные системы" (ОАО НПЦ "ЭЛВИС")
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Открытое акционерное общество Научно-производственный центр "Электронные вычислительно-информационные системы" (ОАО НПЦ "ЭЛВИС") filed Critical Открытое акционерное общество Научно-производственный центр "Электронные вычислительно-информационные системы" (ОАО НПЦ "ЭЛВИС")
Priority to RU2012142970/08U priority Critical patent/RU140982U1/ru
Application granted granted Critical
Publication of RU140982U1 publication Critical patent/RU140982U1/ru

Links

Images

Abstract

1. Микросхема адаптера удаленных устройств, отличающаяся тем, что содержит двухканальный контроллер сети SpaceWire, по меньшей мере, один контроллер последовательного периферийного интерфейса и блок конфигурации микросхемы, которые соединены между собой, а также, по меньшей мере, с одним универсальным периферийным портом и с микропроцессорным портом, при этом двухканальный контроллер выполнен с возможностью обеспечения управления микросхемой по протоколу, в частности с возможностью приема из сети и отправления в сеть меток времени и кодов распределенных прерываний; контроллер последовательного периферийного интерфейса выполнен с возможностью локального управления микросхемой; блок конфигурации микросхемы; микропроцессорный порт выполнен с возможностью подключения периферийных устройств с параллельными портами, поддерживающими адресацию, а также с возможностью эмуляции шин, имеющих различные сигналы управления; универсальный периферийный порт выполнен с возможностью подключения периферийных устройств, скорость обмена данными с которыми можно конфигурировать; четыре приемо-передатчика низковольтных дифференциальных сигналов LVDS, соединенных с двухканальным контроллером сети SpaceWire, а универсальный периферийный порт выполнен с возможностью подключения широкого спектра периферийных устройств, в том числе с возможностью функционирования в качестве SPI-порта, а также в качестве параллельного порта.2. Микросхема по п.1, отличающаяся тем, что содержит ведомый двухканальный контроллер сети SpaceWire.3. Микросхема по п.2, отличающаяся тем, что содержит ведомый двухканальный контроллер сети SpaceWire, выполненный с в

Description

Полезная модель относится к области вычислительной техники, а именно к микросхемам адаптеров удаленных устройств и предназначена для подключения к сети Space Wire (SpaceWire - Links, nodes, routers and networks) широкого спектра периферийных устройств и удаленного управления данными устройствами по протоколу RMAP (ECSS-E-ST-50-52 Space Engineering. Remote memory access protocol). Предложенная микросхема адаптера удаленных устройств может быть использована в электронных блоках новых перспективных космических проектов и при модернизации существующих космических аппаратов. Кроме того, микросхема может найти применение в бортовых системах авиационного и ракетного оборудования.
Наиболее близким к предложенной полезной модели является программируемый SPI (Serial Peripheral Interface) адаптер (US 2011225339), который управляет SPI для переключения между режимом передачи по одному порту и режимом передачи по нескольким портам. Данный адаптер выбран в качестве прототипа предложенной полезной модели.
Недостатком адаптера прототипа является то, что он во-первых не содержит встроенных приемо-передатчиков низковольтных дифференциальных сигналов (Low Voltage Differential Signal, LVDS), отсутствие которых требует использования внешних микросхем приемопередатчиков для подключения микросхемы адаптера к сети SpaceWire, а также то, что он не содержит некоторых типов периферийных интерфейсов, а именно: (Parallel Port и MailBox), выполненных с возможностью подключения большего числа различных устройств к микросхеме адаптера без использования дополнительных элементов. Таким образом, адаптер-прототип обеспечивает менее компактное и экономичное с точки зрения расхода дополнительных элементов и потребляемой мощности подключение различных устройств, поскольку требует использования дополнительных элементов.
Задачей предложенной полезной модели является создание микросхемы адаптера удаленных устройств с последовательным каналом SpaceWire, обеспечивающей более компактное и экономичное с точки зрения расхода дополнительных элементов и потребляемой мощности (не требующее использования дополнительных элементов: микросхем микроконтроллеров, памяти, программируемой логики, приемопередатчиков и т.п.) оперативное подключение различных периферийных устройств (датчиков, преобразователей информации и исполнительных устройств) к высокопроизводительной помехоустойчивой сети передачи данных SpaceWire, за счет наличия в микросхеме адаптера внутренних приемо-передатчиков LVDS, при которых не требуется использование внешних микросхем приемопередатчиков для подключения микросхемы адаптера к сети SpaceWire, а также за счет наличия дополнительных периферийных портов, выполненных с возможностью подключения большего числа различных устройств к микросхеме адаптера без использования дополнительных элементов.
Поставленная задача решена путем создания микросхемы адаптера удаленных устройств, отличающейся тем, что содержит двухканальный контроллер сети SpaceWire, по меньшей мере, один контроллер последовательного периферийного интерфейса и блок конфигурации микросхемы, которые соединены между собой, а также, по меньшей мере, с одним универсальным периферийным портом и с микропроцессорным портом, при этом двухканальный контроллер выполнен с возможностью обеспечения управления микросхемой по протоколу, в частности с возможностью приема из сети и отправления в сеть меток времени и кодов распределенных прерываний; контроллер последовательного периферийного интерфейса выполнен с возможностью локального управления микросхемой; блок конфигурации микросхемы содержит; микропроцессорный порт выполнен с возможностью подключения периферийных устройств с параллельными портами, поддерживающими адресацию, а также с возможностью эмуляции шин, имеющих различные сигналы управления; универсальный периферийный порт выполнен с возможностью подключения периферийных устройств, скорость обмена данными с которыми можно конфигурировать; четыре приемопередатчика низковольтных дифференциальных сигналов LVDS, соединенных с двухканальный контроллером сети SpaceWire, а универсальный периферийный порт выполнен с возможностью подключения широкого спектра периферийных устройств, в том числе с возможностью функционирования в качестве SPI-порта, а также в качестве параллельного порта.
В предпочтительном варианте осуществления микросхема адаптера удаленных устройств содержит ведомый двухканальный контроллер сети SpaceWire.
В предпочтительном варианте осуществления микросхема адаптера удаленных устройств содержит ведомый двухканальный контроллер сети SpaceWire, выполненный с возможностью обеспечения управления микросхемой по протоколу RMAP.
В предпочтительном варианте осуществления микросхемы адаптера удаленных устройств оба канала двухканального контроллера сети SpaceWire являются симметричными.
В предпочтительном варианте осуществления микросхема адаптера удаленных устройств содержит вспомогательный ведомый контроллер последовательного периферийного интерфейса.
В предпочтительном варианте осуществления микросхема адаптера удаленных устройств содержит два универсальных периферийных порта.
В предпочтительном варианте осуществления микросхемы адаптера удаленных устройств микропроцессорный порт выполнен с возможностью работы в режиме мультиплексированной шины адреса и данных (32-разрядная шина адреса и 32/16/8-разрядная шина данных), а также в режиме с раздельными 16-разрядными шинами адреса и данных.
В предпочтительном варианте осуществления микросхемы адаптера удаленных устройств микропроцессорный порт выполнен с возможностью эмуляции шин, имеющих различные сигналы управления: раздельные стробы записи/чтения и сигнал готовности, общий строб записи/чтения, строб данных и сигнал подтверждения, а также раздельные стробы записи/чтения и сигнал подтверждения.
В предпочтительном варианте осуществления микросхемы адаптера удаленных устройств универсальный периферийный порт выполнен с возможностью функционирования в нескольких режимах работы, а именно он может функционировать как 16-разрядный двунаправленный порт ввода/вывода общего назначения, совмещенный с четырьмя ведущими портами MSPI (Master Serial Peripheral Interface), как двунаправленный 16-разрядный параллельный порт со стробами чтения и записи и сигналом готовности от периферийного устройства и как двунаправленный 16-разрядный 128-словный почтовый ящик со стробами чтения и записи от периферийного устройства и сигналами готовности почтового ящика по записи и чтению.
В предпочтительном варианте осуществления микросхемы адаптера удаленных устройств оба канала двухканального контроллера сети SpaceWire выполнены с возможностью подключения в коммутационную систему сети непосредственно к каналам процессора или непосредственно к каналам коммутаторов.
В предпочтительном варианте осуществления микросхемы адаптера удаленных устройств оба канала двухканального контроллера сети SpaceWire выполнены с возможностью подключения к каналам двухканальных контроллеров сети SpaceWire соседних подобных микросхем адаптера периферийных устройств, при этом образуя каскадную структуру типа цепочки, причем двухканальные контроллеры сети SpaceWire, находящиеся на краях цепочки подключены одним каналом к соседнему двухканальному контроллеру сети SpaceWire в цепочке, а вторым каналом к коммутационной системе сети.
Для лучшего понимания предложенной полезной модели далее приводится ее подробное описание с соответствующими чертежами:
Фиг.1 - Общая функциональная схема микросхемы адаптера удаленных устройств согласно полезной модели.
Фиг.2 - Схема включения микросхемы адаптера удаленных устройств в коммутационную систему сети SpaceWire согласно полезной модели.
Фиг.3 - Схема включения микросхемы адаптера удаленных устройств в каскадные цепочки согласно полезной модели.
На Фиг.1 представлена общая функциональная схема микросхемы адаптера удаленных устройств. Микросхема является ведомой, она отвечает на запросы удаленных сетевых узлов и позволяет передавать информацию от них периферийным устройствам и наоборот. Микросхема состоит из взаимосвязанных блоков, соединенных внутренней шиной 1. Данное разбиение на логические блоки является условным и сделано для удобства анализа микросхемы и не ограничивает сущность полезной модели.
Микросхема содержит в своем составе следующие функциональные блоки: ведомый двухканальный контроллер 2 сети SpaceWire (SSpW), вспомогательный ведомый контроллер 3 последовательного периферийного интерфейса (SPI), блок 4 конфигурации микросхемы (CTR), два универсальных периферийных порта 5 (UPP) и микропроцессорный порт 6 (uP).
Ведомый двухканальный контроллер 2 сети SpaceWire обеспечивает управление микросхемой по протоколу RMAP. Оба канала (А и В) контроллера 2 являются симметричными. Контроллер позволяет принимать из сети и отправлять в сеть метки времени и коды распределенных прерываний.
Ведомый контроллер 3 последовательного периферийного интерфейса (SPI) предназначен для локального управления предложенной микросхемой.
Блок 4 конфигурации микросхемы содержит в своем составе регистры управления, схемы формирования выходных сигналов начальной установки и тактовой частоты периферийных устройств, а также контроллер прерываний. Контроллер прерываний формирует запрос на отправку в сеть кода прерывания в случае возникновения важных событий внутри микросхемы или в случае поступления запросов на прерывания от периферийных устройств.
Микропроцессорный порт 6 предназначен для подключения периферийных устройств с параллельными интерфейсами, поддерживающими адресацию. Он может работать в режиме мультиплексированной шины адреса и данных (32-разрядная шина адреса и 32/16/8-разрядная шина данных), а также в режиме с раздельными 16-разрядными шинами адреса и данных. Микропроцессорный порт 6 позволяет эмулировать шины, имеющие различные сигналы управления: раздельные стробы записи/чтения и сигнал готовности, общий строб записи/чтения, строб данных и сигнал подтверждения, а также раздельные стробы записи/чтения и сигнал подтверждения. Микропроцессорный порт 6 имеет возможность разбивать полное адресное пространство на несколько сегментов. Имеется возможность конфигурировать размер каждого сегмента. Также, тип сигналов управления и скорость обмена данными с периферийными устройствами могут быть сконфигурированы независимо для каждого сегмента.
Универсальный периферийный порт 5 предназначен для подключения широкого спектра устройств с относительно простым интеллектом. Порт 5 поддерживает несколько режимов работы. Он может быть использован в качестве 16-разрядного двунаправленного порта ввода/вывода общего назначения, совмещенного с четырьмя ведущими портами MSPI (Master Serial Peripheral Interface), двунаправленного 16-разрядного параллельного порта (Parallel Port) с раздельными стробами чтения и записи и сигналом готовности от периферийного устройства и двунаправленного 16-разрядного 128-словного почтового ящика (MailBox) со стробами чтения и записи от периферийного устройства и сигналами готовности почтового ящика по записи и чтению. Универсальный периферийный порт 5 предоставляет возможность конфигурировать скорость обмена данными с периферийными устройствами.
Предполагается два варианта системного применения предложенной микросхемы адаптера удаленных устройств с последовательным каналом SpaceWire 1892ХД5Т (официальное название микросхемы - объекта предложенной полезной модели). Первый вариант (Фиг.2) состоит в том, что микросхему двумя каналами (А и В) подключают в коммутационную систему сети SpaceWire. При этом она может подключаться непосредственно к каналам SpaceWire процессора 7 (Фиг.2) или к каналам коммутаторов 8 (Фиг.3).
Второй вариант (Фиг.3) системного применения предложенной микросхемы адаптера удаленных устройств заключается в том, что на ее основе можно реализовывать каскадные структуры типа цепочек. При этом микросхема, находящаяся внутри цепочки обоими своими каналами подключается к соседним в цепочке таким же микросхемам. Микросхема, находящаяся на краях цепочки подключается одним своим каналом к соседней микросхеме в цепочке, а вторым каналом к коммутационной системе сети SpaceWire.
Хотя описанный выше вариант выполнения предложенной полезной модели был изложен с целью иллюстрации предложенной полезной модели, специалистам ясно, что возможны разные модификации, добавления и замены, не выходящие из объема и смысла предложенной полезной модели, раскрытой в прилагаемой формуле полезной модели.

Claims (11)

1. Микросхема адаптера удаленных устройств, отличающаяся тем, что содержит двухканальный контроллер сети SpaceWire, по меньшей мере, один контроллер последовательного периферийного интерфейса и блок конфигурации микросхемы, которые соединены между собой, а также, по меньшей мере, с одним универсальным периферийным портом и с микропроцессорным портом, при этом двухканальный контроллер выполнен с возможностью обеспечения управления микросхемой по протоколу, в частности с возможностью приема из сети и отправления в сеть меток времени и кодов распределенных прерываний; контроллер последовательного периферийного интерфейса выполнен с возможностью локального управления микросхемой; блок конфигурации микросхемы; микропроцессорный порт выполнен с возможностью подключения периферийных устройств с параллельными портами, поддерживающими адресацию, а также с возможностью эмуляции шин, имеющих различные сигналы управления; универсальный периферийный порт выполнен с возможностью подключения периферийных устройств, скорость обмена данными с которыми можно конфигурировать; четыре приемо-передатчика низковольтных дифференциальных сигналов LVDS, соединенных с двухканальным контроллером сети SpaceWire, а универсальный периферийный порт выполнен с возможностью подключения широкого спектра периферийных устройств, в том числе с возможностью функционирования в качестве SPI-порта, а также в качестве параллельного порта.
2. Микросхема по п.1, отличающаяся тем, что содержит ведомый двухканальный контроллер сети SpaceWire.
3. Микросхема по п.2, отличающаяся тем, что содержит ведомый двухканальный контроллер сети SpaceWire, выполненный с возможностью обеспечения управления микросхемой по протоколу RMAP.
4. Микросхема по п.1, отличающаяся тем, что оба канала двухканального контроллера сети SpaceWire являются симметричными.
5. Микросхема по п.1, отличающаяся тем, что содержит вспомогательный ведомый контроллер последовательного периферийного интерфейса.
6. Микросхема по п.1, отличающаяся тем, что содержит два универсальных периферийных порта.
7. Микросхема по п.1, отличающаяся тем, что микропроцессорный порт выполнен с возможностью работы в режиме мультиплексированной шины адреса и данных (32-разрядная шина адреса и 32/16/8-разрядная шина данных), а также в режиме с раздельными 16-разрядными шинами адреса и данных.
8. Микросхема по п.1, отличающаяся тем, что микропроцессорный порт выполнен с возможностью эмуляции шин, имеющих различные сигналы управления: раздельные стробы записи/чтения и сигнал готовности, общий строб записи/чтения, строб данных и сигнал подтверждения, а также раздельные стробы записи/чтения и сигнал подтверждения.
9. Микросхема по п.1, отличающаяся тем, что универсальный периферийный порт выполнен с возможностью функционирования в нескольких режимах работы, а именно он может функционировать как 16-разрядный двунаправленный порт ввода/вывода общего назначения, совмещенный с четырьмя ведущими портами MSPI (Master Serial Peripheral Interface), как двунаправленный 16-разрядный параллельный порт со стробами чтения и записи и сигналом готовности от периферийного устройства.
10. Микросхема по п.1, отличающаяся тем, что оба канала двухканального контроллера сети SpaceWire выполнены с возможностью подключения в коммутационную систему сети непосредственно к каналам процессора или непосредственно к каналам коммутаторов.
11. Микросхема по п.1, отличающаяся тем, что оба канала двухканального контроллера сети SpaceWire выполнены с возможностью подключения к каналам двухканальных контроллеров сети SpaceWire соседних подобных микросхем адаптера периферийных устройств, при этом образуя каскадную структуру типа цепочки, причем двухканальные контроллеры сети SpaceWire, находящиеся на краях цепочки подключены одним каналом к соседнему двухканальному контроллеру сети SpaceWire в цепочке, а вторым каналом к коммутационной системе сети.
Figure 00000001
RU2012142970/08U 2012-10-09 2012-10-09 Микросхема адаптера удаленных устройств RU140982U1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2012142970/08U RU140982U1 (ru) 2012-10-09 2012-10-09 Микросхема адаптера удаленных устройств

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2012142970/08U RU140982U1 (ru) 2012-10-09 2012-10-09 Микросхема адаптера удаленных устройств

Publications (1)

Publication Number Publication Date
RU140982U1 true RU140982U1 (ru) 2014-05-20

Family

ID=50780055

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2012142970/08U RU140982U1 (ru) 2012-10-09 2012-10-09 Микросхема адаптера удаленных устройств

Country Status (1)

Country Link
RU (1) RU140982U1 (ru)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2648574C2 (ru) * 2016-06-28 2018-03-26 Акционерное общество "Информационные спутниковые системы" имени академика М.Ф. Решетнева" Устройство межмодульного обмена по магистрали LVDS-M с канальным резервированием и прямым доступом в память
CN112948294A (zh) * 2021-03-19 2021-06-11 北京控制工程研究所 面向SOC的全域并行收发数据的双通道SpaceWire控制器及控制方法

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2648574C2 (ru) * 2016-06-28 2018-03-26 Акционерное общество "Информационные спутниковые системы" имени академика М.Ф. Решетнева" Устройство межмодульного обмена по магистрали LVDS-M с канальным резервированием и прямым доступом в память
CN112948294A (zh) * 2021-03-19 2021-06-11 北京控制工程研究所 面向SOC的全域并行收发数据的双通道SpaceWire控制器及控制方法
CN112948294B (zh) * 2021-03-19 2024-02-09 北京控制工程研究所 面向SOC的全域并行收发数据的双通道SpaceWire控制器及控制方法

Similar Documents

Publication Publication Date Title
KR101034494B1 (ko) 개방형 코어 프로토콜을 기반으로 하는 버스 시스템
EP3323051B1 (en) Spi interface with less-than-8-bit bytes and variable packet size
CN104156333A (zh) 一种基于fpga的uart多接口扩展系统和方法
US20090070502A1 (en) Data Modification Module
CN110245101A (zh) 一种多通信接口数据交换板卡及其实现系统
Hafeez et al. IP core of Serial Peripheral Interface (SPI) with AMBA APB interface
RU140982U1 (ru) Микросхема адаптера удаленных устройств
EP1275049B1 (en) Modular computer system
Vijaya et al. FPGA implementation of RS232 to Universal serial bus converter
US8291140B2 (en) Computing module with serial data connectivity
CN103914427B (zh) 基于三根物理互连线的集成电路片上通讯方法及装置
CN105373511A (zh) 一种与多个光模块可同时通信的装置和方法
CN104657297A (zh) 计算设备扩展系统及扩展方法
CN203386206U (zh) 一种通过PCI Express接口读取计算机物理内存的设备
CN109977051A (zh) 一种基于gpio扩展总线通道数量的方法和系统
CN209055942U (zh) 一种多功能复用接口电路
RU158939U1 (ru) Контроллер периферийных интерфейсов (кпи-2)
CN204390228U (zh) 计算设备扩展系统
JPH0619838A (ja) 光バックプレーン
RU1839259C (ru) Многоканальное устройство дл сопр жени ЭВМ с последовательными лини ми св зи
CN102447601B (zh) s-bus单总线通讯电路
CN203149556U (zh) 可编程刀片服务器结构
Jones Throughput Expansion with FET Based Crossbar Switching
SU1107173A1 (ru) Буферное запоминающее устройство
CN202406128U (zh) s-bus单总线通讯电路

Legal Events

Date Code Title Description
MM1K Utility model has become invalid (non-payment of fees)

Effective date: 20141010

NF1K Reinstatement of utility model

Effective date: 20150820

PD1K Correction of name of utility model owner