Przedmiotem wynalazku jest uklad elektronicznego regeneratora impulsów, zwlaszcza regeneratora serii impulsów wybierczych dla zestawienia polaczen telefonicznych, przeksztalcajacy zdeformowane serie impulsów odbieranych na serie impulsów o odpowiednim ksztalcie i czasie trwania powtarzanych w stalych odstepach czasowych okreslonych dla prawidlowego dzialania urzadzen komutacyjnych systemu telefonicznego.Znane uklady regeneratorów impulsów, zwlaszcza regeneratorów stosowanych w teletechnice, oparte sa o konstrukcje elektromechaniczne, stanowiac urzadzenia zawodne, nietrwale o niskiej czulosci dzialania i wymagajace stalej konserwacji.Stosowane uklady regneratorów elektronicznych oparte na elektronicznych elementach przeksztalcajacych, takich jak przerzutniki, zapewniaja dokladne powtarzanie ilosci impulsów odebranych, nadajac im odpowiedni ksztalt, jesli chodzi o stromosc zboczy i amplitude, lecz czas ich trwania, jak i przerwy miedzy nimi, zaleza w duzej mierze od ksztaltu impulsów odebranych, gdyz te impulsy odebrane sa przeksztalcane w ukladach rózniczkujacych, badz progowych, na impulsy wyzwalajace uklady przerzutnikowe, zmieniajace ich stany. Stany przerzutników sa zmieniane w takt otrzymywania impulsów wyzwalajacych.Zaleznosc fazy wytwarzania impulsów wyzwalajacych przerzutniki, od stanu impulsów odbieranych powoduje nierównomiernosci wystepowania impulsów w seriach impulsów regenerowanych, odbieranych z wyjscia przerzutnika, jak równiez nie zapewnia odpowiedniego czasu trwania przerwy miedzy seriami impulsów, co mimo nadaniim odpowiednio stromych zboczy i amplitudy moze nie zapewniac prawidlowego dzialania urzadzen komutacyjnych lacznosci telefonicznej.Uklad regneratora impulsów wedlug wynalazku, posiadajacy przekazikowy uklad odbiorczy impulsów polaczony z elektronicznym czlonem przeksztalcajacym nadajacy odbieranym impulsom odpowiednia amplitude i stromosc zboczy, zapewnia wymagana cze totliwosc impulsów regnerowanych i dlugosc przerw miedzy seriami tych impulsów dzieki doprowadzeniu wyjsciaukladu przeksztalcajacego przy pomocy bloku2 93205 kierowania wpisu serii impulsów do wielosekcyjnego ukladu pamieci elektronicznej, której kazda sekcja zrealizowana w postaci licznika elektronicznego przeznaczona jest do rejestracji jednej serii impulsów. Uklad pamieci elektronicznej polaczony jest z blokiem wydawania impulsów który jest sprzezony z generatorem impulsów wzorcowych i blokiem odmierzania czasu odstepu miedzy seriami oraz z ukladem kluczowania, przy pomocy którego steruje liczba impulsów wydawanych w poszczególnych seriach i odstepami czasu miedzy poszczególnymi seriami impulsów. Uklad wykonany jest calkowicie przy pomocy cyfrowych ukladów scalonych, ¦ Blok kierowania wpisu serii impulsów zawiera uklad przeksztalcajacy serie impulsów na jeden impuls, który dolaczony jest do wejscia ukladu. Wyjscie tego ukladu polaczone jest z licznikiem serii impulsów odebranych wyposazonym w dekoder, przy pomocy którego sterowany jest uklad rozdzialu serii impulsów wpisywanych do poszczególnych sekcji ukladu pamieciowego.Blok wydawania impulsów zawiera uklad sterujacy wydawaniem impulsów polaczony z poszczególnymi sekcjami ukladu pamieci elektronicznej oraz z licznikiem impulsów wydawanych i stanowi uklad porównani stanów licznika z odczytywana sekcja pamieci. Dzialanie ukladu nastepuje pod wplywem ukladu wydawania serii impulsów, w wyniku czego poprzez uklad formowania sekwencyjnego steruje on otwarciem ukladu kluczowania impulsów wydawanych. Impulsy wyjsciowe wytwarzane sa w generatorze impulsów wzorcowych i posiadaja wymagany ksztalt czas trwania i odstepy czasowe. Przy wystapieniu stanu zrównania stanu licznika i odczytywanej sekcji pamieci nastepuje zamkniecie ukladu kluczowania impulsów wydawanych przez bezposrednie oddzialywanie ukladu sterujacego wydawaniem impulsów na uklad kluczowania.Blok odmierzania czasu odstepu miedzy seriami impulsów zawiera uklad sterowania czasem przerwy miedzyseryjnej polaczony z ukladem sterujacym wydawaniem impulsów generatorem impulsów wzorcowych i ukladem formowania sekwencyjnego, w wyniku czego jest on pobudzany po wydaniu serii impulsów wyjsciowych i przekazuje ciag impulsów wzorcowych na polaczony z nim licznik odmierzania czasu przerwy miedzyseryjnej, którego wyjscie jest polaczone z ukladem zerowania i licznikiem serii impulsów wydanych. Po zsumowaniu przez licznik okreslonej liczby impulsów wzorcowych, stanowiacej dlugosc przerwy miedzyseryjnej jest podawany impuls na licznik serii impulsów i uklad kasujaco-zerujacy stan wlasny licznika impulsów odmierzania czasu przerwy jak i odczytana sekcje pamieci elektronicznej i licznik impulsów wyjsciowych.Licznik serii impulsów wydanych poprzez dekoder oddzialywuje na uklad sterowania wydawaniem serii impulsów, w ten sposób, ze zezwala na wydanie nastepnej serii impulsów.Uklad regeneratora impulsów wedlug wynalazku zapewnia dokladne powtarzanie ilosci impulsów odbieranych w serii nadajac im odpowiedni ksztalt, czestotliwosc powtarzania w serii oraz staly odstep czasowy miedzy seriami. Dzieki tym parametrom impulsy wybiorcze otrzymane z regeneratora zapewniaja prawidlowa prace urzadzen telekomutacyjnych zestawiajacych polaczenia telefoniczne. Uklad regneratora moze równiez spelniac dodatkowe funkcje, takie jak magazynowanieokreslonej ilosci serii impulsów wybiorczych. Ponadto uklad regneratora wedlug wynalazku stwarza mozliwosci przetrzymywania w pamieci poszczególnych serii impulsów, w celu umozliwienia zdekodowania ich w innym urzadzeniu i na tej podstawie podjecia decyzji odnosnie kierunku polaczenia. Poza tym uklad jest latwy w realizacji przy pomocy typowych ukladów scalonych stosowanych w technice cyfrowej.Przedmiot wynalazku jest dokladniej objasniony na podstawie przykladu wykonania pokazanego na rysunku, na którym przedstawiony jest funkcjonalny schemat blokowy ukladu regeneratora impulsów.Na wejsciu ukladu znajduje sie przekaznokowo-elektroniczny uklad odbiorczy 1, do którego sa doprowadzane odbierane impulsy przeznaczone do regeneracji. Uklad ten przetwarza zdeformowane impulsy odebrane na impulsy prostokatne o odpowiedniej amplitudzie i stromosci zboczy. Uklad odbiorczy 1 jestpolaczony poprzez uklad separujacy 2 z ukladem rozdzialu serii impulsów 3. Uklad rozdzialu serii impulsów 3 wchodzi w sklad bloku kierowania wpisu serii impulsów BKW i jest jego elementem wykonawczym, kierujacym poszczególne serie impulsów do oddzielnych sekcji wielosekcyjnego ukladu pamieci elektronicznej WUP. Uklad rozdzialu serii 3 jest sterowany przy pomocy pozostalych zespolów bloku kierowania wpisu serii impulsów BKW, to jest ukladu przeksztalcajacego serie impulsów na jeden impuls 4 wlaczonego na wyjscie ukladu odbiorczego 1. Wyjscie ukladu 4 jest polaczone z nastepnym zespolem bloku BKW, to jest zjicznikiem serii impulsów odebranych 5, wyposazonym w dekoder 6, przy pomocy którego jest sterowany uklad rozdzialu serii impulsów 3.Informacje o wpisie do ukladu pamieci WUP poszczególnych serii impulsów sa przekazywane z dekodera 6 do ukladu sterowniczego wydawaniem serii impulsów 7. < Wielosekcyjny uklad pamieci elektronicznej WUP zlozony jest z czterech sekcji, wykonanych w postaci liczników elektronicznych, pozwalajacych na zarejestrowanie liczby impulsów kazdej z odebranych serii impulsów. Uklad pamieci WUP jestnastepnie polaczony z blokiem wydawania impulsów BWI w ten sposób, ze93205 3 kazda sekcja ukladu pamieci WUP moze byc analizowana przez uklad sterujacy wydawaniem impulsów 8. Uklad sterujacy wydawaniem impulsów 8 jest polaczony z licznikiem impulsów wydawanych 9 i przy spelnieniu kryterium dla dzialania ukladu sterowniczego serii impulsów wydawanych 7. Uklad ten porównuje zawartosc sekcji ukladu pamieciowego WUP ze stanem licznika impulsów wydawanych 9. W wyniku stwierdzenia róznicy w tych stanach, uklad wydawania impulsów 8 oddzialywuje na uklad formowania sekwencyjnego 10 w ten sposób, ze uklad 10; który jest polaczony z generatorem impulsów wzorcowych w odpowiednim momencie powoduje otwarcie ukladu kluczowania 11, dzieki czemu zostaje otwarty tor z generatora impulsów wzorcowych na wyjscie ukladu. Zrównanie stanów licznika 9 ze stanem odpowiedniej sekcji ukladu pamieciowego WUP daje w wyniku bezposrednie zamkniecie ukladu kluczowania 11 Przez uklad sterujacy 8.Uklad sterujacy wydawaniem impulsów 8 jest równiez polaczony w ukladem sterowania czasem przerwy 12, wchodzacym w sklad bloku odmierzania czasu odstepu miedzy seriami BOP, i oddzialywuje na niego w ten sposób, ze przy wystapieniu zrównania stanów, licznika 9 i sekcji ukladu pamieci WUP powoduje otwarcie drogi dla impulsów wzorcowych z generatora G do licznika odmierzania czasu przerwy miedzyseryjnej 13. Moment otwarcia tej drogi jest ustalony przez uklad formowania sekwencyjnego 10. Licznik 13 po zsumowaniu okreslonej liczby impulsów o czestotliwosci wzorcowej skladajacej sie na ustalony czas przerwy miedzyseryjnej wynoszacy 800 msek., wysyla impuls pobudzenia ukladu kasujacozerujacego 14. Uklad kasujaco-zerujacy 14 powoduje powrót licznika 13 do stanu wyjsciowego, kasuje zawartosc odczytanej sekcji ukladu pamieciowego WUP oraz stan licznika impulsów wydawanych 9. Impuls z licznika 13 po zakonczeniu przerwy miedzyseryjnej, jest podawany takze na wejscie licznika serii impulsów wydanych 15, zliczajacego serie impulsów wydawanych.Informacja o seriach impulsów wydanych jest przekazywana z licznika 15 przypomocy dekodera 16 do ukladu sterowniczego wydawaniem serii impulsów 7. Do ukladu 7 doprowadzona jest takze informacja podawana z zewnatrz na zacisk 17, dotyczaca przetrzymywania w pamieci serii impulsów, w celu umozliwienia zdekodowania ich w innym urzadzeniu i podjecia decyzji odnosnie kierunku polaczenia.Dzialanie ukladu wedlug wynalazku polega na przetwarzaniu zdeformowanych serii impulsów, na przyklad impulsów wybierczych dla zestawienia polaczen telefonicznych na serie impulsów o okreslonej czestotliwosci i okreslonej dlugosci przerwy miedzy seriami, co gwarantuje prawidlowosc dzialania urzadzen telekomutacyjnych. W tym celu przeslane impulsy wybiorcze sa podawane na wejscie ukladu regneratora, gdzie wprzekaznikowo-elektronicznym ukladzie odbiorczym 1 sa przeksztalcane na impulsy prostokatne o odpowiedniej ampiitudzie i stromosci zboczy i nastepnie sa wpisywane seriami do poszczególnych sekcji wielosekcyjnego ukladu pamieci WUP. Kierowanie poszczególnych serii impulsów do sekcji ukladu pamieci dokonywane jest przy pomocy bloku kierowania wpisu serii BKW.Wydawanie zregenerowanych impulsów odbywa sie przy pomocy bloku wydawania impulsów BWI, który zawiera uklad sterowania wydawaniem impulsów 8, uruchamiany przez uklad sterowania wydawaniem serii impulsów 7 {powoduje w odpowiednim momencie otwarcie ukladu kluczujacego 11, przy pomocy ukladu formowania sekwencyjnego 10, podajac na wyjscie ukladu ciag impulsów z generatora impulsów wzorcowych G.Impulsy wydawane sa zliczane w liczniku impulsów wydawanych 9, którego stan jes porównywany z kolejna sekcja ukladu pamieciowego WUP. W stanie zrównania uklad sterujacy 8 zamyka bezposrednio uklad kluczowania 11 i pobudza uklad sterowania czasu przerwy 12. W ten sposób, zostala wydana pierwsza seria impulsów poddanych regeneracji.Uklad sterowania czasem przerwy 12, przy pomocy ukladu formowania sekwencyjnego 10 podaje ciag impulsów wzorcowych na licznik czasu przerwy miedzyseryjnej 13. Po zsumowaniu odpowiedniej liczby impulsów wzorcowych, skladajacej sie na 800 msek. czasu przerwy z licznika 13 podawany jest impuls na uklad kasujaco-zerujacy 14 powodujacy powrót licznika 13 do stanu wyjsciowego, skasowanie zawartosci odczytanej sekcji i ukladu pamieciowego WUP i stanu licznika impulsów wydawanych 9. Impuls z licznika 13 jest podawany takze na licznik serii wydanych impulsów 15, którego stan pomocy dekodera 16 jestpodawany do ukladu sterowniczego wydawaniem serii impulsów 7 i zezwala na wydanie nastepnej serii impulsów. W trakcie wysylania analizowanej serii impulsów pozostale trzy fragmenty pamieci sa udostepniane do wpisywania kolejnej serii impulsów odbieranych przez uklad 1.Rozrózniany jest stan pracy ukladu regneratora, gdy nie jest przeprowadzane dekodowanie serii impulsów w urzadzeniach zewnetrznych i wtedy uklad wydaje serie impulsów zregenerowanych, bez uwzglednienia stanu podawanego na zacisk 17. Jest to automatyczny ciagly cykl pracy. W drugim stanie pracy ukladu, gdy serie impulsów sa dekodowane w urzadzeniach zewnetrznych, wydawanie serii impulsów zregenerowanych moze nastapic tylko po uzyskaniu odpowiedniego stanu na wejsciu 17, który powoduje, ze uklad sterowniczy wydawaniem serii impulsów 7 uruchamia uklad sterujacy wydawaniem impulsów 8.4 93 205 PLThe subject of the invention is a system of an electronic pulse repeater, in particular a repeater of a series of dialing pulses for the setup of telephone connections, transforming the deformed series of pulses received into a series of pulses of an appropriate shape and duration, repeated at constant time intervals, determined for the correct operation of the switching devices of the telephone system. , especially regenerators used in teletechnics, are based on electromechanical structures, being unreliable, unstable devices with low sensitivity and requiring constant maintenance. Electronic regenerator systems based on electronic transforming elements, such as flip-flops, ensure an exact repetition of the number of pulses received from them, the right shape as regards the steepness of the slopes and the amplitude, but their duration, as well as the intervals between them, depend largely on the shape of the impulses from taken because these received pulses are transformed in the differential or threshold systems into pulses triggering the toggle circuits, changing their states. The flip-flops states are changed to the time of receiving the triggering pulses. The dependence of the phase of generating pulses that trigger the flip-flops on the state of the received pulses causes unevenness in the pulses occurrence in the series of regenerated pulses received from the output of the trigger, as well as appropriately steep slopes and amplitudes may not ensure the correct operation of telephone communication commutation devices. The pulse regenerator system according to the invention, having a relay pulse receiving system connected to an electronic transforming member that gives the received pulses the appropriate pulse amplitude and steepness between the edges, series of these pulses thanks to the output of the transforming system by means of block2 93205 directing the entry of a series of pulses to the multi-section electronic memory system each section in the form of an electronic counter is designed to register one series of pulses. The electronic memory system is connected with the impulse issuing block which is connected with the generator of pattern impulses and the block for measuring the interval between the bursts, and with the keying circuit, by means of which it controls the number of impulses issued in individual bursts and the time intervals between each burst of impulses. The circuit is made entirely by digital integrated circuits, ¦ The block for directing the entry of a series of pulses contains a circuit converting the series of pulses into one pulse, which is connected to the input of the system. The output of this system is connected with a counter of a series of received pulses equipped with a decoder, by means of which the distribution system of a series of pulses entered into individual sections of the memory system is controlled. The pulse output block contains a system controlling the issuance of pulses connected with individual sections of the electronic memory system and with the counter of pulses issued and is a system of comparing the counter states with the read memory section. Operation of the system is influenced by the burst bursts issuing sys- tem, whereby, through the sequencing system, it controls the opening of the output pulses keyer. The output pulses are produced in the reference pulse generator and have the required shape, duration and time intervals. When the counter status is equal to the read memory section, the system of the keying of pulses emitted by the direct interaction of the control system for issuing pulses on the keying system is closed. The block for measuring the interval time between the series of pulses includes the control system of the interval time between the pulse pause time connected with the pulse generator connected with the pulse emitting system a sequential forming unit, whereby it is energized upon the issuance of a series of output pulses and transmits the pattern pulse train to a connected interval timer, the output of which is linked to a zeroing circuit and a burst spent counter. After summing up by the counter a certain number of pattern pulses, which is the length of the interval interval, an impulse is sent to the counter of the series of pulses and the system resetting-resetting the own state of the counter of pulses measuring the interval time, as well as the read sections of the electronic memory and the counter of output pulses. on the control system for issuing a series of pulses, thus allowing the issuance of the next series of pulses. The pulse regenerator system according to the invention ensures an exact repetition of the number of pulses received in a series, giving them an appropriate shape, frequency of repetition in the series and a constant time interval between the series. Thanks to these parameters, the select pulses received from the regenerator ensure the correct operation of telecomutation devices setting up telephone connections. The regnerator system can also perform additional functions, such as storing a certain number of a series of optical pulses. Moreover, the regnerator system according to the invention makes it possible to hold in memory individual series of pulses in order to be able to decode them in another device and on this basis to decide on the direction of the connection. In addition, the system is easy to implement with the help of typical integrated circuits used in digital technology. The subject of the invention is explained in more detail on the basis of the embodiment shown in the drawing, which shows a functional block diagram of the pulse regenerator circuit. At the input of the circuit there is a transmission-electronic circuit. receiving 1, to which the received pulses to be regenerated are supplied. This system converts the deformed pulses received into rectangular pulses of appropriate amplitude and slope steepness. The receiving circuit 1 is connected via the separating circuit 2 with the pulse series distribution circuit 3. The pulse series distribution circuit 3 is part of the BKW pulse series entry routing block and is its executive element, directing individual series of pulses to separate sections of the multi-section electronic memory system of the VLO. The 3 series splitting circuit is controlled by the other units of the BKW series pulse input control block, i.e. the circuit converting a series of pulses into one pulse 4 connected to the output of the receiving circuit 1. The output of the circuit 4 is connected to the next unit of the BKW block, i.e. a pulse series count received 5, equipped with a decoder 6, by means of which the system of distribution of a series of pulses is controlled. Information about the entry in the memory system of WUP individual series of pulses are transferred from the decoder 6 to the control system of issuing a series of pulses 7. <The multi-section electronic memory system of the VLO is composed of from four sections, made in the form of electronic counters, allowing to register the number of pulses for each of the received series of pulses. The WUP memory system is then connected to the BWI pulse output block in such a way that 93205 3 each section of the WUP memory system can be analyzed by the pulse output control circuit 8. The pulse output control circuit 8 is connected with the output pulse counter 9 and when the criterion for the operation of the system is met the output pulse series 7. This circuit compares the contents of the VLO memory circuit section with the output pulse counter 9. As a result of finding a difference in these states, the pulse output circuit 8 affects the sequence forming circuit 10 in such a way that circuit 10; which is connected to the reference pulse generator at the appropriate moment opens the switchgear 11, thereby opening the path from the reference pulse generator to the output of the circuit. Equating the counts of the counter 9 with the state of the appropriate section of the memory system of the WUP results in a direct closing of the keying system 11. By the control system 8. The control system for issuing pulses 8 is also connected to the pause time control system 12, which is part of the block for measuring the interval between BOP series, and affects it in such a way that when the level of states, the counter 9 and the memory system section occurs, the WUP opens the path for the reference pulses from the generator G to the interval measuring interval 13. The moment of opening this path is determined by the sequencing system 10. Counter 13, after summing up a certain number of pulses with the reference frequency, which makes up the set interval time of 800 msec., Sends an excitation impulse for the reset circuit 14. Reset-zero circuit 14 causes counter 13 to return to its initial state, clears the contents of the read section of the memory circuit. and the status of the counter of issued pulses 9. The pulse from the counter 13 after the inter-series interval is finished, is also fed to the input of the issued pulses series counter 15, counting the series of issued pulses. Information about the series of issued pulses is transferred from the meter 15 by the decoder 16 to the control system for issuing the series The system 7 is also supplied with information supplied externally to terminal 17, relating to the holding in memory of a series of pulses, in order to enable them to be decoded in another device and to make a decision regarding the direction of the connection. Operation of the system according to the invention consists in processing deformed series of pulses, for example, dialing pulses for the compilation of telephone connections into a series of pulses of a specific frequency and a specific length of the pause between series, which guarantees the correct operation of telecommunications devices. For this purpose, the sent selection pulses are fed to the input of the regnerator system, where in the relay-electronic receiving system 1 they are transformed into rectangular pulses of appropriate amplitude and slope steepness, and then they are entered in series into individual sections of the VLO multi-section memory system. Directing individual series of pulses to the memory system section is performed by the BKW series entry routing block. The regenerated pulses are issued by the BWI pulse issuing block, which includes the pulse output control system 8, activated by the pulse series control system 7 {causes the appropriate At the moment, the keyer 11 is opened, by means of the sequential forming system 10, providing the output of the system with a sequence of pulses from the pattern pulse generator G. The issued pulses are counted in the output pulses counter 9, the state of which is compared with the next section of the VLO memory system. In the equilibrium state, control 8 closes switch 11 directly and energizes pause time control 12. Thus, the first series of regenerated pulses has been issued. The pause time control 12 supplies a pattern pulse train to the timer by means of a sequencing system 10. interval 13. After summing the appropriate number of pattern pulses, making up 800 msec. interruption time, a pulse is sent from the counter 13 to the reset-resetting system 14 causing the return of the counter 13 to its initial state, resetting the contents of the read section and the WUP memory system and the count of the pulses issued 9. The impulse from the counter 13 is also fed to the counter of a series of issued pulses 15 whose assistance state of decoder 16 is fed to the burst burst control 7 and allows the next burst burst to be issued. During the transmission of the analyzed series of pulses, the remaining three memory fragments are made available for entering the next series of pulses received by the circuit 1. The operating state of the regnerator circuit is distinguished, when the decoding of a series of pulses in external devices is not performed and then the system issues a series of regenerated pulses, without taking into account the state terminal 17. This is an automatic continuous cycle. In the second state of the system operation, when the series of pulses are decoded in external devices, the issuance of the series of regenerated pulses can only take place after obtaining the appropriate state on the input 17, which causes the pulse series control 7 to activate the pulse output control system 8.4 93 205 EN