PL88529B1 - - Google Patents
Download PDFInfo
- Publication number
- PL88529B1 PL88529B1 PL16752073A PL16752073A PL88529B1 PL 88529 B1 PL88529 B1 PL 88529B1 PL 16752073 A PL16752073 A PL 16752073A PL 16752073 A PL16752073 A PL 16752073A PL 88529 B1 PL88529 B1 PL 88529B1
- Authority
- PL
- Poland
- Prior art keywords
- resistor
- amplifier
- circuit
- negation element
- output
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Description
Przedmiotem wynalazku jest uklad ksztaltujacy impulsy prostokatne o krótkich czasach narastania
i opadania, przeznaczony zwlaszcza do wspólpracy pomiedzy zródlami sygnalu o wolnozmiennej amplitudzie
a ukladami scalonymi typu TTL.
Do ksztaltowania napiecia zmiennego na prostokatne wykorzystuje sie najczesciej przerzutniki monostabil-
ne i ograniczniki. Wada tych ukladów jest koniecznosc zapewnienia stosunkowo duzej amplitudy napiecia
poddawanego ksztaltowaniu, aby uzyskac krótkie czasy narastania i opadania impulsów wyjsciowych. Znany jest
równiez uklad majacy wzmacniacz i logiczny element negacji, w którym pomiedzy wyjsciem elementu negacji
i wejsciem wzmacniacza wlaczony jest rezystor. Wlaczenie opornika w galezi sprzezenia powoduje, ze wartosc
stosunku zwrotnego jest stala i niezalezna od czestotliwosci. Powoduje to, ze przy bardzo wolno narastajacych
zboczach uklad generuje serie impulsów nie jednoznacznych z przebiegiem wejsciowym.
Celem wynalazku jest wyeliminowanie wad znanych ukladów i opracowanie ukladu ksztaltujacego
impulsy prostokatne o krótkich czasach narastania i opadania z napiecia o wolnozmiennej amplitudzie. Cel ten
osiagnieto dzieki temu, ze w ukladzie ksztaltujacym impulsy majacym wzmacniacz pracujacy w ukladzie OE
i element negacji, przy czym pomiedzy wyjscie elementu negacji i wejscie wzmacniacza wlaczony jest rezystor,
równolegle do tego rezystora wlaczony jest kondensator.
Przedmiot wynalazku jest uwidoczniony w przykladzie wykonania na rysunku, który przedstawia schemat
ukladu wedlug wynalazku. Uklad ma wzmacniacz 3 tranzystorowy pracujacy w ukladzie OE do którego wejscia
dolaczony jest dwójnik skladajacy sie z rezystora 1 i równolegle z nim polaczonego kondensatora 4. Do wyjscia
wzmacniacza 3 dolaczony jest element negacji 2 najkorzystniej bramka typu NAND wykonana w technice TTL,
do którego wyjscia dolaczony jest dwójnik. Takie wlaczenie dwójnika skladajacego sie z równolegle polaczo¬
nych rezystora 1 i kondensatora 4 powoduje przyspieszenie procesu przelaczania elementu negacji 2, a tym
samym wyostrzenie zboczy impulsu.
vy
Prac. Poligraf. UP PRL Naklad 120 + 18 egz.
Cena 10 zl
Claims (1)
1. Zastrzezenie patentowe Uklad ksztaltujacy impulsy majacy wzmacniacz pracujacy w ukladzie OE i element negacji, przy czym pomiedzy wyjsciem elementu negacji i wejsciem wzmacniacza wlaczony jest rezystor, znamienny t y m, ze ma wlaczony równolegle do rezystora (1) kondensator (4).88 529 L*
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| PL16752073A PL88529B1 (pl) | 1973-12-21 | 1973-12-21 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| PL16752073A PL88529B1 (pl) | 1973-12-21 | 1973-12-21 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| PL88529B1 true PL88529B1 (pl) | 1976-09-30 |
Family
ID=19965344
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| PL16752073A PL88529B1 (pl) | 1973-12-21 | 1973-12-21 |
Country Status (1)
| Country | Link |
|---|---|
| PL (1) | PL88529B1 (pl) |
-
1973
- 1973-12-21 PL PL16752073A patent/PL88529B1/pl unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPS648465A (en) | Tri-state bus circuit | |
| PL88529B1 (pl) | ||
| FR2275937A1 (fr) | Emetteur-recepteur radio | |
| JPS5483759A (en) | Mos inverter circuit | |
| US3613017A (en) | Logic circuit | |
| GB1244394A (en) | Pulse shaping circuit | |
| JPS5761330A (en) | Wave-form conversion circuit | |
| SU451077A1 (ru) | Элемент однородной структуры | |
| GB1176556A (en) | Improvements in Digital Differentiators | |
| SRINIVASAN | Anomalous behavior of transistor-transistor logic circuits with totem-pole output[Ph. D. Thesis] | |
| SU783993A1 (ru) | Управл емый делитель частоты | |
| SU481120A1 (ru) | Активный -фильтр нижних частот | |
| ES426656A1 (es) | Dispositivo de encaminamiento de la senal de entrada en loscontadores binarios electronicos. | |
| JPS5456350A (en) | Exclusive logical sum circuit | |
| SU452061A1 (ru) | Триггерное устройство | |
| SU1029404A2 (ru) | Устройство дл формировани треугольного напр жени | |
| JPS5523679A (en) | Logic integrated circuit | |
| US3015740A (en) | Coincident diode gating producing an output resulting form current overshoot | |
| SU395987A1 (ru) | К АВТОРСКОМУ СВИДЕТЕЛЬСТВУМ. Кл. Н 03k 23/00УДК 681.3.055(088.8) | |
| CH547573A (de) | Schaltungsanordnung zur umsetzung einer eingangsspannung von veraenderlicher frequenz in eine ausgangsspannung von vorgegebener niedrigerer frequenz. | |
| JPS56156017A (en) | Pulse generating circuit | |
| JPS57194628A (en) | Initializing circuit | |
| JPS55147035A (en) | Three phase pulse generating circuit | |
| GB1287021A (en) | Improvements in attenuator circuits | |
| PL94853B1 (pl) |