PL87118B1 - - Google Patents

Download PDF

Info

Publication number
PL87118B1
PL87118B1 PL16772173A PL16772173A PL87118B1 PL 87118 B1 PL87118 B1 PL 87118B1 PL 16772173 A PL16772173 A PL 16772173A PL 16772173 A PL16772173 A PL 16772173A PL 87118 B1 PL87118 B1 PL 87118B1
Authority
PL
Poland
Prior art keywords
input
waveform
value
block
binary
Prior art date
Application number
PL16772173A
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to PL16772173A priority Critical patent/PL87118B1/pl
Publication of PL87118B1 publication Critical patent/PL87118B1/pl

Links

Landscapes

  • Measurement Of Resistance Or Impedance (AREA)

Description

Przedmiotem wynalazku jest sposób i uklad do pomiaru wartosci jednostronnego znieksztalcenia izochro¬ nicznego przebiegu binarnego.Wynalazek nalezy do dziedziny techniki pomiarowej wartosci znieksztalcenia telegraficznego w odniesieniu do izochronicznych przebiegów transmitowanych poprzez telegraficzne i teledacyjne urzadzenia i kanaly dyskre¬ tne.Znany sposób pomiaru jednostronnych znieksztalcen typu telegraficznego przebiega zgodnie z zaleceniem R. 4 —CCITT. Sposobem tym mierzy sie laczne znieksztalcenia jednostronne i przypadkowe stosujac sygnal 1:1. Regulujac próg czulosci ukladu wejsciowego miernika sprowadza sie do minimum jego wskazanie wartosci lacznych znieksztalcen jednostronnych i przypadkowych. W ten sposób wyznaczona zostaje wartosc znieksztal¬ cenia przypadkowego. Po wyznaczeniu wartosci znieksztalcen lacznych, a nastepnie wartosci znieksztalcen przypadkowych, oblicza sie wartosc znieksztalcenia jednostronnego jako róznice wskazan przyrzadu przed i po regulacji ukladu wejsciowego.Znany uklad do stosowania opisanego sposobu pomiaru wartosci znieksztalcen telegraficznych zawiera wskaznik oscyloskopowy, którego uklady odchylania polaczone sa z generatorem wytwarzajacym napiecie sunusoidalne o czestotliwosci odpowiadajacej szybkosci modulacji badanego przebiegu binarnego. Czlon wejscio¬ wy oscyloskopowego miernika znieksztalcen polaczony jest z czlonem rózniczkujacym, który wytwarza w momentach charakterystycznych impulsy szpilkowe przykladane do katody i cylindra Wehnelta lampy oscyloskopowej, za pomoca której okresla sie wartosc znieksztalcen telegraficznych.Istota sposobu pomiaru wartosci jednostronnego znieksztalcenia wedlug wynalazku jest to, ze wejsciowy znieksztalcony przebieg binarny, o dowolnej strukturze informacyjnej, zostaje przeksztalcony w dwa synchro¬ niczne przebiegi binarne zwane pochodnymi. Oba przebiegi maja charakterystyczna ceche polegajaca na tym, ze kazdy z nich zawiera polowe momentów znamiennych znieksztalconego wejsciowego przebiegu binarnego.Pierwszy przebieg pochodny zawiera tylko momenty znamienne, odpowiadajace przejsciom ze stanu o wartosci informacyjnej „1" do stanu o wartosci informacyjnej „O". Drugi przebieg pochodny zawiera pozostale momenty2 87 118 znamienne odpowiadajace przejsciom ze stanu „O" do stanu „1". Kazdy z przebiegów pochodnych zostaje w sposób niezalezny zsynfazowany z odpowiadajaca mu siatka czasowa wzorcowych momentów znamiennych.Przesuniecie czasowe pomiedzy powyzszymi dwoma siatkami czasowymi stanowia podstawe do wyznaczenia wartosci znieksztalcenia jednostronnego badanego znieksztalconego przebiegu binarnego.Istota ukladu wedlug wynalazku polega na tym, ze pierwsze wyjscie z bloku rozdzielajacego momenty znamienne polaczone jest z wejsciem pierwszego bloku synfazujacego. Blok ten polaczony jest poprzez petle sprzezenia zwrotnego z odpowiednim generatorem zegarowym. Drugie wyjscie bloku rozdzielajacego momenty znamienne polaczone jest z wejsciem drugiego bloku synfazujacego. Blok ten polaczony jest poprzez petle sprzezenia zwrotnego z kolejnym generatorem zegarowym. Wyjscia obu generatorów zegarowych polaczone sa z wejsciami bloku pomiaru czasu, do którego wyjscia dolaczony jest wskaznik znieksztalcenia jednostronnego.Pomiar wartosci znieksztalcenia jednostronnego izochronicznego przebiegu binarnego sposobem i ukladem wedlug wynalazku przebiega automatycznie. Sposobem tym zwieksza sie dokladnosc pomiaru oraz sprawnosc obslugi telegraficznych i teledacyjnych urzadzen i kanalów dyskretnych.Przedmiot wynalazku jest przedstawiony w przykladzie wykonania na rysunku, na którym fig. 1 przedsta¬ wia schemat blokowy ukladu pomiarowego, fig. 2 — schemat logiczny bloku rozdzielajacego momenty znamien¬ ne, fig. 3 — przebiegi binarne na wejsciu i wyjsciach bloku rozdzielajacego, fig. 4 — przesuniete wzgledem siebie dwie siatki czasów^ fcegarowych przebiegów binarnych. i Wytworzony Jprzez zródlo sygnalów binarnych N nieznieksztalcony izochroniczny przebieg binarny o ustalonej szybkosci modulacji m podaje sie na wejscie kanalu dyskretnego K, który powoduje znieksztalcenia i:typu *te1*grafifezriego tego przebiegu i przeksztalca przebieg wytworzony przez zródlo Nw binarny przebieg ^Riekwtalcofly^tjji. Przebieg ten podaje sie na wejscie A bloku rozdzielajacego momenty znamienne R gdzie ulega przeksztalceniu na dwa przebiegi pochodne gi (tj) i g2 (t'[) charakterystyczne tym, ze kazdy z nich zawiera polowe momentów znamiennych tj wejsciowego przebiegu znieksztalconego g(tj), a mianowicie pierwszy przebieg pochodny gi(tj) zawiera momenty znamienne tj zwiazane z przejsciem przebiegu g(tj) ze stanu o wartosci informacyjnej „1" do stanu o wartosci „O". Natomiast drugi przebieg pochodny g2 (tj' ) zawiera tylko momenty znamienne ty zwiazane z przejsciem przebiegu znieksztalconego g(tj) ze stanu o wartosci informacyj¬ nej „O" do stanu o wartosci „1". Na fig. 3 pokazany jest przyklad przeksztalcenia przez blok rozdzielajacy momenty znamienne R wejsciowego przebiegu znieksztalconego g(tj) w dwa przebiegi pochodne gi (tj) i g2 (t'j').Generatory zegarowe Zx i Z2 wytwarzaja odpowiednio pierwszy przebieg zegarowy Zi (t[) i drugi przebieg zegarowy z2(t"), które sa synchroniczne wzgledem przebiegu znieksztalconego g(tj) o szybkosci modulacji m.Zadaniem bloku Ui jest zsynfazowanie pierwszego przebiegu pochodnego g4 (tj) z siatka czasowa pierwszego przebiegu zx (t\). Wyjscie bloku \JX polaczone jest z wejsciem bloku Zx petla sprzezenia zwrotnego, która przekazywany jest przebieg synfazujacy Si. Kryterium zsynfazowania jest zerowanie sie wartosci sredniej znieksztalcen indywidualnych momentów znamiennych tj. Zasada synfazowania drugiego przebiegu pochodnego g2 (ty ) z siatka czasowa drugiego przebiegu z2 (t'[) jest realizowane przez bloki U2 i Z2 w sposób identyczny jak wyzej opisany dla bloków U i i Zx. Przebiegi zegarowe zx (t- ) i z2 (t'j') doprowadzone sa odpowiednio do wejsc X i Y bloku pomiaru czasu T. W warunkach ustalonych, gdy przebiegi pochodne gi (tj) i g2 (t7) sa odpowiednio zsynfazowane z siatkami czasowymi Zi(t[) i z2 (t'j' K uklad T wyznacza bezwzgledna wartosc przesuniecia czasowego At - (tj—t'j) pomiedzy momentami znamiennymi siatek czasowych w sposób pokazany na fig. 4.Zasada dzialania bloku T oparta jest o znane rozwiazania ukladowe cyfrowego miernika róznicy czasu pomiedzy dwoma impulsami przykladanymi na wejscie tego miernika. Wskaznik W wartosci znieksztalcenia jednostronnego dj wskazuje wartosc tego znieksztalcenia zgodnie z zaleznoscia dj = 100mAt(%) Zasada dzialania zespolu zlozonego z bloku synfazujacego U i bloku generatora Z jest zróznicowana w zaleznosci od rodzaju struktury informacyjnej wejsciowego przebiegu znieksztalconego g(tj).Na fig. 1 pokazany jest schemat blokowy ukladu pomiarowego. Zródlo sygnalów binarnych N, lub nadajnik binarnych przebiegów pomiarowych, dolaczone jest do wejscia badanego kanalu dyskretnego K, do którego wyjscia dolaczone jest wejscie A ukladu miernika znieksztalcen jednostronnych i zarazem wejscie bloku rozdzielajacego momenty znamienne R. Pierwsze wyjscie B bloku R polaczone jest z wejsciem bloku synfazujace¬ go Ui, który polaczony jest kolejnym wejsciem z blokiem generatora zegarowego Zx. Kazdy blok synfazujacy Ui i U2 polaczony jest petla sprzezenia zwrotnego z blokiem odpowiedniego generatora zegarowego Zx i Z2.Wyjscia generatorów zegarowych Zx i Z2 polaczone sa z wejsciami bloku pomiaru czasu T, do którego wyjscia dolaczony jest wskaznik wartosci znieksztalcenia jednostronnego W.Przyklad schematu logicznego znanego rozwiazania bloku rozdzielajacego R pokazany jest na fig. 2.W rozwiazaniu tym wejscie A bloku R polaczone jest z wyjsciem B poprzez element NIE I i przerzutnik P1# natomiast z wyjsciem C bezposrednio poprzez przerzutnik P2.87 118 3 PL

Claims (1)

Zastrzezenia patentowe 1. Sposób pomiaru wartosci jednostronnego znieksztalcenia izochronicznego przebiegu binarnego, zna¬ mienny tym, ze znieksztalcony wejsciowy przebieg binarny (g(tj)J przeksztalca sie na dwa pochodne przebiegi binarne (gi (tj) , g2(t'j))pz których kazdy zawiera polowe momentów znamiennych (tj) znieksztalcone¬ go wejsciowego przebiegu binarnego (g(tj)J, przy czym pierwszy przebieg pochodny (gi(tj)) zawiera tylko momenty znamienne (tj) zwiazane z przejsciem przebiegu znieksztalconego (g(tj)) ze stanu o wartosci informa¬ cyjnej „1" do stanu o wartosci „O", natomiast drugi przebieg pochodny (g2(t'{)) zawiera tylko momenty znamienne (t'j) zwiazane z przejsciem przebiegu znieksztalconego (g(tj) ze stanu o wartosci informacyjnej „O" do stanu o wartosci „1", a nastepnie w sposób niezalezny pierwszy przebieg pochodny (gi (tj)) synfazuje sie z pierwszym synchronicznym binarnym przebiegiem zegarowym (zx (\\ )Jt a drugi przebieg pochodny (g2(t'j)) synfazuje sie z drugim synchronicznym przebiegiem zegarowym (z2 (t'j )\ przy czym w obu powyzszych procesach za kryterium zsynfazowania przyjeto zerowanie sie wartosci sredniej indywidualnych znieksztalcen momentów znamiennych (tj, t'j ,)t po czym po zakonczeniu synfazowania sie w stanie ustalonym,wyznacza sie wartosc bezwzgledna przesuniecia czasowego (At) pomiedzy dowolna para odpowiadajacych sobie momentów znamiennych obydwu przebiegów zegarowych (zi(t{), z2(t" )) stanowiaca podstawe do wyznaczenia wartosci znieksztalcenia jednostronnego badanego znieksztalconego przebiegu binarnego (g(tj)). 2. Uklad do pomiaru wartosci jednostronnego znieksztalcenia izochronicznego przebiegu binarnego zawierajacy blok, rozdzielajacy momenty znamienne, bloki synfazujace i generatory zegarowe, blok pomiaru czasu i wskaznik wartosci znieksztalcenia jednostronnego oraz zródlo sygnalów binarnych podlaczone do wejscia badanego kanalu dyskretnego, którego wyjscie polaczone jest z wejsciem bloku rozdzielajacego momenty znamienne, które jest jednoczesnie wejsciem ukladu miernika, znamienny tym, ze pierwsze wyjscie (B) bloku rozdzielajacego momenty znamienne (R) polaczone jest z wejsciem bloku synfazujacego (U!), który polaczony jest petla sprzezenia zwrotnego z generatorem zegarowym (Zj) a drugie wyjscie (C) bloku (R) polaczone jest z wejsciem bloku synfazujacego (U2), który polaczony jest z petla sprzezenia zwrotnego z generatorem zegarowym (Z2) ponadto wyjscie generatora zegarowego (Zt) polaczone jest z wejsciem (X), a wyjscie generatora zegarowego (Z2) polaczone jest z wejsciem (Y) bloku pomiaru czasu (T), do którego wyjscia dolaczony jest wskaznik wartosci znieksztalcenia jednostronnego (W).#«y' iM | 1 1 Wk rll£ j» -E-i L-»* ZLX1_J y '/" %2 f Ki /7 C II
1 . I | t Fig. 3 *Ml iftik Prac. Poligraf. UP PRL Naklad 1z0 + 18egz. Cena 10 zl PL
PL16772173A 1973-12-29 1973-12-29 PL87118B1 (pl)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PL16772173A PL87118B1 (pl) 1973-12-29 1973-12-29

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PL16772173A PL87118B1 (pl) 1973-12-29 1973-12-29

Publications (1)

Publication Number Publication Date
PL87118B1 true PL87118B1 (pl) 1976-06-30

Family

ID=19965461

Family Applications (1)

Application Number Title Priority Date Filing Date
PL16772173A PL87118B1 (pl) 1973-12-29 1973-12-29

Country Status (1)

Country Link
PL (1) PL87118B1 (pl)

Similar Documents

Publication Publication Date Title
US5550874A (en) Clock synchronizing circuit of data transmission system
JPS6097749A (ja) 多元データ通信装置
US2423466A (en) Time division multiplex
US20010053188A1 (en) Transmitting circuit and method thereof, receiving circuit and method thereof, and data communication apparatus
US4489421A (en) Digital message transmission system employing pulse stuffing and having two plesiochronic sampling clocks
US6198736B1 (en) Telecommunications system
CN207884639U (zh) 一种网络节点、时间噪声传递特性测量装置和同步通信网络
PL87118B1 (pl)
JP2693758B2 (ja) フレームパルス発生方式
US4498167A (en) TDM Communication system
JP2510307B2 (ja) 待ち時間を減少させる回路を有するデマルチプレクサ
US4131854A (en) Switching circuit for regulating the repetition rate of clock pulses
CN115220334A (zh) 一种高精度时延调整的秒脉冲输出装置
US5222102A (en) Digital phased locked loop apparatus for bipolar transmission systems
JP2512004B2 (ja) 符号誤り率測定装置
JPS62274915A (ja) ジツタ発生回路
US20050169414A1 (en) Transmitting circuit and method thereof, receiving circuit and method thereof, and data communication apparatus
SU569037A1 (ru) Совмещенна радиолини с шумоподобными сигналами
JPS6292525A (ja) スペクトラム拡散電力線搬送通信方法および装置
JPH0542209B2 (pl)
KR100259767B1 (ko) 위상 정렬 장치 및 방법
JP2537634B2 (ja) 拡散スペクトル受信器の同期保持方式
JP2570452B2 (ja) クロック生成回路
JP2616622B2 (ja) フレーム相関装置
CN120128296A (zh) 分布式绝对定时系统