PL152233B2 - Układ do monitorowania danych w komputerowym systemie zbierania i przetwarzania informacji - Google Patents

Układ do monitorowania danych w komputerowym systemie zbierania i przetwarzania informacji

Info

Publication number
PL152233B2
PL152233B2 PL27737889A PL27737889A PL152233B2 PL 152233 B2 PL152233 B2 PL 152233B2 PL 27737889 A PL27737889 A PL 27737889A PL 27737889 A PL27737889 A PL 27737889A PL 152233 B2 PL152233 B2 PL 152233B2
Authority
PL
Poland
Prior art keywords
input
register
data
bus
block
Prior art date
Application number
PL27737889A
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to PL27737889A priority Critical patent/PL152233B2/pl
Publication of PL152233B2 publication Critical patent/PL152233B2/pl

Links

Landscapes

  • Measurement Of Radiation (AREA)

Description

RZECZPOSPOLITA POLSKA OPIS PATENTOWY PATENTU TYMCZASOWEGO 152 233
Patent tymczasowy dodatkowy do patentu nr- Int. Cl.5 G06F 15/74
Zgłoszono: 89 Ol 26 (P. 27737B) Pierwszeństwo -----
URZĄD PATENTOWY RP Zgłoszenie ogłoszono: 09 10 30 Opis patentowy opublikowano: 1991 03 29 CWltU»'1 O Ł Ó l Η λ
Twórca wynalazku: Janusz Baczyński
Uprawniony z patentu tymczasowego: Uniwersytet Łódzki, Łódź (Polska)
UKŁAD DO MONITOROWANIA DANYCH
W KOMPUTEROWYM SYSTEMIE ZBIERANIA I PRZETWARZANIA INFORMACJI
Przedmiotem wynalazku jest układ do monitorowania danych w komputerowym systemie zbierania i przetwarzania informacji, mający szczególne zastosowanie w technice pomiarowej stosowanej w spektrometrii jądrowej, a także w innych dziedzinach fizyki oraz nauki i techniki.
Znane do tego celu układy, zwane też wielokanałowymi analizatorami sygnałów elektrycznych lub wielokanałowymi przelicznikami, są przykładowo opisane przez: A. Piątkowskiego i W. Scharfa w książce pt. Elektroniczne mierniki promieniowania jonizującego wydanej przez Wydawnictwo Ministerstwa Obrony Narodowej, w Warszawie, w 197Θ r., a także przez: Z. Kulkę, A. Liburę i M. Nadachowskiego w książce pt. Przetworniki analogowo-cyfrowe i cyfrowo-analogowe wydanej przez Wydawnictwa Komunikacji i Łączności, w Warszawie, w 19Θ7 r.
Znane układy zawierają procesor połączony z magistralą, do której są także przyłączone: pamięć danych blok generatora sygnału wizyjnego oraz bloki gromadzenia danych w postaci przetworników analogowo/cyfrowych oraz innych rejestrów zbierających dane pomiarowe.
Działanie znanego układu polega na tym, że procesor systemu odczytuje informacje cyfrowe z bloków gromadzenia danych a następnie zapisuje te informacje do pamięci danych. Z chwi lą zakończenia cyklu pomiarowego lub w trakcie jego trwania, pomiędzy poszczególnymi operacjami pobrania informacji z bloków gromadzenia danych, procesor systemu odpowiednio przetwarza dane zapisane w pamięci danych i przesyła je do odpowiedniego bloku generatora sygnału wizyjnego sprzężonego z monitorem ekranowym na którym jest wyświetlany wykres funkcji ilustrującej rozkład widmowy mierzonych sygnałów elektrycznych oraz inne -żądane parametry dotyczące mierzonego widma. Sterowanie procesem wizualizacji zbieranych danych na ekranie monitora wymaga zaangażowania przez stosunkowo długi czas procesora systemu. Z reguły, celem zmniejsze152 233
152 233 nia wartości tzw. czasu martwego systemu (czas w którym system nie mierzy sygnałów wejściowych lecz zajęty jest ich przetwarzaniem), podczas trwania pomiaru wyświetla się tylko przybliżony obraz mierzonego rozkładu widmowego. Dopiero po zakończeniu pomiarów procesor dokładnie analizuje wszystkie zebrane dane i pozwala na ich odpowiednie monitorowanie. Częstokroć w celumaksymalnego skrócenia czasu martwego systemu zbierania i przetwarzania informacji rezygnuje się z monitorowania wyników pomiaru w trakcie jego trwania.
Niedogodnością znanych . układów jest :to, źe wykorzystywanie procesora komputerowego systemu ’ zbierania i : przetwarzania informacji do monitorowania danych pomiarowych : w trakcie ich zbierania powoduje znaczne zwiększenie się :czasu martwego procesu pomiarowego. Monitorowanie : danych pomiarowych po zakończeniu pomiaru nie pozwala z kolei -a jego kontrolę.
Istotą układu według wynalazku jest to, że ma monitor magistrali systemu komputerowego składający się z komparatora połączonego wejściem komparacyjnym z wyjściem rejestru stanów monitorowanych, a także połączonego wyjściem z wejściem wpisującym buforowego rejestru i z wejściem ustawiającym statusowego rejestru. Wejście zerujące statusowego rejestru jest połączone z blokiem logiczno/sterującym. Blok ten jest również połączony odrębnie z wejściem sterującym rejestru stanów monitorowanych, z wejściem sterującym buforowego rejestru oraz z wejściową magistralą monitora. Magistrala ta jest połączona z wejściem danych rejestru stanów monitorowanych, z wyjściem danych buforowego rejestru oraz z wyjściem statusowego rejestru i z. zewnętrznym wejściem monitora magistrali systemu komputerowego, przy: czym wejściowa magistrala monitora magistrali systemu komputerowego jest połączona z korzystnie mikroprocesorowym blokiem generatora sygnału wizyjnego. : Natomiast osobne wejście : komparacyjne komparatora oraz wejście danych buforowego rejestru jest połączone z magistralą komputerowego systemu zbierania i przetwarzania informacji. Magistrala ta jest połączona z procesorem systemu komputerowego oraz z pamięcią danych i blokiem gromadzenia danych.
Zaletą układu według wynalazku jest to, że dzięki wprowadzeniu monitora magistrali do komputerowego systemu zbierania i przetwarzania informacji można prowadzić monitorowanie danych zbieranych przez system w trakcie trwania procesu pomiarowego bez zwiększenia czasu martwego tego procesu.
Przedmiot wynalazku jest pokazany w przykładach wykonania na rysunku przedstawiającym blokowy schemat elektryczny układu zastosowanego w komputerowym systemie zbierania i przetwarzania danych CAMAC.
Układ według wynalazku ma monitor 1 magistrali systemu komputerowego składający się z komparatora 2 połączonego wejściem komparacyjnym z wyjściem rejestru 3 stanów monitorowanych. Wyjście komparatora 2 jest połączone z wejściem wpisującym buforowego rejestru 4 i z wejściem ustawiającym statusowego rejestru : 5. Wejście rejestru 5 jest połączone z blokiem 6 logiczno/ sterującym. Blok:6 jest połączony odrębnie z wejściami sterującymi rejestrów 3 i 4 oraz z wejściową magistralą 7 monitora 1. : Magistrala 7 jest połączona z wejściem danych rejestru 3, z wyjściem danych rejestru 4 oraz z wyjściem rejestru 5 i z korzystnie mikroprocesorowym blokiem 8 generatora sygnału wizyjnego. Osobne wejście komparacyjne komparatora 2 oraz wejście danych rejestru 4 jest połączone z magistralą 9 komputerowego systemu zbierania i przetwarzania informacji. Magistrala 9 jest połączona z procesorem 10 systemu komputerowego oraz z pamięcią 11 danych i blokiem 12 gromadzenia danych.
Działanie tego układu polega na tym, że do rejestru 3 monitora 1 wpisywany jest z bloku B, kod stosownej operacji rozkazowej oraz żądany zakres wartości danych monitorowanych na magistrali 9. Z chwilą gdy :na magistrali 9 pojawi się operacja rozkazowa o kodzie zgodnym z zapisem w rejestrze 3 oraz towarzyszy temu pojawienie się : na szynie danych magistrali 9 danej o wartości z przedziału określonego zapisem w rejestrze 3, to na wyjściu komparatora pojawi się sygnał zapisujący do rejestru 4 danej z magistrali 9 i jednocześnie sygnał ten ustawi rejestr 5 w stan logicznej 1. Blok B po : sprawdzeniu stanu rejestru 5 lub pobudzony do działania sygnałem wyjściowym z tego rejestru (stanowiącym dla mikroprocesora bloku 8 sygnał tzw.
152 233 przerwania) z tego rejestru, może dokonać odczytu z rejestru 4 informacji tam składowanej i po odpowiednim jej przetworzeniu dołączyć ją do bloku wyświetlanych danych. Odczyt'informacji z rejestru 4 powoduje wyzerowanie rejestru 3. Blok 8 współpracuje z rejestrami 3, 4 i 5 za pośrednictwem bloku 6 dekodującego rozkazy mikroprocesora bloku B generowane na magistralę' ' 7.
W przypadku gdy system komputerowego zbierania i przetwarzania informacji, do którego jest przyłączony 'monitor 1, pracuje z szybkością znacznie- -przekraczającą wydolność bloku' 8, 'to · w zależności od zapisu w rejestrze 3 możliwe ' są. ' dwa - tryby działania układu.
Tryb I: blok 8 wyświetla wyniki uzyskane .na podstawie lo-sowej próbki danych przesyłanych po magistrali 9 i podejrzanych za pomocą monitora 1.
Tryb II: blok 8 wyświetla wyniki stanowiące tylko wybrany (zapisem w rejestrze 3) fragment spektrum danych pomiarowych przesyłanych po magistrali 9, ale za to sporządzony na podstawie wszystkich danych pomiarowych z wybranego zakresu ich wartości. Wybór wielkości podglądanego fragmentu spektrum danych gromadzonych przez komputerowy system zbierania i przetwarzania informacji zależy od wzajemnej relacji szybkości procesora 10 i bloku Θ.

Claims (1)

  1. Zastrzeżenie patentowe
    Układ do monitorowania danych w komputerowym systemie zbierania i przetwarzania informacji, zawierający blok generatora sygnału wizyjnego oraz procesor systemu komputerowego połączony z.magistralą tego systemu połączoną z pamięcią danych oraz blokami gromadzenia danych, znamienny tym, że ma monitor (1)'magistrali systemu komputerowego składający się z komparatora (2) połączonego wejściem' komparacyjnym z wyjściem rejestru (3) stanów monitorowanych, a także połączonego wyjściem z wejściem wpisującym buforowego rejestru (4) i z'wejściem ustawiającym statusowego rejestru (5) połączonego wejściem zerującym z blokiem (6) logiczno/sterującym połączonym odrębnie z wejściami sterującymi rejestrów (3) i (4) oraz połączonym z wejściową magistralą (7) monitora (1) połączoną z wejściem danych rejestru (3), z wyjściem danych rejestru (4) oraz z wyjściem rejestru (5), 'przy czym magistrala (7) jest połączona z korzystnie mikroprocesorowym blokiem (8) generatora sygnału wizyjnego, natomiast osobne wejście komparacyjne komparatora (2) oraz wejście danych rejestru (4) jest połączone z magistralą (9) komputerowego systemu zbierania ' i przetwarzania informacji połączonej z procesorem (10) systemu komputerowego oraz z pamięcią (11) danych ' i blokiem (12) gromadzenia danych.
    152 233
    Zakład Wydawnictw UP RP. Nakład 100 egz. Cena 3000 zł
PL27737889A 1989-01-26 1989-01-26 Układ do monitorowania danych w komputerowym systemie zbierania i przetwarzania informacji PL152233B2 (pl)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PL27737889A PL152233B2 (pl) 1989-01-26 1989-01-26 Układ do monitorowania danych w komputerowym systemie zbierania i przetwarzania informacji

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PL27737889A PL152233B2 (pl) 1989-01-26 1989-01-26 Układ do monitorowania danych w komputerowym systemie zbierania i przetwarzania informacji

Publications (1)

Publication Number Publication Date
PL152233B2 true PL152233B2 (pl) 1990-11-30

Family

ID=20046188

Family Applications (1)

Application Number Title Priority Date Filing Date
PL27737889A PL152233B2 (pl) 1989-01-26 1989-01-26 Układ do monitorowania danych w komputerowym systemie zbierania i przetwarzania informacji

Country Status (1)

Country Link
PL (1) PL152233B2 (pl)

Similar Documents

Publication Publication Date Title
US5426741A (en) Bus event monitor
US4435759A (en) Hardware monitor for obtaining processor software/hardware interrelationships
US4458309A (en) Apparatus for loading programmable hit matrices used in a hardware monitoring interface unit
EP0077147A2 (en) Monitor unit for data processor
DE19908858A1 (de) CMOS-Bildsensor mit Prüfschaltung für das Verifizieren seiner Funktion
US4817118A (en) Mobile incident logger
JPH0635993B2 (ja) デ−タ取込み装置
US4414633A (en) Data processing and recording apparatus
PL152233B2 (pl) Układ do monitorowania danych w komputerowym systemie zbierania i przetwarzania informacji
DE69523537T2 (de) Analog-Digital-Wandler mit schreibbarem Ergebnisregister
RU2249851C2 (ru) Устройство для измерения распределений случайных процессов
SU1525718A1 (ru) Устройство дл селекции изображений объектов
PL166772B1 (pl) Układ do monitorowanego procesu zbierania danych
PL164841B1 (pl) Ulóaddo pomlaiów rozkładów czasowychlmpulsów elektrycznych
Bennett et al. A trigger card for event rejection in the RMC experiment at TRIUMF
JPS62174662A (ja) ロジツク・アナライザ
SU1107118A1 (ru) Устройство дл сортировки чисел
RU2024968C1 (ru) Устройство диагностического контроля канала воспроизведения аппаратуры цифровой магнитной записи
RU2157553C1 (ru) Электронный рентгеновский спектрометрический канал
Ostertag Microprocessor‐based spectroscopic picture processing system
SU1164549A1 (ru) Цифровой регистратор
SU1640723A1 (ru) Устройство дл измерени геометрических параметров плоских фигур
SU1441378A1 (ru) Устройство дл ввода информации
SU924509A1 (ru) Регистрирующее устройство с точечной записью
SU830377A1 (ru) Устройство дл определени кодаМАКСиМАльНОгО чиСлА