Przedmiotem wynalazku jest uklad automatycznej rekonfiguracji obszaru adresowego pamieci majacy zastosowanie w sterowaniu pamiecie skladajaca sie z dowolnej ilosci jednostek pamieci o róznych pojemnosciach. Pamiec operacyjna lub inna moze byc zorganizowana w taki sposób, ze sklada sie ze zmiennej ilosci jednostek pamieci, a poszczególne jednostki moge miec rózne pojemnosci wraz z pojemnoscia zerowe, która oznacza wyleczenie danej jednostki z uzytko¬ wania, spowodowane celowo, badz przez awarie jednostki. W tak zorganizowanej pamieci zachodzi potrzeba automatycznego przyporzadkowania adresów do poszczególnych jednostek w zaleznosci od tego, ile jednostek jest do dyspozycji, które sa to jednostki i o jakiej pojemnosci. To przy¬ porzadkowanie adresów do poszczególnych jednostek wykonuje uklad automatycznej rekonfiguracji obszaru adresowego pamieci.Uklad spelniajecy funkcje tego typu przedstawiony jest w patencie USA nr 4 001 786.Oest on jednak bardzo skomplikowany i wymaga duzej ilosci elementów. Wad tych nie posiada uklad bedacy przedmiotem wynalazku, który realizuje podobne zadanie dzialajec w inny sposób, a zawie¬ ra ponad dwukrotnie mniejsze ilosc elementów i ponadto generuje sygnal przekroczenia zakresu pojemnosci z uwzglednieniem obszaru chronionego.Istote wynalazku jest uklad automatycznej rekonfiguracji obszaru adresowego pamieci skladajecej sie z dowolnej ilosci n jednostek o róznej pojemnosci, zawierajecy n komparatorów, n-1 sumatorów, uklad ODEOMICJ 1, n+2 bramek NAND i n bramek NOT, tak poleczonych ze soba, ze zapewniaje one dzialanie polegajece na porównywaniu najstarszych bitów adresu z sygnalem okres- lajecym pojemnosc kolejno pierwszej jednostki pamieci, sumy pierwszej i drugiej ,. sumy pierwszej, drugiej i trzeciej i tak dalej, az do sumy pojemnosci wszystkich jednostek pamieci. Porównanie to dokonywane jest jednoczesnie we wszystkich komparatorach z chwile przyjecia bitów adresu.Efektem porównania oraz odpowiedniego bramkowania jest wygenerowanie sygnalu wybrania jednost¬ ki pamieci, a w przypadku zazedania adresu z obszaru chronionego, wygenerowanie sygnalu przekro¬ czenia zakresu pojemnosci pamieci.2 147 618 Przedmiotem wynalazku jest uwidoczniony w przykladzie wykonania na rysunku, który przedstawia schemat poleczen ukladu automatycznej rekonfiguracji obszaru adresowego pamieci*, -a tabele od 1 do 4 podaje stany sygnalów wejsciowych i wyjsciowych poszczególnych elementów ukladu'w zaleznosci od rodzaju i ilosci jednostek-modulów pamieci w kasecie. Uklad automatycznej rekonfiguracji UAR obszaru adresowego z uwzglednieniem obszaru chronionego pokazany ns rysunku, wspólpracuje przykladowo z pamiecie operacyjne modulowe, w której je^dnostlse pamieci stanowi modul o zmiennej pojemnosci 256 kB lub 1024 kB. Pamiec moze sie skladac z jednego, dwóch, trzech lub czterech modulów umieszczonych dowolnie w czterech miej¬ scach w kasecie /tj. n=4/. Modul maly posiada pojemnosc 256 kB, a modul duzy pojemnosc 1024 kB.Obszar chroniony zajmuje ostatnie 16 kB. Zgodnie z istote wynalazku uklad UAR zawiera: n=4 komparatory Coif C02t C03 i C04. n-l=3 sumatory SUM1, SUM2 i SUM3; uklad ODEJMIO 1, n+2=6 bramek NAND NA1, NA2, NA3, NA4, NA5 i NA6; oraz n=4 bramek NOT NEl^, NE2, NE3 i NE4. Uklad dzia¬ la w nastepujecy sposób* Z kazdego modulu, a przy braku modulu z miejsca w kasecie, dochodze do UAR dwa sygnaly jednobitowe; z modulu malego sygnal MM i z modulu duzego sygnal MO, których odpowiednie poziomy oznaczaje, ze dla: MM = 1 - jest do dyspozycji modul maly MM a 0 - nie ma modulu malego bedz jest uszkodzony MD ¦ 1 - jest do dyspozycji modul duzy MD o o - nie ma modulu duzego bedz jest uszkodzony Sygnal MM«1 reprezentuje w UAR liczbe oktalnie 1000 000 to jest pojemnosc 256 kB, a sygnal MD=1 liczbe oktalnie 4000 000 to jest pojemnosc 1024 kB. Liczby te okreslaje ilosci komórek pamieci w danym module liczec od 1. Liczec od zera w module malym mozna umiescic oktal¬ nie 777 777 adresów, a w module duzym oktalnie 3 777 777 adresów. W komparatorach C01, C02, C03 porównywana Jest liczba komórek pamieci liczec od 1 z wybrane porcje bitów adresu i jezeli liczba ta jest wieksza od adresu, to generowany jest sygnal Si, przy czym i»l,2,3. Nastepnie na WE B komperatora C01 podawana jest liczba komórek z pierwszego modulu, na WE B komperatora C02 liczba komórek z pierwszego plus drugiego modulu, na WE B komperatora C03 liczba komórek z pierwszego plus drugiego plus trzeciego modulu, a na WE B komparatora C04 liczba komórek z pierwszego plus drugiego plus trzeciego plus czwartego modulu.W komparatorze C04 porównywana jest wybrana porcja bitów adresu z liczbe komórek wszystkich modulów liczec od zera. Liczba ta zostaje uzyskana w wyniku odjecia 1 od liczby wyjsciowej sumatora SUM3 przez uklad ODEJMIJ 1. Zatem, na przyklad dla czterech malych modulów majecych wypadkowe ilosc komórek w pamieci równe liczbie oktalnie 4 000 000, na WE ukladu ODEJMIJ 1 podawany jest 0100 i po odjeciu 1 uzyskiwana jest liczba oktalnie 3 777 777, co oznacza, ze na WY ukladu uzyskiwany jest sygnal 0011. Nastepnie na WY komparatora C04 genero¬ wany jest sygnal S4 w dwóch przypadkach; gdy liczba komórek pamieci Jest wieksza od wybranej porcji adresu, lub gdy liczba komórek pamieci jest równa wybranej porcji adresu, przy czym sygnal SO-1. Sygnal SO jest negacje iloczynu bitów adresowych mniej znaczecych od bitów wybra¬ nej porcji adresu, az do bitu adresu decydujecego o pojemnosci obszaru chronionego pamieci.W wyniku kombinacji sygnalu SO i sygnalu wyjsciowego "¦" komparatora C04 na WY bramki NE4 otrzy¬ mywany jest sygnal przekroczenia zakresu pojemnosci pamieci z uwzglednieniem obszaru chronio¬ nego WDBH, który moze przybierac dwie wartosci. Jesli WDBH»1, oznacza to, ze zakres pojemnos¬ ci pamieci nie jest przekroczony, a w przypadku gdy WDBH»0, to zakres pojemnosci je6t przekro¬ czony. Sygnal wyboru jednostki pamieci-modulu SM0DLi»l wtedy i tylko wtedy, gdy Si»l i S/i-l/»0 dla 1 » 1,2,3,4. Sygnal SMODLi stanowi informacje dla sterowania pamieci, ze w i-tym module znajduje sie komórki o danym adresie.Przyklad l.W pamieci se do dyspozycji cztery male moduly na miejscach 1,2,3,4 kasety.147 618 3 1 Miejsce ¦ w kasecie 1 Sygnaly na 1 wyjeciach kasety i i i i i i 1 MMI 1 l MDI i i i i o 1 1 1 1 1 1 2 MM2 J_ MD2 1 j 0 i i i t i i 3 MM3 J i i MD3 0 i i 1 MM4 i i 4 , l M04 ' ! ° i Dla takiego przypadku, w tabeli 1 wykazane sa stany sygnalów wejsciowych, a w tabeli 2 stany sygnalów wyjsciowych odpowiednich elementów ukladu UAR pokazanych na sche¬ macie polaczen przedstawionya na rysunku.Tabela 1 r i Stan Al A2 A3 A4 B0 BI B2 B3 BA WE ' SUM1 1 0 0 0 1 0 0 0 i 1 SUM2 i 0 1 ¦ 0 , 0 1 0 0 0 SUM3 1 1 0 0 1 0 0 ' 0 1 C01 1 0 0 0 i C02 0 ' 1 0 , 0 ' 1 C03 1 1 0 0 1 C04 1 1 0 0 Tabela r -, , , , T , ,"---, - - i Wybranaporcja ^ i i i ¦ i < i adresu ¦ SI i S2 i S3 i S4 SM00L1 SM0DL2 SM0DL3 ' SM0D14 ' WDBK ( ^ r — i i i , ' ¦ » ' ' A21 A20 A19 A18 i i i , ' ' ' ' ' ¦ J. r ^ r ^ i 1 j j -i_™j ' 0 ' 0 ' 0 ' 0,1 ,1,1,1 ¦ 1 i 0 i 0 10 i 1 i iO|0|0,l,Oll'l,l|0 ,1,0,0 j 1 ' 0 0 l'OiDiOilil'0 'O1 l1 0 ' 1 ' ¦ o ¦ o i i i i ' o 'o1 o1 i1/ i o i o i o i i1/ i i1/1 ,0,1,0,0' O1 O1 O1 0 0 O O O O* pozostale ,0,0,0,0' O ' O1 O1 O 'O' 1/ pod warunkiem, ze S0=14 147 618 Przyklad 2. W pamieci jest do dyspozycji jeden modul maly na miejscu 2 w kaaecie i Jeden modul duzy na miejscu 3.Miejsce w kasecie MMI Sygnaly na wyjsciach kasety MDI " MM2 1 MD2 ' MM3 *_—— MD3 MM4 MD4 Tabela Stan ¦ WE 1 Al t A2 ' A3 i A4 i BJ* 1 BI i B2 i B3 1 B4 SUM1 0 0 0 0 1 0 0 0 SUM2 1 0 0 0 0 0 1 0 SUM3 1 0 1 0 o ¦ 0 i 0 0 ' 1 C01 0 0 0 0 C02 1 0 0 0 C03 1 0 1 1 0 ' 1 C04 ' 0 % 0 ' 1 1 0 ' Tabela Wybrana porcja 1 adresu ' SI ' S2 ' S3 ' S4 ' SM0DL1 l SM00L2 ' SM00L3 ' SM0D14 ' WDBH ¦ A21 ' A20 ' A19 A18 ' ' ' ' ' ' ' ' ' ' I ¦ J I • i L 1 L L I 1 ' J ¦0'0»0'0»0'1<1'1« 0 » 1 • 0 «0 "1 ¦ 'o'0'o'i'o'o'i'i1 o 'o 'i 'o 'i ' lololilo]olol'iJi| o Jo J i | o J i J 10,0,1,1,0,0,1,1, 0 ,0 |1 (0 ,1 | i 0 i 1 i 0 i 0 i 0 i 0 i 1 i i1/ i 0 i 0 ii 10 i 1X/ i 'o1i1o1i1o1o1o1o1 o 'o ' o 'o 'o ' pozostale 0000 0 0 ' 0 00 i _.j : s : l : ¦ :....'._: 1/ pod warunkiem, ze S0=1 Zast rzezenie patentowe Uklad automatycznej rekonfiguracji obszaru adresowego pamieci generujacy sygnal przekroczenia zakresu pojemnosci z uwzglednieniem obszaru chronionego oraz sygnaly wyboru jednostki pamieci do sterowania pamiecie zwlaszcza operacyjne skladajece sie z n jednostek pamieci o róznych pojemnosciach, znamienny tym, ze zawiera n komparatorów /CO/ n-1 sumatorów /SUM/, uklad/ODEOMIO it/n+2 bramek NAND /NA/ i n bramek NOT /NE/, tak pole¬ czonych, ze na WE A wszystkich komparatorów /CO/ podawane se bity wybranej porcji adresu, na WE B komparatora /C01/ oraz na WE A sumatora /SUMl/podawane se bity rozmiaru pierwszej147 618 5 jednostki pamieci, przy czym WE B komparatorów /C01/ oraz WE A sumatorów /SUM1/ polaczo- ne sa z WY sumatora /SUM/i-lA gdzie i«2,3#•..n-lj WE B komparatora /COn/ poleczone jest z WY ukladu /ODEJMIJ 1/, WE ukladu /ODEJMIJ 1/ poleczone jest z WY sumatora /SUM/n-1/, przy czym na WE B sumatora /SUMJ/podawane sa bity rozmiaru j+l-szej jednostki pamieci, gdzie j=2,1, ••»n-l, natomiast na WE bramki /NA1/ podawane sa bity adresu kolejno mniej znaczace od bitów wymienionej wybranej porcji adresu, az do bitu decydujacego o pojemnos¬ ci obszaru chronionego, a WY bramki /NA1/ polaczone jest z WE bramki /NAn/, WY "<" kompa¬ ratora /COl/ polaczone jest z WE bramki /NE1/, WY m{u komparatora /C01/ polaczone jest z WE bramki /NA1/ oraz z WE bramki /NEi/. WY bramki /NE1/ polaczone jest z WE bramki /NA2/, a ponadto polaczone sa WY "¦" komparatora /COn/ z WE bramki /NAn/, WY bramki /NE/n-1/ z WE bramki /NA/n+1/, WY bramki /NEn/ z WE bramki /NA/n+2/, WY bramki /NAn/ z WE bramki /NA^n+2//, WY bramki /NA/n+2// z WE bramki /NA/n+1// z tym, ze sygnal WDBH przekroczenia zakresu pojemnosci pamieci z uwzglednieniem obszaru chronionego uzyskiwany jest na WY bramki /NA/n+1//, sygnal SM0DL1 wyboru pierwszej jednostki pamieci uzyskiwany jest na WY bramki /NE1/ sygnal SMODLi wyboru i-tej jednostki pamieci uzyskiwany Jest na WY bramki /NA1/, a sygnal SMODLn wyboru n-tej jednostki pamieci uzyskiwany jest na WY bramki /NA/n+1//«147 618 „-cl co oo o xx r «o«o co o CQ co i CO co X V I) i L ffl JM co co co en o P—[l CM co CM O \S co a co i H 2 < rt W < « Pracownia Poligraficzna UP PRL. Naklad 100 egz.Cena 400 zl PL