PL123741B1 - Method of digital measurement of maximum value of repetitive waveforms - Google Patents

Method of digital measurement of maximum value of repetitive waveforms Download PDF

Info

Publication number
PL123741B1
PL123741B1 PL21454579A PL21454579A PL123741B1 PL 123741 B1 PL123741 B1 PL 123741B1 PL 21454579 A PL21454579 A PL 21454579A PL 21454579 A PL21454579 A PL 21454579A PL 123741 B1 PL123741 B1 PL 123741B1
Authority
PL
Poland
Prior art keywords
auxiliary voltage
maximum value
voltage
output
period
Prior art date
Application number
PL21454579A
Other languages
English (en)
Other versions
PL214545A1 (pl
Inventor
Miron Galewski
Original Assignee
Politechnika Gdanska
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Politechnika Gdanska filed Critical Politechnika Gdanska
Priority to PL21454579A priority Critical patent/PL123741B1/pl
Publication of PL214545A1 publication Critical patent/PL214545A1/xx
Publication of PL123741B1 publication Critical patent/PL123741B1/pl

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Description

Przedmiotem wynalazku jest sposób cyfrowego pomiaru wartosci maksymalnej przebiegów powtarzalnych, zapewniajacy duza do¬ kladnosc i szybkosc pomiaru. Wynalazek dotyczacy metrologii, a w szczególnosci metrologii elektronicz¬ nej. ^ Stan techniki. Pomiary wartosci maksymalnej przebiegów powtarzalnych polegaja glównie na za¬ pamietywaniu wartosci maksymalnej np. w ukla¬ dzie diodowo-pojemnosciowym, a nastepnie pomia¬ ru zapamietanego napiecia analogowo lub cyfrowo.Konwencjonalne sposoby pomiaru wartosci mak¬ symalnej nie sa zbyt dokladne, a w wersji cyfro¬ wej wymagaja dosc rozbudowanych ukladów i sto¬ sunkowo dlugiego czasu przetwarzania.Nie sa znane sposoby cyfrowego pomiaru war¬ tosci maksymalnej, zapewniajace duza dokladnosc i mozliwosci pomiaru bardzo krótkich impulsów.Istota wynalazku. Celem wynalazku jest opraco¬ wanie sposobu cyfrowego ipomiaru wartosci maksy¬ malnej przebiegu powtarzalnego, który by zapew¬ nial duza dokladnosc i mierzalnosc którkich impul¬ sów, przy znacznej prostocie ukladu.Cel ten zostal osiagniety przez sposób wedlug wy¬ nalazku, w którym wytwarza sie pierwsze binarne napiecie pomocnicze, wyznaczajace okres lub jego krotnosc, przebiegu badanego, a nastepnie wyko¬ rzystuje sie to napiecie jako sygnal taktujacy w klasycznym ukladzie kompensujacym, przy czym na wyjsciu ukladu pamietajacego klasycznego ukla- 10 15 20 23 30 du kompensacyjnego wytwarza sie drugie binarne napiecie pomocnicze, zalezne od wyróznionego stanu wyjscia ukladu porównujacego z tym, ze drugie na¬ piecie pomocnicze moze zmieniac sie tylko w da¬ nym okresie, a ponadto drugie napiecie pomocnicze jest wprowadzane w stan poczatkowy przy kazdej zmianie pierwszego napiecia pomocniczego, przy czym wynik cyfrowy otrzymany .na wyjsciu ukladu logicznego stanowi proporcjonalna miare wartosci maksymalnej.Dzieki takiemu dzialaniu uklad kompensujacy wytwarza kolejna waortosc napiecia porównawczego w kolejnych okresach przebiegu badanego, a wiec pomiar n-bitowy wymaga n okresów przebiegu ba¬ danego z tym, ze czas trwania impulsu badanego jest ograniczony tylko szybkoscia komparatora, po¬ zostale uklady moga byc stosunkowo wolne. Sposób ten laczy w sobie wysoka dokladnosc pomiaru, cha¬ rakterystyczna dla metody kompensacyjnej, z duza szybkoscia dzialania cechujaca uklady bezposred¬ niego kodowania.Przyklad wykonania wynalazku. Przedmiot wy¬ nalazku jest uwidoczniony w przykladowym wyko¬ naniu na rysunku, na którym fig. 1 przedstawia schemat blokowy rozwiazania, a fig. 2 — przebiegi dla 3-bitowego przetwarzania.Sygnal badany Ux jest doprowadzony do wejscia ukladu wyznaczania okresu UWO oraz ukladu po¬ równujacego K. Wyjscie ukladu porównujacego K jest polaczone z wejsciem ukladu pamietajacego UP, 123 741 s123 741 którego wyjscie zlaczone jest z wejsciem ukladu lo¬ gicznego' UL, wytwarzajacego binarny sygnal wyj¬ sciowy Y oraz analogowy sygnal porównawczy Ur.Wyjscie ukladu wyznaczania -okresu UWO polaczo¬ ne jest z wejsciem ustawiajacym ukladu pamietaja- 5 cego UP oraz z wejsciem taktujacym ukladu logicz¬ nego UL.Uklad wyznaczania okresu UWO wytwarza pierwsze binarne napiecie pomocnicze Wl o czasie trwania stanu wyróznionego proporcjonalnym do 10 okresu przebiegu badanego Ux. W pierwszym okre¬ sie przebiegu badanego Ux uklad logiczny UL wy¬ twarza napiecie porównawcze pierwsze Un = ~^~~ gdzie Urm — maksymalna wartosc Ur. Napiecie po- 15 Tównawcze pierwsze Url podawane jest na jedno wejscie ukladu porównujacego K, natomiast na drugie wejscie tego ukladu podawane,jest napiecie badane Ux.W momencie, gdy wartosc napiecia badanego Ux 20 jest wieksza od napiecia porównawczego pierwsze¬ go Url, uklad pamietajacy UP wytwarza drugie bi¬ narne napiecie pomocnicze W2, które podawane jest na wejscie ukladu logicznego UL. Zmiana binarne¬ go napiecia pomocniczego Wl a wiec przyjscie ko- 25 lejnego okresu powoduje ustawienie wartosci po¬ czatkowej drugiego napiecia pomocniczego W2, oraz wytworzenie kolejnego napiecia porównawczego drugiego Ura = Urn (y + "4") P*zez uklad logiczny 30 UL. W tym drugim okresie napiecie badane Ux nie przekracza wartosci Ur2, a wiec wartosc poczatko¬ wa napiecia pomocniczego W2 nie zmienia sie. W kolejnym, trzecim okresie uklad logiczny UL wy¬ twarza napiecie porównawcze trzecie Urt = Urm 35 (Y + 8_) -Napiecie badane Ux w tym okresie prze¬ kracza wartosc napiecia porównawczego trzeciego Ur8, a poniewaz jest to ostatni etap przetwarzania, na wyjsciu cyfrowym Y ukladu logicznego UL po¬ jawia sie wynik cyfrowy, odpowiadajacy napieciu 5 Urt = "g" Urm, a wiec bedacy proporcjonalna miara wartosci maksymalnej.Sposób, wedlug wynalazku, jest przeznaczony dla wszelkich pracowni, realizujacych badania wiel¬ kosci elektrycznych, a takze w przemysle"np. przy kontroli produkcji elementów pólprzewodnikowych.Zastrzezenie patentowe Sposób cyfrowego pomiaru wartosci maksymal¬ nej przebiegów powtarzalnych metoda kompensa¬ cyjna, znamienny tym, ze wytwarza sie pierwsze binarne napiecie pomocnicze (Wl), wyznaczajace okres lub jego krotnosc, przebiegu badanego, a na¬ stepnie wykorzystuje sie to napiecie jako sygnal taktujacy w klasycznym ukladzie kompensujacym, przy czym na wyjsciu ukladu pamietajacego (UP) klasycznego ukladu kompensacyjnego wytwarza sie drugie binarne napiecie pomocnicze (W2), zalezne od wyróznionego stanu wyjscia ukladu porównuja¬ cego (K) z tym, ze drugie napiecie pomocnicze (W2) moze zmieniac sie tylko w danym okresie, a ponad¬ to drugie napiecie pomocnicze (W2) jest wprowa¬ dzane w stan poczatkowy przy kazdej zmianie pierwszego napiecia pomocniczego (Wl), przy czym wynik cyfrowy -otrzymany na wyjsciu (Y) ukladu logicznego (UL) stanowi proporcjonalna miare war¬ tosci maksymalnej.Ux —• Ur urn ¦'¦ ? fr ' 1 - UP h p ' UL D' ZGK, Druk. im. K. Miaftó'w Mik&iówie, zam. 0158/1110/84, 90 Cena zl 100,— PL

Claims (1)

1. Zastrzezenie patentowe Sposób cyfrowego pomiaru wartosci maksymal¬ nej przebiegów powtarzalnych metoda kompensa¬ cyjna, znamienny tym, ze wytwarza sie pierwsze binarne napiecie pomocnicze (Wl), wyznaczajace okres lub jego krotnosc, przebiegu badanego, a na¬ stepnie wykorzystuje sie to napiecie jako sygnal taktujacy w klasycznym ukladzie kompensujacym, przy czym na wyjsciu ukladu pamietajacego (UP) klasycznego ukladu kompensacyjnego wytwarza sie drugie binarne napiecie pomocnicze (W2), zalezne od wyróznionego stanu wyjscia ukladu porównuja¬ cego (K) z tym, ze drugie napiecie pomocnicze (W2) moze zmieniac sie tylko w danym okresie, a ponad¬ to drugie napiecie pomocnicze (W2) jest wprowa¬ dzane w stan poczatkowy przy kazdej zmianie pierwszego napiecia pomocniczego (Wl), przy czym wynik cyfrowy -otrzymany na wyjsciu (Y) ukladu logicznego (UL) stanowi proporcjonalna miare war¬ tosci maksymalnej. Ux —• Ur urn ¦'¦ ? fr ' 1 - UP h p ' UL D' ZGK, Druk. im. K. Miaftó'w Mik&iówie, zam. 0158/1110/84, 90 Cena zl 100,— PL
PL21454579A 1979-03-30 1979-03-30 Method of digital measurement of maximum value of repetitive waveforms PL123741B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PL21454579A PL123741B1 (en) 1979-03-30 1979-03-30 Method of digital measurement of maximum value of repetitive waveforms

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PL21454579A PL123741B1 (en) 1979-03-30 1979-03-30 Method of digital measurement of maximum value of repetitive waveforms

Publications (2)

Publication Number Publication Date
PL214545A1 PL214545A1 (pl) 1980-12-15
PL123741B1 true PL123741B1 (en) 1982-11-30

Family

ID=19995438

Family Applications (1)

Application Number Title Priority Date Filing Date
PL21454579A PL123741B1 (en) 1979-03-30 1979-03-30 Method of digital measurement of maximum value of repetitive waveforms

Country Status (1)

Country Link
PL (1) PL123741B1 (pl)

Also Published As

Publication number Publication date
PL214545A1 (pl) 1980-12-15

Similar Documents

Publication Publication Date Title
WO1998040755A1 (en) Analysis of noise in repetitive waveforms
WO1998040755A9 (en) Analysis of noise in repetitive waveforms
US3626307A (en) Counting system for measuring a difference between frequencies of two signals
US4748348A (en) Multi-level pattern detector for a single signal
DE69615271T2 (de) Schaltung zur Eingabe eines Analogsignals mit einem Analog-Digital-Wandler in einer Halbleiterschaltung
GB2146189A (en) Pulse delay measuring circuit
JPH04233478A (ja) 波形測定の方法及びそのための装置
US20020041538A1 (en) Time measuring device and testing apparatus
EP0098399A2 (en) Test circuitry for determining turn-on and turn-off delays of logic circuits
PL123741B1 (en) Method of digital measurement of maximum value of repetitive waveforms
US20040114469A1 (en) Multi-phase clock time stamping
US4958362A (en) Clock signal generating circuit
JP2622845B2 (ja) 遅延時間測定回路
US4527907A (en) Method and apparatus for measuring the settling time of an analog signal
SU1405111A1 (ru) Способ преобразовани коротких импульсов известной формы в код и устройство дл его осуществлени
GB2227381A (en) Analogue to digital converters
SU1005297A1 (ru) Устройство дл измерени и контрол параметров аналого-цифровых преобразователей
US10778162B1 (en) Sensing analog signal through digital I/O pins
DE69627536T2 (de) Verfahren zur hochauflösenden messung einer zeitspanne
RU1798733C (ru) Устройство дл измерени активного сопротивлени
SU824431A1 (ru) Аналого-цифровой преобразователь
SU1495724A2 (ru) Измеритель длительности фронтов импульсов
SU1211879A1 (ru) Устройство измерени характеристики преобразовани высокоточных и быстродействующих аналого-цифровых преобразователей
SU1129528A1 (ru) Аналого-цифровой преобразователь
JPH01291175A (ja) パルス時間差測定装置