PL116336B1 - System for digital pulse processing according to n-th order power function - Google Patents

System for digital pulse processing according to n-th order power function Download PDF

Info

Publication number
PL116336B1
PL116336B1 PL21903079A PL21903079A PL116336B1 PL 116336 B1 PL116336 B1 PL 116336B1 PL 21903079 A PL21903079 A PL 21903079A PL 21903079 A PL21903079 A PL 21903079A PL 116336 B1 PL116336 B1 PL 116336B1
Authority
PL
Poland
Prior art keywords
counters
parallel
inputs
reverse
counter
Prior art date
Application number
PL21903079A
Other languages
English (en)
Other versions
PL219030A1 (pl
Inventor
Tadeusz Kwasniewski
Leslaw Gasiorowski
Waldemar Antoniak
Original Assignee
Inst Badan Jadrowych
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inst Badan Jadrowych filed Critical Inst Badan Jadrowych
Priority to PL21903079A priority Critical patent/PL116336B1/pl
Publication of PL219030A1 publication Critical patent/PL219030A1/xx
Publication of PL116336B1 publication Critical patent/PL116336B1/pl

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Description

Przedmiotem wynalazku jest uklad cyfrowego przetwarzania impulsów wedlug funkcji potegowej n-tego stopnia.Wynalazek ma zastosowanie we wszystkich urza¬ dzeniach cyfrowych, w których wymagane jest przetwarzanie nieliniowe liczby impulsów, a zwla¬ szcza w radioizotopowych przyrzadach pomiaro¬ wych, gdzie przetwarzanie liczby impulsów z glo¬ wicy pomiarowej pozwala uzyskac liczbe impulsów wyjsciowych proporcjonalna do mierzonej wiel¬ kosci.Znane sa analogowe uklady przetwarzania im¬ pulsów wedlug potegowej n-tego stopnia z zasto¬ sowaniem przetworników analogowo-cyfrowych oraz analogowych generatorów funkcji potegowych.- Znane jest równiez przetwarzanie impulsów wedlug zadanej funkcji potegowej n-tego stopnia na dro¬ dze cyfrowej z zastosowaniem programu i maszy¬ ny cyfrowej.Uklad wedlug wynalazku zawiera n programowa¬ nych liczników oraz n-1 liczników rewersyjnych.Weiscia szeregowe liczników programowanych po¬ laczone sa równolegle, natomiast wyjscie kazdego licznika programowanego polaczone jest z wejscia¬ mi szeregowymi liczników rewersyjnych.Wyjscia równolegle kazdego licznika rewersyjne- go w ukladzie wedlug wynalazku polaczone sa z wejsciami równoleglymi liczników programowa¬ nych. Na wejscia równolegle liczników rewersyj- 10 15 20 25 nych wprowadza sie n-1 liczb zapisanych w kodzie cyfrowym, a na kazde wejscie równolegle n-tego licznika programowanego Nn-ta liczbe zapisana .równiez w kodzie cyfrowym.Wyjscie ukladu stanowi wyjscie pierwszego licz- . nika programowanego.Uklad wedlug wynalazku wykazuje w stosunku do znanych ukladów analogowych korzysci takie jak: wieksza dokladnosc przetwarzania i stabil¬ nosc. Korzysci te wynikaja z zastosowania techniki cyfrowej. Zastosowanie ukladu nie wymaga rów¬ niez koniecznosci programowania i korzystania z maszyny cyfrowej dla przeksztalcen wedlug funkcji potegowej w szerokim zakresie wyboru liczb zapisanych w kodzie cyfrowym oraz wspól¬ czynników funkcji potegowej.Wynalazek jest blizej objasniony w przykladzie wykonania odtworzonym na rysunku przedstawia¬ jacym schemat blokowy ukladu cyfrowego prze¬ twarzania liczby wedlug funkcji potegowej n-tego stopnia.Uklad zawiera n programowanych liczników R oraz n-1 liczników rewersyjnych L. W ukladzie przetwarzana jest liczba Nj impulsów wejsciowych na liczbe N0 impulsów wyjsciowych wedlug funk¬ cji: N0 = I LL*f L=l 30 przy czym: 116 336116 336 <* = (+) LpL gdzie p — pojemnosci progamowanych liczników R i liczników rewersyjnych L zalozone jako jed¬ nakowe.Na poczatku kazdego cyklu przetwarzania na wejscie WE ukladu podaje sie impulsy wejsciowe a na wejscia liczników rewersyjnych L wprowadza sie liczby Nlf N2... Nn-i.Na wejscie równolegle n-tego programowalnego licznika Rn wprowadza sie natomiast liczbe odpo¬ wiadajaca wspólczynnikowi podzialu Nn.Zastrzezenie patentowe Uklad cyfrowego przetwarzania impulsów wedlug funkcji potegowej n-tego stopnia, znamienny 10 15 tym, ze zawiera n programowanych liczników (R) oraz n-1 liczników rewersyjnych (L) przy czym wejscia szeregowe programowanych liczników (R) polaczone sa równolegle, natomiast wyjscie kazde- gogo programowego licznika (R„) polaczone jest z wejsciami szeregowymi liczników rewersyjnych (Ln—j) natomiast wyjscia równolegle kazdego licz¬ nika rewersyjnego (Ln_r) polaczone sa z wejsciami równoleglymi programowanych liczników (Rn—i) przy czym na wejscia równolegle liczników rewer¬ syjnych (Lfn—j,)) wprowadza sie n-1 liczb zapisa¬ nych w kodzie cyfrowym (N) a na wejscie równo¬ legle n-tego licznika programowanego Nn — ta licz¬ be zapisana w kodzie cyfrowym natomiast wyjscie ukladu stanowi wyjscie pierwszego licznika progra¬ mowanego (RJ Nn Nnl I X '¦ Rn 1-1 r?n-i N V ii I T"! "-TT-1 T —1 R H- l 1 1 L 4 Wg L 2 y Rz Ni -^ Li y ) . 1*1 C*oU/r ZGK 5, Btm, zam. 9175 — 105 egz.Cena 100 zl PL

Claims (1)

  1. Zastrzezenie patentowe Uklad cyfrowego przetwarzania impulsów wedlug funkcji potegowej n-tego stopnia, znamienny 10 15 tym, ze zawiera n programowanych liczników (R) oraz n-1 liczników rewersyjnych (L) przy czym wejscia szeregowe programowanych liczników (R) polaczone sa równolegle, natomiast wyjscie kazde- gogo programowego licznika (R„) polaczone jest z wejsciami szeregowymi liczników rewersyjnych (Ln—j) natomiast wyjscia równolegle kazdego licz¬ nika rewersyjnego (Ln_r) polaczone sa z wejsciami równoleglymi programowanych liczników (Rn—i) przy czym na wejscia równolegle liczników rewer¬ syjnych (Lfn—j,)) wprowadza sie n-1 liczb zapisa¬ nych w kodzie cyfrowym (N) a na wejscie równo¬ legle n-tego licznika programowanego Nn — ta licz¬ be zapisana w kodzie cyfrowym natomiast wyjscie ukladu stanowi wyjscie pierwszego licznika progra¬ mowanego (RJ Nn Nnl I X '¦ Rn 1. -1 r?n-i N V ii I T"! "-TT-1 T —1 R H- l 1 1 L 4 Wg L 2 y Rz Ni -^ Li y ) . 1*1 C*oU/r ZGK 5, Btm, zam. 9175 — 105 egz. Cena 100 zl PL
PL21903079A 1979-10-17 1979-10-17 System for digital pulse processing according to n-th order power function PL116336B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PL21903079A PL116336B1 (en) 1979-10-17 1979-10-17 System for digital pulse processing according to n-th order power function

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PL21903079A PL116336B1 (en) 1979-10-17 1979-10-17 System for digital pulse processing according to n-th order power function

Publications (2)

Publication Number Publication Date
PL219030A1 PL219030A1 (pl) 1980-05-05
PL116336B1 true PL116336B1 (en) 1981-06-30

Family

ID=19998955

Family Applications (1)

Application Number Title Priority Date Filing Date
PL21903079A PL116336B1 (en) 1979-10-17 1979-10-17 System for digital pulse processing according to n-th order power function

Country Status (1)

Country Link
PL (1) PL116336B1 (pl)

Also Published As

Publication number Publication date
PL219030A1 (pl) 1980-05-05

Similar Documents

Publication Publication Date Title
PL116336B1 (en) System for digital pulse processing according to n-th order power function
US4497035A (en) Method of generating time delay
US3953718A (en) Digital calculating apparatus
SU1457066A1 (ru) Устройство дл автоматического управлени электрической нагрузкой
SU1004905A1 (ru) Цифровой частотомер
SU1114965A1 (ru) Устройство дл измерени избыточной мощности энергопотребител
SU1275765A1 (ru) Устройство дл определени погрешности фазовращателей
SU1070560A1 (ru) Устройство дл моделировани сетевых графов
SU974282A1 (ru) Устройство дл контрол и управлени нагрузкой потребител
SU924672A1 (ru) Имитатор технологического объекта
SU894592A1 (ru) Цифровой частотомер
SU410419A1 (pl)
RU1830524C (ru) Устройство регулировани компенсатора реактивной мощности
SU1735873A1 (ru) Устройство дл моделировани измерительных приборов
SU864298A1 (ru) Устройство дл вычислени алгебраических выражений
RU1791820C (ru) Устройство дл моделировани источника напр жени
SU1247889A1 (ru) Многоканальное измерительное устройство дл цифровой фильтрации
SU1290354A1 (ru) Цифровой квадратичный интерпол тор
SU978098A1 (ru) Преобразователь временных интервалов
SU940164A1 (ru) Устройство дл распределени заданий процессорам
SU723686A1 (ru) Аналоговое запоминающее устройство
SU1764060A1 (ru) Устройство сравнительного анализа величин электрических сигналов
SU1569962A2 (ru) Одновибратор
SU1211754A1 (ru) Устройство дл вычислени обратной матрицы
SU881764A1 (ru) Цифровой функциональный преобразователь